2019最新第3部分影碟机整机电路原理与维修物理

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

图3.8 视频信号处理电路框图
图3.9 音频信号处理电路组成框图
5. 系统控制与显示电路
该机系统控制电路由系统微处理器ICC2和机芯微处理器 ICS2及其受控外围电路组成,其控制信号流程如图3.10所示。 它的主要作用是将操作信息、状态检测系统地转化为数据信 号,对各受控电路进行程序控制,并将操作播放信息显示在 显示屏上。
图3.10 整机系统控制信号流程图
(1)复位、时钟、数据通信电路。
接通电源瞬间,ICC2,ICS2在复位脉冲的作用下复位,然后依靠时钟信号进行数 据交换与传输。 解压板的复位过程如下: 电源板ICP1产生的+5VS→JA4→JC41③脚→QC02、CC47→ICC2⑨脚对微处理器 ICC2复位→ICC2 36脚→ICC1 60脚对ICC1复位。 整机的时钟电路由四部分组成分别是: * 87C52的18、19脚外接12MHz晶振,产生的时钟信号用于整机的系统控制。 * OM5284的14、15脚外接12MHz晶振产生的时钟信号用于机芯的控制。 * 74HC04的①、②脚外接27MHz晶振产生的信号由⑥脚输出至CL680的108脚作 为解压所需的时钟信号。 * SAA7372的21、22脚外接8.467MHz晶振产生数字信号处理与伺服处理所需要的 时钟信号。 。
图3.7 主轴电机伺服电路框图
3. 视频信号处理电路
该机视频信号处理电路主要由CL680解压芯片及其外围元件组成,其组 成框图如图3.8所示。激光头输出的RF信号经TDA1300放大后送至 SAA7372进行数字信号处理,输出串行数据信号DATA、位时钟信号SCLK、 声道时钟信号WCLK、C2指针信号EF,直接到CL680的③、④、⑤、⑥脚, 压缩的图像信号经CL680解压处理后得到数字视频信号,经内部数字视 频(NTSC制或PAL制)编码,从其脚输出复合视频信号,经QV01、 QV02缓冲放大后送到视频输出插座JP2A。此外,CL680还从69、75脚分 别输出亮度信号Y和色度信号C,经滤波后到S-视频输出插座JPV1。
图3.11 时钟与数据通信电路
(2)操作/显示电路。
操作/显示电路由ICF1(BU2872)及外围元件组成如图3.12所示。 * 输入操作电路。输入操作电路由面板按键控制电路与红外遥控电路两 部分组成。红外遥控接收器ICF2将接收的信号经内部放大后从其③脚输 出到接插件JF3的②脚→JA3的14脚→JA4的⑩脚→JC42的①脚→ICC2 (87C52)的13脚,经译码后输出相应的控制信号到各受控电路。面板 键控电路由BU2872及各操作按钮组成,如图3.12所示。BU2872的15~ 20脚输出的键扫描信号与其10~13脚输出的控制指令信号组成6×4矩阵 电路。按下某个按钮时,相应的扫描线与控制线接通并产生指令信号送 到BU2872,经内部识别处理成控制数据信号,从其⑤脚输出至87C52的 21脚并完成相应的操作控制。
3.1.1 电路组成及工作原理
1. 整机组成 厦新VCD—768型影碟机整机由飞利浦(CDM12)新型数码机芯、RF信 号放大电路、数字信号处理电路、伺服电路、MPEG1解码电路、视频信 号处理电路、音频信号处理电路、系统控制电路、操作/显示电路和电源 电路等组成,分装在机芯电路板、解码电路板、操作/显示电路板、话筒 前置放大板和AV输出电路板上,其整机组成框图如图3.1所示,所采用的 集成电路型号及其功能如表3.1所示。
4. 音频信号处理电路
该机音频信号处理电路由音频数模(D/A)转换器ICC3、卡拉OK处理电 路、低通滤波器、输出静噪电路等组成,其组成框图如图3.9所示。来自 CD-DSP的数字音、视频信号经ICC1内部MPEG1解压后,从其音频接口 108脚、110脚、111脚分别输出音频左右声道时钟信号(DA-LRCK)、 音频数据信号(DA-DATA)、音频位时钟信号(DA-BCK)至ICC3的④、 ⑤、⑥脚,经A/D转换后从其9、12脚输出模拟音频信号,经ICC7放大后 与话筒MIC1,MIC2输入的信号经ICM1放大,ICA6A混合,ICA4,ICA6B 延时混响后进行混合。经ICA1,ICA2放大后从ICA2的⑦、①脚输出左、 右声道信号至音频输出插座JR2B,JR2C。此外,QA01~QA04组成了输 出静噪电路,静噪控制信号来自微处理器ICC2的⑧脚。
此外,SAA7372 24脚还输出16.9344MHz时钟信号至CL680的86脚和 PCM1717的①脚,用于MPEG1音频解压和音频D/A转换。 数据通信电路主要有: * 微处理器(CPU)87C52的21~23脚与操作显示控制BU2872的⑤、⑥、 ⑧、⑨脚之间的数据交换用于操作与显示控制。 * 7C52的③、④、⑤脚与机芯微处理器OM5284的13、12、11脚之间的 数据交换用于对机芯的操作控制与检测。 * OM5284的41~44脚与SAA7372的54~51脚之间的数据交换用于对机 芯的伺服控制与状态检测。 * 87C52的10~12、14、28、34脚与CL680的112、114、117、119、 121脚之间的数据交换用于音、视频数据的解压。 整机时钟与数据通信电路如图3.11所示
ICF1 ICF2 成电路型号
TDA1300 OM5284 SAA7372 TDA7073AT
TDA7073AT
CL680 87C52 PCM1717 GM71C4260C-J60 AT27C010 74HC04 NJM4558M 74HCT08 NJM4558
操作/显示驱动集成电路 红外遥控接收器 混合放大 音频输出放大 混响延迟 话筒信号检测 混合放大 5V 三端稳压 稳压
3.1.2整机电路分析
厦新VCD—768影碟机整机电路由CDM12数码机芯电路、CL680解压板电路、音视 频输出、电源板电路、操作显示板电路等组成。为便于分析,下面从信号流程进 行介绍。 1. RF信号放大电路和数字信号处理电路 该机RF信号放大电路和数字信号处理电路分别由ICS1(TDA1300)、ICS3 (SAA7372)及其外围元件组成,其组成框图如图3.2所示。全息激光头内的5分 光敏二极管D2,D3,D4将检测到的信号经连接器JS01分别送至TDA1300的21、 22、24脚,经内部混合求和、I/V变换、高低通滤波后,从其⑨脚输出RF信号, 经RS52,CS46耦合至SAA7372的15脚。在SAA7372内部,首先将RF信号经前置处 理整形后形成EFM信号,由数字锁相环(PLL)电路精确地将输入的EFM信号分段 送入EFM解调器进行解调,然后经纠错处理、数字音频滤波后送到串行数据接口 处理成串行数据信号DATA、声道时钟信号WCLK、位时钟信号SCLK,C2指针信号 EF,分别从其45、46、48、44脚输出至解压板电路进行解压。
图3.6 进给伺服控制信号流程图
(4)主轴伺服。
主轴伺服电路框图如图3.7所示。光盘重放时,激光头输出的RF信号经 ICS1的⑨脚输出至ICS3的15脚。在其内部经前置放大电路、数字锁相环 (PLL)电路、EFM解调后分离出帧同步信号送到主轴电机恒线速(CLV) 伺服电路,与标准的帧同步信号进行比较,将产生的误差信号转变为控 制主轴电机转速的电压并从33、34脚输出至ICS4的②、①脚进行驱动放 大,由其16、13脚输出电压至主轴电机,以保证激光头相对光盘以 1.3m/s的恒线速扫描运动。
2. 工作原理
该机的工作过程为:接通电源后,ICC2首先复位,固化在ICC5(ROM) 中的微码自动载入解码芯片,操作显示屏显示相应字符,开机画面显示 在电视机屏幕上;与此同时,ICS2对激光头、机芯复位,激光头开始发 射激光,主轴电机在ICS4的驱动下带动光盘旋转,激光头输出的信号经 RF放大后送至数字信号处理电路和伺服电路,处理后的信号分两路输出: 一路送至伺服驱动放大,以保证对激光头的精确伺服;另一路送至ICC1 进行MPEG1解码和视频编码。解码后的信号又分两路输出:一路直接输 出图像信号至JPV1(S端子输出)和JP2A(视频输出);另一路送至音 频信号处理电路ICC3,ICC7,话筒输入的信号经ICM1放大,ICA4进行卡 拉OK处理后与ICC7输出的音频信号在ICA1中混合,然后经ICA2放大输出 音频信号。此外,输出的音、视频信号经射频(RF)调制后输出高频电 视信号。
第3章 VCD影碟机整机电路原理与维修
本章要点 * VCD影碟机整机电路的构成及工作原理; * VCD影碟机整机电路的基本分析方法; * VCD影碟机常见故障分析与维修; * VCD影碟机典型故障检修流程图。
3.1 厦新VCD—768型影碟机电路原理
厦新VCD—768型影碟机是厦门厦新电子股份有限公司生产的单碟机。该 机采用飞利浦机芯,美国斯高柏CL680解压芯片,具有读碟、纠错能力 极强,画质较好的优点,市场占有量较大。本节将对其整机电路进行分 析。
图3.3 伺服处理电路框图
图3.4 聚焦伺服控制信号流程图
图3.5 循迹伺服控制信号流程图
(3)进给伺服。
进给伺服的误差信号仍来自于D1、D5的误差信号(D1-D5),其控制信 号流程如图3.6所示。由ICS3伺服逻辑输出的进给误差信号(PWM)从 28脚输出至ICS4的⑥脚进行驱动放大,放大后的信号从其12、9脚输出 至进给电机两端,以保证对激光头组件的粗调,使其进入循迹伺服控制 范围。
图3.2 RF信号电路和数字信号处理电路
2. 伺服处理电路
该机伺服电路由聚焦伺服、循迹伺服、进给伺服、主轴伺服四部分组成, 由ICS1,ICS3,ICS4,ICS5及其外围元件组成,其组成框图如图3.3所 示。 (1)聚焦伺服。聚焦伺服的误差信号取自光敏检测二极管D2,D3的差 值信号(D2+D4)((D3+D4),其控制过程如下:由D2~D4检测的信号经 TDA1300放大后分两路输出,一路由⑨脚输出RF求和信号;另一路从①、 ②、④脚输出聚焦伺服控制信号到SAA7372的③、⑤、⑦、⑧脚进行处 理,经其内部A/D转换、前置预处理变成聚焦误差数字信号后送到伺服逻 辑控制,从其26脚输出聚焦脉宽调制(PWM)信号到ICS5(TDA7073) ⑥脚进行驱动放大,从13、16脚输出信号到聚焦线圈两端,以保证激光 头对光盘的精确聚焦。其控制信号流程如图3.4所示。
(2)循迹伺服。
循迹电路采用三点循迹方法,由D1,D5检测光迹的跟踪情况,其控制过 程如下:D1,D5输出的信号送到ICS1的20、23脚,经内部缓冲放大、 低通滤波后从其③、⑤脚输出至ICS3的④、⑨脚。经过内部A/D转换, 前置预处理得到数字循迹误差信号,经伺服逻辑控制后从27脚输出循迹 PWM信号至驱动放大 ICS5的②脚。放大后的信号从12、9脚输出至循迹 线圈,保证发射的激光始终跟踪信号的轨迹。其循迹伺服信号流程如图 3.5所示。
BU2872AK REMO
NJM4558M NJM4558M BU9253FS NJM4558M NJM4558M 7805CT NJM79L18
主要功能说明
RF 信号处理 机芯微处理器 数字信号处理和机芯伺服处理 进给和主轴电机驱动
聚焦和循迹线圈驱动
MPEG1 解压、数字 NTSC/PAL 编码 系统控制微处理器 音频 D/A 变换 DRAM ROM 时钟发生器 低放 缓冲器 话筒前置信号放大
图3.12 操作/显示电路
* 显示电路。87C52的21 ~ 23脚输出的数据信号经BU2872接收后处理 为位脉冲和段脉冲,从21 ~ 39脚输出到荧光显示屏,显示机芯各种操 作状态和播放时间信息。此外,还从40~42脚输出3路LED指示控制信号。 * 电源供电电路。操作显示电路需要三组电源:BU2872的+5V工作电压、 (21V的显示屏驱动电压和3.3V显示屏灯丝的交流电压。其供电路径如图 3.12所示。)
图3.1 厦新VCD—768整机电路组成框图
表3.1 各电路板上集成电路及其主要功能
印制板 机芯电路板
MPEG1 解码板 话筒板
操作显示电路板 AV 输出板
集成电路编号
ICS1 ICS2 ICS3 ICS4
ICS5
ICC1 ICC2 ICC3 ICC4 ICC5 ICC6 ICC7 ICC8 ICM1
相关文档
最新文档