实验五(1)计数器及应用.
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
五、实验仪器、设备与器件
1.电子实验箱。
2.集成电路: 74LS161(2), 74LS00 , 74LS30 等。
六、实验注意事项
1.输入脉冲要用单次脉冲。 2.计数器输出应接到共阴数码管上。 3.要注意竞争冒险的产生。 4.要区分同步置数和异步清零的时序关系。
七、实验报告与要求
1.写出实验内容与步骤,画出逻辑图。 2.记录测得的数据,整理实验记录。 3.分析实验中出现的故障原因,并总结排除 故障的收获。
允许 置入
T LD 9 8
见实验指导书P79
输入 时 钟 X 清 除 L H H H H 置 数 X L H H H P X X H L X T X X H X L 输出 Qn 清除 置数 计数 不计数 不计数
16 15 1
14
13 12 74LS161
11
10 7
2
3
4
5
6
D3
X X
Cr CP D0
实验五(1)计数器及应用
一、实验目的:
1.熟悉集成计数器的功能; 2.掌握二进制计数器和十进制计数器的工作原理 和使用方法; 3.掌握任意进制计数器的设计方法。
二、设计任务与要求
1.基本内容 ① 设计一个八进制加法计数器,要求用置数法。
② 设计一个十二进制加法计数器,要求用复位法。
③ 设计一个六十进制加法计数器。
D1 D2
数据输入
P GND 允许
wk.baidu.com
清除
三、实验原理
2.用置数法、复位法设计任意进制计数器
三、实验原理
3. 六十进制计数、译码和显示电路的方框图 如图所示(参考实验教程P80)。
译码器
译码器
六进制计数器
Q4 Q3 Q2 Q1
十进制计数器
Q4 Q3 Q2 Q1
CP
四、实验内容与步骤
1.在实验箱上验证所设计的八进制加法计数 器,并画出电路原理图。 2.在实验箱上验证所设计的十二进制加法计 数器,并画出电路原理图。 3. 在实验箱上验证所设计的六十进制加法计 数器,并画出电路原理图。 4.按扩展设计任务与要求设计的电路,用 Multisim 7进行仿真,分析仿真结果。 在实验仪上安装电路,检查接线无误之后接 通电源。用单次冲作CP,观察输出状态。
2.扩展内容(二选一)
(a)设计一个(60+实验台号)进制的计数器。
(b)利用74LS161和逻辑门设计一个可控计数器。
当外接开关C=1时,实现八进制;当外接开关C=0时, 实现四进制。(计数器从0开始计数)。
三、实验原理
1.74LS161管脚及功能测试
串行进 Vcc位输出 Q0
输出 Q1 Q2 Q3