DSP专用高速乘法器的设计
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
DSP专用高速乘法器的设计
李磊;何春;曾波
【期刊名称】《微电子学与计算机》
【年(卷),期】2008(25)6
【摘要】介绍了一种DSP专用高速乘法器的设计方法.该乘法器采用了最优化Booth编码算法,降低了部分乘积的数目,采用Wallace Tree最优化的演算法和快速超前进位加法器来进一步提高电路的运算速度.该乘法器在一个时钟周期内可以完成16位有符号/无符号二进制数乘法运算和复乘运算,在slow corner下最高频率可达220MHz以上.本乘法器是一DSP内核的专用乘法单元,整个设计简单高效.【总页数】4页(P57-59)
【关键词】乘法器;Booth编码算法;Wallace树形结构;快速超前进位加法器
【作者】李磊;何春;曾波
【作者单位】电子科技大学电科院
【正文语种】中文
【中图分类】TN4
【相关文献】
1.用高速DSP构成图像识别专用系统的研究与设计 [J], 王翔
2.X-DSP浮点乘法器的设计与实现 [J], 彭元喜;杨洪杰;谢刚
3.32位DSP乘法器分析与设计 [J], 陈爽;陈雷;孙国欣;刘闪;刘茂华;辛向利
4.指纹识别专用集成电路中乘法器模块的设计 [J], 崔建明;李小进;陈文斌;赖宗声
5.基于16位定点DSP的并行乘法器的设计 [J], 王叶辉;林贻侠;严伟
因版权原因,仅展示原文概要,查看原文内容请购买。