电子科大16秋《数字逻辑设计及应用(专科)》在线作业1
电子科大18秋《数字逻辑设计及应用(专科)》在线作业1
------------------------------------------------------------------------------------------------------------------------------ (单选题) 1: 状态si和sj等介的条件是A: 只要到达的次态相同B: 只要在相同输入时有相同的输出C: 只要si的次态是sj,sj的次态是siD: 同时具备A和B正确答案:(单选题) 2: 两个与非门交叉耦合构成的SR锁存器(基本RS触发器),当加入后,触发器的状态将是A: Q=0,Q'=1B: Q=Q'=1C: Q=1,Q'=0D: Q=Q'=0正确答案:(单选题) 3: 欲比较两个多位二进制数的大、小抑或相等,应选用A: 编码器B: 译码器C: 加法器D: 数值比较器正确答案:(单选题) 4: 逻辑式A'+B(C'+DE)的对偶式是A: A'B+C'D+EB: A'[B+C'(D+E)]C: AB'+CD'+E'D: A[B'+C(D'+E')]正确答案:(单选题) 5: 下列数中最大的是A: (101101)2B: (55)8C: (45)10D: (2E)16正确答案:(单选题) 6: 参考书第254页图P5.18中,在Q9~Q12中,是翻转触发器的是A: Q9B: Q10C: Q11D: Q12正确答案:(单选题) 7: 一块八选一的数据选择器,其选择(地址)输入有A: 1位B: 3位C: 5位D: 8位正确答案:------------------------------------------------------------------------------------------------------------------------------ (单选题) 8: 某符号二进制数的原码是10110101,则其补码是A: 11001011B: 11001010C: 110101D: 1001010正确答案:(单选题) 9: n级触发器构成的扭环形计数器,其有效循环内的状态数有A: n个B: 2n个C: 2n-1个D: 2n个正确答案:(单选题) 10: 逻辑式A'+AB=A: A'+BB: A'+AC: A'D: AB正确答案:(单选题) 11: 逻辑式A'(B+C'D)的反演式是A: A(B'+CD')B: A+B'(C+D')C: A+B'C+D'D: A'+B(C'+D)正确答案:(单选题) 12: 一片存储容量为1024×8位的ROM,其地址码有A: 8位B: 1024位C: 10位D: 82位正确答案:(单选题) 13: TTL电路使用的电源电压Vcc=A: 0.2VB: 1.4VC: 3.4VD: 5V正确答案:(单选题) 14: 十六进制数(FF)16对应的十进制数是A: 1515B: 255C: 256D: 225正确答案:(单选题) 15: 逻辑式A'(B+C'D)的反演式是------------------------------------------------------------------------------------------------------------------------------ A: A(B'+CD')B: A+B'(C+D')C: A+B'C+D'D: A'+B(C'+D)正确答案:(单选题) 16: 一个T触发器,在T=1时,来一个时钟脉冲后,则触发器()。
电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案卷2
电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共10题)1.逻辑式A+AB+ABC+ABCD=()。
A.AB.ABC.ABCD.ABCD2.n级触发器构成的环形计数器,计数模是()A、nB、2nC、2n-1D、2n+13.移位寄存器可以用作数据的串/并变换。
()A.错误B.正确4.单稳态触发器输出脉冲的宽度,取决于触发信号幅度的大小。
()A.错误B.正确5.CMOS电路的电源电压只能使用+5V。
()A、错误B、正确6.属于组合逻辑电路的部件是()A、编码器B、寄存器C、触发器D、计数器7.数据选择器是一种时序电路。
()A.错误B.正确8.下列电路中,是组合电路的是()A、串行数据检测器B、数据选择器C、环形计数器D、移位寄存器9.一个多输入与非门,输出为0的条件是()A、只要有一个输入为1,其余输入无关B、只要有一个输入为0,其余输入无关C、全部输入均为1D、全部输入均为010.若AB=AC,一定是B=C。
()A、错误B、正确第1卷参考答案一.综合考核1.参考答案:A2.参考答案:A3.参考答案:B4.参考答案:A5.参考答案:A6.参考答案:A7.参考答案:A8.参考答案:B9.参考答案:C10.参考答案:A。
电子科大16秋《可编程ASIC技术》在线作业1
电子科技大学电子科大16秋《可编程ASIC技术》在线作业1一、单选题(共20 道试题,共100 分。
)1. 当今可配置逻辑器件的功能单元有()。
A. 基于熔丝/反熔丝技术的可编程元件B. RAM查找表、基于多路开关的和固定功能的功能单元C. 反熔丝多路开关D. 布线资源正确答案:2. VHDL的基础建立在三个相互独立的模型上,分别是()。
A. 行为模型B. 时间模型C. 结构模型D. 以上都是正确答案:3. VHDL语句的并发执行分为两类,它们是()。
A. 信号并发执行与选择并发执行B. 结构和行为并发执行C. 无条件并发执行与有条件并发执行D. 过程和进程中的并发执行正确答案:4. 库的好处在于()。
A. 使设计者可以共享已经编译过的设计结果B. 模块设计C. Top-Down设计D. 功能设计正确答案:5. 在VHDL语句中有两类延时用于行为描述,()是最常用的。
A. 传输延时B. 门延时C. 固有延时D. 网线延时正确答案:6. ()是指用以生成用户可编程转换的物理技术。
A. ASIC器件B. 编程技术C. EPROMD. Flash正确答案:7. FPGA是由掩模可编程()和可编程逻辑器件二者演变而来的。
A. 编程接口B. SRAMC. 门阵列D. 查找表正确答案:8. IP的重复使用分为三个层次,分别是()。
A. 软件宏单元B. 固件宏单元C. 硬件宏单元D. 以上都是正确答案:9. 在VHDL中,信号是内部()的抽象。
A. 软件连接B. 数据处理C. 硬件连接D. 算法实现正确答案:10. 最精确、最复杂也最耗时间的仿真器是()。
A. 晶体管级仿真器B. 电路级仿真C. 逻辑仿真D. 门级仿真正确答案:11. 在EDA设计过程中的仿真有几种,下面错误的是()。
A. 行为仿真B. 功能仿真C. Matlab仿真D. 时序仿真正确答案:12. 当今可配置逻辑器件的功能单元有()。
A. 基于熔丝/反熔丝技术的可编程元件B. 开关C. RAM查找表、基于多路开关的功能单元、固定功能的功能单元D. 布线资源正确答案:13. 硬件控制器是直接作为()来规定的。
电子科大16秋《嵌入式系统》在线作业1
电⼦科⼤16秋《嵌⼊式系统》在线作业1电⼦科技⼤学电⼦科⼤16秋《嵌⼊式系统》在线作业1⼀、单选题(共20 道试题,共100 分。
)1. LPC1768微控制器的AD采集模块有多少个通道:()A. 4个B. 5个C. 7个D. 8个正确答案:2. 下列哪⼀个寄存器不属于控制GPIO模块的寄存器:()A. FIODIRB. FIOPINC. FIOSETD. PINSEL1正确答案:3. LPC1768微控制器的复位电平为:()A. ⾼电平B. 低电平C. ⾼阻电平D. 脉冲电平正确答案:4. LPC1768微控制器的⽚上外设中,哪⼀个是默认使能的:()A. 定时器0B. 定时器3C. UART3D. PWM1正确答案:5. LPC1768控制器的AD转换模块如果⼯作于突发模式即Burst模式,同时AD控制寄存器ADCR的最低8位为10001011,则8个AD采集通道的转换顺序是:()A. AIN0 AIN1 AIN3 AIN7B. AIN1 AIN3 AIN0 AIN7C. AIN7 AIN3 AIN1 AIN0D. AIN0 AIN3 AIN1 AIN76. 定时器发⽣匹配时可以控制外部引脚电平变化,当外部匹配寄存器TEMR的[11:10]两位为11时,执⾏的动作是:()A. 输出⾼电平B. 输出低电平D. 不执⾏任何动作正确答案:7. 下列哪⼀种不输⼊嵌⼊式处理器:()A. 嵌⼊式微处理器B. 嵌⼊式微控制器C. 嵌⼊式DSPD. 酷睿处理器正确答案:8. LPC1768微控制器的外设时钟PCLK为100MHZ,定时器0的预分频寄存器T0PR为99,匹配寄存器T0MR0为100,则定时时间为:()A. 1usB. 10usC. 100usD. 1ms正确答案:9. LPC1768微控制器通过串⼝0发送数据和接收数据分别是哪两个两个寄存器:()A. U0THR U0RBRB. U0RBR U0IERC. U0THR UOFCRD. U0FCR U0IER正确答案:10. 在串⼝的中断标志寄存器UnIIR中,中断优先级最⾼的是:()A. RLS中断B. RDA中断C. CTI中断D. THRE中断正确答案:11. 以下哪⼀项不是LPC1768微控制器的引脚P0.0的功能:()A. P0.0--通⽤数字输⼊/输出功能B. RD1--CAN1接收器输⼊C. TXD3--UART3发送器输出D. TD1--CAN1发送器输出12. LPC1768微控制器的串⼝0的U0DLM=0X03,U0DLL=0xE8,外设时钟PCLK=16MHZ,则此时串⼝0 的波特率为:()A. 9600B. 4800C. 2400D. 1000正确答案:13. AD控制寄存器ADCR的CLKDIV字段的值假设为999,外设时钟PCLK为24MHZ,则此时AD控制器的转换时钟为:()A. 24000HZC. 12000HZD. 96000HZ正确答案:14. 串⼝的波特率为9600,⼀帧数据格式为1位起始位,1位停⽌位,8位数据位,则每秒可以发送或者接收多少帧数据:()A. 960B. 1200C. 600D. 480正确答案:15. 下列哪⼀个时钟源不属于LPC1768:()A. 内部RC振荡器B. 主振荡器C. RTC振荡器D. 看门狗时钟正确答案:16. 将LPC1768微控制器的P0.2和P0.3分别设置为TXD0和RXD0,⽽不改变其他引脚的设置,则程序代码应该为:()A. PINSEL0 = (PINSEL0&0xFFFFFF0F) | 0x00000050B. PINSEL0 = PINSEL0 | 0xFFFFFF5FC. PINSEL1 = (PINSEL1&0xFFFFFF0F) | 0xFFFFFF5FD. PINSEL1 = PINSEL1 | 0xFFFFFF5F正确答案:17. 假设在应⽤中使⽤USB接⼝并且由PLL0驱动。
2012-2013-2《数字逻辑设计及应用》期末考试题-A参考解答
2012-2013-2《数字逻辑设计及应用》期末考试题-A参考解答------------------------------------------作者------------------------------------------日期电子科技大学2012 -2013学年第二学期期末考试 A 卷课程名称:♉数字逻辑设计及应用♉♉ 考试形式: 闭卷 考试日期: 年 月 日考试时长:♉♉♉♉分钟课程成绩构成:平时 , 期中 , 实验 , 期末 本试卷试题由♉♉♉七♉♉部分构成,共♉♉♉♉♉页。
✋ ☞♓●● ☐◆♦ ⍓☐◆❒ ♋⏹♦♦♏❒♦ ♓⏹ ♦♒♏ ♌●♋⏹♦ ☎❼ ✠ ❼✆ ✋♐ ♋ ⌧ ♌♓⏹♋❒⍓ ♎♏♍☐♎♏❒ ♒♋♦ ☐⏹ ♓♦♦ ♓⏹☐◆♦♦ ✌ ♦♒♏ ♋♍♦♓❖♏ ☹ ☐◆♦☐◆♦ ✡ ♦♒☐◆●♎ ♌♏ ☎ ☐❒ ♒♓♑♒ ✆ ✋♐ ♦♒♏ ⏹♏⌧♦ ♦♦♋♦♏ ☐♐ ♦♒♏ ◆⏹◆♦♏♎ ♦♦♋♦♏♦ ♋❒♏ ❍♋❒♏♎ ♋♦ ❽♎☐⏹❼♦♍♋❒♏♦❾ ♦♒♏⏹ ♎♏♦♓♑⏹♓⏹♑ ♋ ♐♓⏹♓♦♏ ♦♦♋♦♏ ❍♋♍♒♓⏹♏ ♦♒♓♦ ♋☐☐❒☐♋♍♒ ♓♦ ♍♋●●♏♎ ❍♓⏹♓❍♋● ☎ ♍☐♦♦ ✆ ♋☐☐❒☐♋♍♒❆♒♏ ♉☹ ☐♐ ♌♓♦ ♍☐◆⏹♦♏❒ ⌧ ♓♦ ☎ ☐❒ ●☐♦ ✆ ♦♒♏⏹ ♍☐◆⏹♦♓⏹♑ ♦☐ ♓⏹ ♎♏♍❒♏♋♦♓⏹♑ ☐❒♎♏❒ ❆☐ ♎♏♦♓♑⏹ ♋ ✂✂ ♦♏❒♓♋● ♦♏❑◆♏⏹♍♏ ♑♏⏹♏❒♋♦☐❒ ♌⍓ ♦♒♓♐♦ ❒♏♑♓♦♦♏❒♦ ♦♒♏ ♦♒♓♐♦ ❒♏♑♓♦♦♏❒ ♦♒☐◆●♎ ⏹♏♏♎☎ ✆ ♌♓♦ ♋♦ ●♏♋♦♦ ⏹♏ ♦♦♋♦♏ ♦❒♋⏹♦♓♦♓☐⏹ ♏❑◆♋♦♓☐⏹ ♓♦ ✈✉☺✈❼❼✈ ✋♐ ♦♏ ◆♦♏ ❆ ♐●♓☐♐●☐☐ ♦♓♦♒ ♏⏹♋♌●♏ ♦☐ ♍☐❍☐●♏♦♏ ♦♒♏ ♏❑◆♋♦♓☐⏹,♦♒♏ ♏⏹♋♌●♏ ♓⏹☐◆♦ ☐♐ ❆ ♐●♓☐♐●☐☐ ♦♒☐◆●♎ ♒♋❖♏ ♦♒♏ ♐◆⏹♍♦♓☐⏹ ☜☠☎ ☺✈❼✈ ✆ ✌ ♌♓♦ ♓⏹♋❒⍓ ♍☐◆⏹♦♏❒ ♍♋⏹ ♒♋❖♏ ☎ ✆ ⏹☐❒❍♋● ♦♦♋♦♏♦ ♋♦ ❍☐♦♦ ♌♓♦ ☺☐♒⏹♦☐⏹ ♍☐◆⏹♦♏❒ ♦♓♦♒ ⏹☐ ♦♏●♐♍☐❒❒♏♍♦♓☐⏹ ♍♋⏹ ♒♋❖♏ ☎ ✆ ⏹☐❒❍♋● ♦♦♋♦♏♦ ♌♓♦ ●♓⏹♏♋❒ ♐♏♏♎♌♋♍ ♦♒♓♐♦❒♏♑♓♦♦♏❒ ☎☹☞✆ ♍☐◆⏹♦♏❒ ♦♓♦♒ ♦♏●♐♍☐❒❒♏♍♦♓☐⏹ ♍♋⏹ ♒♋❖♏ ☎ ✆ ⏹☐❒❍♋● ♦♦♋♦♏♦ ✋♐ ♦♏ ◆♦♏ ♋ ♦♒☐♦♏ ♍♋☐♋♍♓♦⍓ ♓♦ ♌♓♦♦ ♦☐ ♍☐⏹♦♦❒◆♍♦ ♋ ♌♓♦ ♌♓⏹♋❒⍓ ♍☐♎♏ ♦☐ ♑❒♋⍓ ♍☐♎♏ ♍☐⏹❖♏❒♦♏❒ ♦♒♏⏹ ♦♒♏ ♋♎♎❒♏♦♦ ♓⏹☐◆♦♦ ♋❒♏ ☎ ✆ ♦♓●● ♌♏ ♦♒♏ ☐◆♦☐◆♦ ♒♏⏹ ♦♒♏ ♓⏹☐◆♦ ♓♦ ☐♐ ♋⏹ ♌♓♦ ✌ ♦♒♏ ♍☐❒❒♏♦☐☐⏹♎♓⏹♑ ☐◆♦☐◆♦ ❖☐●♦♋♑♏ ♓♦ ✞ ❆♒♏ ☐◆♦☐◆♦ ❖☐●♦♋♑♏ ♓♦ ☎ ✆ ✞ ♦♒♏⏹ ♦♒♏ ♓⏹☐◆♦ ♓♦ ✋✋ ●♏♋♦♏ ♦♏●♏♍♦ ♦♒♏ ☐⏹●⍓ ☐⏹♏ ♍☐❒❒♏♍♦ ♋⏹♦♦♏❒ ♓⏹ ♦♒♏ ♐☐●●☐♦♓⏹♑ ❑◆♏♦♦♓☐⏹♦☎❼ ✠ ❼✆ ✋♐♋ ⌧ ❍♋♑⏹♓♦◆♎♏ ♍☐❍☐♋❒♋♦☐❒ ♒♋♦ ✌☹❆✋☠ ✌☝❆✋☠ ✌☜✈✋☠ ✌✌✌✌ ☐⏹ ♓♦♦ ♓⏹☐◆♦♦ ♦♒♏ ☐◆♦☐◆♦♦ ♋❒♏ ☎ ✆✌✆ ✌☹❆✞❆ ✌☜✈✞❆ ✌☝❆✞❆ ✆ ✌☹❆✞❆ ✌☜✈✞❆ ✌☝❆✞❆✆ ✌☹❆✞❆ ✌☜✈✞❆ ✌☝❆✞❆✆ ✌☹❆✞❆ ✌☜✈✞❆ ✌☝❆✞❆ ✌♦ ♦♒☐♦⏹ ♓⏹ ☞♓♑◆❒♏ ♦♒♋♦ ♦☐◆●♎ ♦♒♏ ☐◆♦☐◆♦♦ ☐♐ ♦♒♏ ♌♓♦ ♋♎♎♏❒ ⌧ ♌♏ ☎ ✆ ♦♒♏⏹ ✌✌ ✌✌ ♋⏹♎ ✌✌✆ ✆ ✆ ✆ ☞♓♑◆❒♏ ♒♓♍♒ ☐♐ ♦♒♏ ♐☐●●☐♦♓⏹♑ ♦♦♋♦♏❍♏⏹♦♦ ♓♦ ✋☠☜❆✍ ☎ ✌ ✆✌✆ ✌ ●♋♦♍♒ ♓♦ ♏♎♑♏ ♦❒♓♑♑♏❒♏♎ ♋⏹♎ ♓♦ ♦♓●● ♐☐●●☐♦ ♦♒♏ ♓⏹☐◆♦ ♋♦ ●☐⏹♑ ♋♦ ♦♒♏ ♍☐⏹♦❒☐● ♓⏹☐◆♦ ♓♦ ♋♍♦♓❖♏ ●☐♦✆ ✌ ♐●♓☐ ♐●☐☐ ♓♦ ♏♎♑♏ ♦❒♓♑♑♏❒♏♎ ♋⏹♎ ♓♦♦ ☐◆♦☐◆♦ ♦♓●● ⏹☐♦ ♍♒♋⏹♑♏ ◆⏹♦♓● ♦♒♏ ♏♎♑♏ ☐♐ ♦♒♏ ♍☐⏹♦❒☐●●♓⏹♑ ☹ ♦♓♑⏹♋●✆ ✌⏹ ●♋♦♍♒ ❍♋⍓ ♑☐ ♓⏹♦☐ ❍♏♦♋♦♦♋♌●♏ ♦♦♋♦♏ ♓♐ ♌☐♦♒ ♋⏹♎ ♋❒♏ ♍♒♋⏹♑♓⏹♑ ♐❒☐❍ ♦☐ ♦♓❍◆●♦♋⏹♏☐◆♦●⍓✆ ❆♒♏ ☐◆●♦♏ ♋☐☐●⍓♓⏹♑ ♦☐ ♋⏹⍓ ♓⏹☐◆♦ ☐♐ ♋⏹ ●♋♦♍♒ ❍◆♦♦ ❍♏♏♦ ♦♒♏ ❍♓⏹♓❍◆❍ ☐◆●♦♏ ♦♓♎♦♒ ❒♏❑◆♓❒♏❍♏⏹♦ ❆♒♏ ♍♋☐♋♍♓♦⍓ ☐♐ ♋ ❍♏❍☐❒⍓ ♦♒♋♦ ♒♋♦ ♌♓♦♦ ♋♎♎❒♏♦♦ ♌◆♦ ♋⏹♎ ♍♋⏹ ♦♦☐❒♏ ♌♓♦♦ ♋♦ ♏♋♍♒ ♋♎♎❒♏♦♦ ♓♦ ☎ ✆✌✆ ✆ ✆ ✆ ♒♓♍♒ ♦♦♋♦♏ ♓⏹ ☞♓♑◆❒♏ ♓♦ ☠❆ ♋❍♌♓♑◆☐◆♦ ☎ ✆✌✆ ✌ ✆ ✆ ♋⏹♎ ✆ A BCDWXW+YZZ’X’+YYZ1X’Z’☞♓♑◆❒♏ ✋✋✋ ✌⏹♋●⍓♏ ♦♒♏ ♦♏❑◆♏⏹♦♓♋●♍♓❒♍◆♓♦ ♋♦ ♦♒☐♦⏹ ♓⏹ ☞♓♑◆❒♏ ☞●♓☐☞●☐☐ ♦♓♦♒ ♋♦⍓⏹♍♒❒☐⏹☐◆♦ ☐❒♏♦♏♦ ♋⏹♎ ♍●♏♋❒ ♓⏹☐◆♦♦ ☯❼❒♓♦♏ ☐◆♦ ♦♒♏ ♏⌧♍♓♦♋♦♓☐⏹ ♏❑◆♋♦♓☐⏹♦ ♦❒♋⏹♦♓♦♓☐⏹ ♏❑◆♋♦♓☐⏹♦ ♋⏹♎ ☐◆♦☐◆♦ ♏❑◆♋♦♓☐⏹ ☯❼✌♦♦◆❍♏ ♦♒♏ ♓⏹♓♦♓♋● ♦♦♋♦♏ ✈ ✈ ♍☐❍☐●♏♦♏ ♦♒♏ ♦♓❍♓⏹♑ ♎♓♋♑❒♋❍ ♐☐❒ ✈ ✈ ♋⏹♎ ☪ ☯❼☞♓♑◆❒♏ 参考答案:激励方程 ✈ , ✈转移方程:✈ ✉ ✈ ,✈ ✉ ✈输出方程:☪ ☎☹✈ ✆参考评分标准: 个方程正确得 分;每错一个扣 分,扣完 分为止;得分沿和下降沿各 分,错 处扣 分,扣完 分为止。
电子科大16秋《数字逻辑基础》在线作业1
电子科大16秋《数字逻辑基础》在线作业1 电子科技大学电子科大16秋《数字逻辑基础》在线作业1一、单选题(共 25 道试题,共 100 分。
)1. 十进制数25用8421BCD码表示为()。
A. 10101B. 00100101C. 100101D. 10101正确答案:2. 组合型PLA是由()构成。
A. 与门阵列和或门阵列B. 一个计数器C. 一个或阵列D. 一个寄存器正确答案:3. 当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有()。
A. 触发器B. 晶体管C. MOS管D. 电容正确答案:4. ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可()个字。
A. 10B. 102C. 210D. 104正确答案:5. 用四选一数据选择器实现函数Y=A1A0+A1′A0,应使( )A. D0=D2=0,D1=D3=1B. D0=D2=1,D1=D3=0C. D0=D1=0,D2=D3=1D. D0=D1=1,D2=D3=0正确答案:6. 表示任意两位无符号十进制数需要()二进制数。
A. 6B. 7C. 8D. 9正确答案:7. 当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。
A. 组合逻辑电路B. 时序逻辑电路C. 存储器D. 数模转换器正确答案:8. 3线—8线译码器74HC138,数据输入端A2A1A0为011时,输出( )A. BCD代码B. 三位二进制数C. 十进制数D. 二十进制数正确答案:9. 标准或-与式是由()构成的逻辑表达式。
A. 与项相或B. 最小项相或C. 最大项相与D. 或项相与正确答案:10. 超前进位加法器74LS283当被加数A=1010,加数B=0101,低位进位Ci=1时,则求和的结果是( )A. 加法器不可以设计成减法器B. 用加法器可以设计任何组合逻辑电路C. 用加法器不可以设计组合逻辑电路D. 用加法器可以设计组合逻辑电路,但逻辑函数必须能化成两个数相加的形式正确答案:11. 触发器有两个稳态,存储8位二进制信息要()个触发器。
《数字逻辑设计及应用》试题2答案
n 1
2
1
0
0
0
0
0
0
1
0
0
1
0
1
0
Q2Q1Q0
0
1
0
1
0
0
0
1
1
1
1
0
101
011
1
0
0
0
0
0
1
0
1
0
1
0ቤተ መጻሕፍቲ ባይዱ
000
001
010
100
110
1
1
0
1
0
0
1
1
1
1
1
0
111
可见,该电路是一个可自启动的四进制计数器。 (2 分)
命题人签名:
年月日
CLK
O
J
t
O
K
t
O
Q
t
O
Q
t
O
t
六、(14 分) 解:实现方法一:
实现方法二:
七、(14 分) 解:(1)列驱动方程
(4 分)
J 0 Q0Q1Q2 ,K 0 Q0Q1Q2 J1 Q0 ,K1 Q0 J 2 Q1 ,K 2 Q1 (2)求状态方程 (3 分)
Q n1 0
电子科技大学中山学院试题标准答案及评分标准
课程名称 命题人
基 本 要 求
(2009-2010 学年第一学期)
数字逻辑设计及应用 考试班级
石建国
送题时间
试题套数 考试形式
A 闭卷
对填空题、选择题、判断题等客观类题目的答案须做到答题标准唯
一,简述题、论述题、分析题等主观类题目的答案,须提供"答题要点
电子技术及数字逻辑网上作业题参考答案
电子技术及数字逻辑网上作业题作业题(一)一、填空(共15题)1、N型半导体是在本征半导体中掺入价元素,其多数载流子是,少数载流子是。
2、稳压管的稳压区是其工作在。
3、数字系统使用的物理元件,与此相对应,采用的记数制和编码制也都以数为基础。
4、使用布尔代数定律时,利用规则、规则、规则可得到更多的公式。
5、放大电路必须加上合适的才能正常工作。
6、运放的共模抑制比定义为。
7、直接写出函数F=[(AB+C)D+E]B的反演函数为。
8、三极管工作在饱和区时,发射结应为偏置,集电结应为偏置。
9、为提高放大电路的输入电阻,应引入反馈;为降低放大电路输出电阻,应引入反馈。
10、集成运放应用于信号运算时工作在区域。
11、直流电源通常由、、和四部分组成。
12、已知输入信号的频率为10kH Z ~12 kH Z,为了防止干扰信号的混入,应选用滤波电路。
13、触发器有个稳态,存储8位二进制信息要个触发器。
14、消除竞争冒险的方法有、、等。
15、时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。
二、选择题(共15题)1、当温度升高时,二极管的反向饱和电流将。
A.增大 B.减小 C.不变2、互补输出级采用共集形式是为了使。
A.电压放大倍数大B.不失真输出电压大C.带负载能力强3、测试放大电路输出电压幅值与相位的变化,可以得到它的频率响应,条件是。
A.输入电压幅值不变,改变频率B. B.输入电压频率不变,改变幅值C.输入电压的幅值与频率同时变化4、交流负反馈是指。
A.阻容耦合放大电路中所引入的负反馈B.只有放大交流信号时才有的负反馈C.在交流通路中的负反馈5、功率放大电路的最大输出功率是在输入电压为正弦波时,输出基本不失真情况下,负载上可能获得的最大。
A.交流功率B.直流功率C.平均功率6、滤波电路应选用。
A.高通滤波电路 B. 低通滤波电路 C. 带通滤波电路7、放大电路中,测得某三极管三个电极电位U1、U2、U3分别为U1=3.3V ,U2=2.6V ,U3=15V。
电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案卷3
电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案
(图片大小可自由调整)
第1卷
一.综合考核(共10题)
1.逻辑式A+AB+ABC+ABCD=()。
A.A
B.AB
C.ABC
D.ABCD
2.CMOS电路的电源电压只能使用+5V。
()
A、错误
B、正确
3.若AB=AC,一定是B=C。
()
A、错误
B、正确
4.一块八选一的数据选择器,其地址(选择输入)码有()。
A.8位
B.4位
C.3位
D.1位
5.T触发器中,当T=1时,触发器实现()功能
A、置1
B、置0
C、计数
D、保持
6.一个JK触发器的稳态个数和它可存储位二进制数分别是()。
A.4
B.3
C.2
D.1
7.扭环形计数器都是不能自启动的。
()
A.错误
B.正确
8.一个十进制计数器,可以作为十分频器使用。
()
A.错误
B.正确
9.n个变量构成的任一个最小项,它总共有另外n个最小项和它是逻辑相邻的。
()
A、错误
B、正确
10.若A+B=A+C,则一定是B=C。
()
A.错误
B.正确
第1卷参考答案
一.综合考核
1.参考答案:A
2.参考答案:A
3.参考答案:A
4.参考答案:C
5.参考答案:C
6.参考答案:CD
7.参考答案:A
8.参考答案:B
9.参考答案:B
10.参考答案:A。
电子科技16春《数字逻辑设计及应用(专科)》在线作业1
16春《数字逻辑设计及应用(专科)》在线作业1一、单选题(共 20 道试题,共 100 分。
)1. 设计一个十进制计数器,最少需要触发器的个数是. 2个. 4个. 5个. 10个正确答案:2. 下列数中最大的是. (101101)2. (55)8. (45)10. (2)16正确答案:3. 属于组合电路的是. JK触发器. 环形计数器. 十进计数器. 数据选择器正确答案:4. n个变量的取值组合有. n种. 2n种. 2n种. n2种正确答案:5. 下列数中最大的是. (101101)2. (55)8. (45)10. (2)16正确答案:6. 二进制数(1100101.11)2表示为十六进制数是. 35.. 65.3. 65.6. 65.正确答案:7. 设计一个十五进制计数器,最少需要触发器的个数是. 2个. 4个. 5个. 15个正确答案:8. 随机存取存储器的英文缩写名是. RM. ROM. SSI. MSI正确答案:9. 两个或非门交叉耦合构成的SR锁存器,输入为S、R,其中工作的约束条件是. SR=0. SR=1. S+R=0. S+R=1正确答案:10. 符号二进制数的原码是10010110,其补码是. 11101010. 11101001. 10110. 1101010正确答案:11. 逻辑式'+('+)的对偶式是. '+'+. '[+'(+)]. '+'+'. ['+('+')]正确答案:12. n级触发器构成的计数器,最多可计数的个数是. n个. 2n个. 2n-1个. 2n个正确答案:13. 逻辑式(+)(++)(+++)=.. +. ++. +++正确答案:14. 一块八选一的数据选择器,其选择(地址)输入有. 1位. 3位. 5位. 8位正确答案:15. 参考书第254页图P5.18中,在Q9~Q12中,是翻转触发器的是. Q9. Q10. Q11. Q12正确答案:16. 下列逻辑等式成立的是. (+)'+'+'. '++='+. +=2. ×=2正确答案:17. 相同计数模的脉冲同步计数器和脉冲异步计数器相比. 前者工作速度快. 前者使用的触发器比后者多. 后者电路结构相对复杂. 后者工作速度快正确答案:18. 逻辑式.. '. 1. 0正确答案:19. JK触发器现态Q=1,要求在LK触发下进入次态Q*=0,应令. J=K=0. J=X,K=1. J=1,K=X. J=0,K=X正确答案:20. 一个多输入的与非门,输出为0的条件是. 只要有一个输入为1,其它输入无关. 全部输入均为1. 只要有一个输入为0,其它输入无关. 全部输入均为0正确答案:。
《数字逻辑设计及应用》试题3答案
n 1
2
1
0
0
0
0
0
0
1
0
0
1
0
1
1
Q2Q1Q0
0
1
0
1
0
1
000 101
010
0
1
1
1
1
1
1
0
0
0
0
1
1
0
1
0
1
1
001
011
111
110
100
1
1
0
1
0
0
1
1
1
1
0
可见,该电路是一个可自启动的五进制计数器。 (2 分)
命题人签名:
年月日
七、(14 分) 解:(1)列驱动方程
(4 分)
D0 Q1 Q2 D1 Q0 D2 Q1
(2)求状态方程
(3 分)
Q n1 0
D0
Q1
Q2
Q n1 1
D1
Q0
Q n1 2
D2
Q1
(3)列状态表
(3 分)
(4)画状态图 (2 分)
Q2
Q1
Q0
Q Q Q n1
n 1
Y (S, A, B) m2 +m3 +m5 +m7 =m2 m3 m5 m7
(3)2 选 1 数据选择器实现电路如下:(4 分)
五、(12 分) 解:JK 触发器波形图如下:( Q 及 Q 端波形各 6 分)
CLK
O
J
t
O
K
t
电子科技大学数字逻辑设计及应用作业
作业提交 21. 现有个 50 个逻辑变量进行异或运算,已知当前输入 50 个逻辑输入中有 27 个为逻辑 1, 其他的为逻辑 0,请问当前输出为 。
(A) 1(B) 0 (C 无法判 )定 [参考答案:A] 分值:5得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分2.已知 74148 为 8 线-3 线二进制编码器,请问,当输入,且时,输出(A 11) (B 10 )0 (C 11 )1 [参考答案:C] 分值:5得分: 分。
系统自动批改于 2019 年 11 月 17 日 20 点 46 分3. 已知 74153 是一个双四选一数据选择器,请写出逻辑 Y 的函数表达式:Y=(A)(B) (C ) [参考答案:A] 分值:5 得分: 分。
系统自动批改于 2019 年 11 月 17 日 20 点 46 分4. 下面有关低电平有效输出的二进制译码器在使能输入有效的前提下,对输出端描述不正 确的是: 。
(A) 每个输出端等价为输入组合所对应的最小项 (B) 每个输出端等价为输入组合所对应的最大项每个输出端等价为输入组合所对应的最小项的 (C) 非 [参考答案:A] 分值:5得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分5.已知 74148 为 8 线-3 线二进制编码器,请问,当输入,且时,输出(A 1) (B 1 )0 (C 1 )1 [参考答案:B] 分值:5得分: 分。
系统自动批改于 2019 年 11 月 17 日 20 点 46 分6. 已知 74153 是一个双四选一数据选择器,请写出下图中逻辑输出的表达式 F= 。
(A)(B)(C ) [参考答案:B] 分值:5 得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分7. 已知 7485 为四位的数值比较器,由它所购建的逻辑电路如下所示,请问,在当前的输入下,输出。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
20. 下列数中最大的是
A. (101101)2
B. (55)8
C. (45)10
D. (2E)16
正确答案:
A. n个
B. 2n个
C. 2n-1个
D. 2n个
正确答案:
13. 属于组合电路的是
A. JK触发器
B. 环形计数器
C. 十进计数器
D. 数据选择器
正确答案:
14. n级触发器构成的环形计数器,其有效循环内的状态数为
A. n个
B. 2n个
C. 2n-1个
D. 2n个
A. 译码器
B. 编码器
C. 数据选择器
D. 分频器
正确答案:
18. 欲比较两个多位二进制数的大、小抑或相等,应选用
A. 编码器
B. 译码器
C. 加法器
D. 数值比较器
正确答案:
19. 一块八选一的数据选择器,其选择(地址)输入有
A. 1位
B. 3位
C. 5位
D. 8位
A. 10010110
B. 1101001
C. 11101001
D. 10110
正确答案:
3. 相同计数模的脉冲同步计数器和脉冲异步计数器相比
A. 前者工作速度快
B. 前者使用的触发器比后者多
C. 后者电路结构相对复杂
D. 后者工作速度快
正确答案:
4. 设计一个十进制计数器,最少需要触发器的个数是
正确答案:
15. 随机存取存储器的英文缩写名是
A. RAM
B. ROM
C. SSI
D. MSI
正确答案:
16. JK触发器现态Q=1,要求在CLK触发下进入次态Q*=0,应令
A. J=K=0
B. J=X,K=1
C. J=1,K=X
D. J=0,=X
正确答案:
17. 欲从并行输入的多路数据中选取一路输出,应采用
A. 2个
B. 4个
C. 5个
D. 10个
正确答案:
5. n个变量的取值组合有
A. n种
B. 2n种
C. 2n种
D. n2种
正确答案:
6. n级触发器构成的扭环形计数器,其有效循环内的状态数有
A. n个
B. 2n个
C. 2n-1个
D. 2n个
正确答案:
7. TTL电路使用的电源电压Vcc=
10. 十六进制数(FF)16对应的十进制数是
A. 1515
B. 255
C. 256
D. 225
正确答案:
11.
逻辑式A'(B+C'D)的反演式是
A. A(B'+CD')
B. A+B'(C+D')
C. A+B'C+D'
D. A'+B(C'+D)
正确答案:
12. n级触发器构成的计数器,最多可计数的个数是
电子科技大学电子科大16秋《数字逻辑设计及应用(专科)》在线作业1
一、单选题(共 20 道试题,共 100 分。)
1. 逻辑式A'(B+C'D)的反演式是
A. A(B'+CD')
B. A+B'(C+D')
C. A+B'C+D'
D. A'+B(C'+D)
正确答案:
2. 符号二进制数的补码是01101001,其原码是
A. 0.2V
B. 1.4V
C. 3.4V
D. 5V
正确答案:
8. JK触发器现态Q=0,要求在CLK触发下进入次态Q*=1,应令
A. J=K=0
B. J=0,K=1
C. J=1,K=X
D. J=X,K=1
正确答案:
9. 逻辑式
A. A
B. A'
C. 1
D. 0
正确答案: