AD9223中文资料

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
功能框图
单个时钟输入,用于控制所有的内部转换周期。数字输出数据,提出了直二进制输出格式。门诊范围(工程机械)信号显示溢出的情况,可以与最重要的位用于确定高或低溢出。
产品亮点
该AD9221/AD9223/AD9220系列提供了一个完整的单芯片样品12位,模拟到的引脚兼容的28个数字的转换功能,引脚SOIC和SSOP封装。
灵活,取样率的AD9221,AD9223和AD9220提供1.5 MSPS的采样,3.0 MSPS的速率,和10.0 MSPS的分别。
低功耗和单电源的AD9221,AD9223,andLow电源和单电源的AD9221,AD9223和AD9220消耗仅59毫瓦,100毫瓦和250毫瓦,分别在单5伏电源供电。
POWER CONSUMPTION电耗
附注:
1VREF = 1 V.
2Including internal reference.(包括内部参考)
3Excluding internal reference.(不包括内部参考)
4Load regulation with 1 mA load current (in addition to that required by the AD9221/AD9223/AD9220).负载调节1 mA负载电流此外还规定了AD9221/AD9223/AD9220
信噪比(SNR)
信噪比是对输入信号的有效值测量值的比例,所有低于奈奎斯特频率其它频谱分量有效值总和,不包括前6谐波和直流。对于信噪比值是表示分贝。
无杂散动态范围(SFDR)
SFDR是在分贝之间的输入信号的均方根振幅和峰值杂散信号的差异。
Typical Performance Characteristics(典型性能特性)
Differential Nonlinearity非线性微分
No Missing Codes无失码
LSB rms typ LSB的典型均方根
Bits Guaranteed位保证
Gain Error增益误差
TEMPERATURE DRIFT温度漂移
POWER SUPPLY REJECTION电源抑制
Input Span输入范围
27 DVSS : 3V~+ 5V数字电源端。
定义规格:
非线性积分
非线性积分是指每个人的代码偏差的路线来自“负全面通过”全面积极的“。”负全面使用之前发生的问题的第一个代码transition.Positive全面1 / 2 LSB的定义作为一个级别1 1 / 2正全面定义为1级1 /从每一个特定的代码中的真正的直线2。
High Level Input Voltage高电平输入电压
High Level Input Current高电平输入电流
LOGIC OUTPUTS逻辑输出
Output Capacitance输出电容
SWITCHING SPECIFICATION开关规格
Clock Period*时钟周期
CLOCK Pulsewidth High时钟脉宽高
PIN CONFIGURATION(管脚排列)
引脚功能说明
Least Significant Data Bit (LSB)( )
1脚CLK :时钟输入端
2脚BIT12 :数据输出最低位LSB;
3~12脚BIT1N :数据输出位;
13脚BIT1 :数据输出最高位MSB;
14脚OTR :数据溢出标志位;
15、26 AVDD : + 5V模拟电源;
16、25 AVSS :模拟地;
17 SENSE :参考选择;
18 VREF :I/O参考;
19 REFCOM :通用参考;
20、21 CAPB、CAPT :减噪管脚;
22 CML :共模方式;
23 VINA :模拟输入正端;
24 VINB :模拟输入负端;
热特性:
Thermal Resistance热电阻
ORDERING GUIDE(订购指南)
Package Description包装说明
Temperature Range温度范围
Evaluation Board评估版
注意:ESD(静电放电)敏感器件。高达4000 V静电容易堆积在人体和测试设备以及能够履行而不被发现。虽然AD9221/AD9223/AD9220特征专有的静电放电保护电路,可能会发生永久性损害就受到高能量的静电放电设备。因此,适当的静电防范措施建议,以避免性能退化或丧失功能。
增益误差
第一个代码的过渡,应发生在模拟值1 / 2 LSB的上述负面全面。最后过渡应该发生在模拟值1 1 / 2 LSB的名义下全面。增益误差是实际区别偏差第一个和最后的代码转换和与第一个和最后一个代码转换的理想差
温度漂移
对于零误差和增益误差温度漂移指定从最初的(25 ° C最大的变化)值在间期或最高温度值
在AD9221/AD9223/AD9220利用的宽带输入样本四个阶段管道结构和保持放大器(SHA)在成本效益的CMOS工艺实现。每个阶段的管道,不包括最后的阶段,低分辨率由闪光的A / D连接到一个开关电容DAC和中间残留放大器(MDAC)的。残渣放大器放大重建之间的DAC输出和管道中的下一阶段Flash输入的差异。一个冗余位用来在每个阶段,以促进闪存数字校正错误。最后阶段,只是由一个闪光A / D转换
Total Harmonic Distortion (THD)总谐波失真
Spurious Free Dynamic Range (SFDR)无杂散动态范围
Aperture Delay孔径延迟
Aperture Jitter孔径抖动
Acquisition to Full-Scale Step采集到大规模级
完整的12位1.5/3.0/10.0 MSPS
单片A / D转换器
特征:
单片12位A / D转换器产品系列
家庭成员是:AD9221,AD9223和AD9220
灵活的采样率:1.5 MSPS的,3.0 MSPS的,和10.0MSPS
低功耗:59毫瓦,100毫瓦,250毫瓦
单5伏电源
积分非线性误差:0.5 LSB
管道架构允许在流水线延迟或等待更大的牺牲吞吐率。这意味着,尽管转换器是一个新的输入捕捉每个时钟周期采样能力,它实际上需要改建3个时钟周期才能完全处理和输出显示。这不是一个延迟在大多数应用中的关注。数字输出,与外的各种指标(OTR)的,是锁存到一个输出缓冲来驱动输出引脚。输出驱动器可配置的接口与5 V或3.3 V逻辑家庭。
引言
在AD9221/AD9223/AD9220是一个高性能的成员,完整的单电源12位ADC系列产品的流水线架构相同的CMOS为基础。该产品系列让系统设计工程师上升或下降的元件选择的道路,根据动态性能,采样率,和权力。该AD9221/AD9223/AD9220模拟输入范围为具有高度灵活性,为单端或不同幅度可以AC或DC coupled.Each设备共享相同的接口选项,允许差分输入引脚和封装产品。
在AD9221/AD9223/AD9220利用其内部时序电路的时钟的双边缘(见图1和具体时间要求规格)。的A / D采样的时钟输入的上升沿模拟输入。在时钟低电平时间(与下降沿在时钟的上升边缘),输入沙是在采样模式,在时钟的时候,它搁置起来。系统的干扰只是之前他时钟上升沿和/或过量的时钟抖动可能导致输入SHA取得错误的值,并应尽量减少。
差分非线性误差:0.3 LSB
输入参考噪声:0.09 LSB
完善的采样保持放大器和电压基准
信号与噪声及失真之比:70分贝
无杂散动态范围:86分贝
外的范围指标
直二进制输出数据
28引脚SOIC和28引脚SSOP
一般描述
AD9221,AD9223和AD9220是一种高性能的新一代,单电源12位模拟数字转换器。每个器件具有真正的12位线性和温度漂移性能,(不包括内部电压参考)以及11.5位或更好的AC性能。(依赖于模拟输入配置)AD9221,AD9223和AD9220共享相同的接口选项,封装和引脚。因此,该产品系列提供了一个向上或向下元件选择的道路,根据性能,采样率和权力。这些器件的不同就其指定的采样速率和功耗,这是他们在频率的动态性能得到反映。AD9221/AD9223/AD9220结合的低成本,高速CMOS工艺和新的架构,实现了功耗和成本的一小部分的决议和现有的混合和单一的实现速度。每个器件是一个完整的,具有单片芯片上,高性能ADC,低噪音采样保持放大器和可编程电压参考。外部参考也可以选择适合的DC精度和温度漂移的应用需求。这两种设备采用多级差流水线数字输出误差修正的逻辑架构,提供在指定的数据速率12位精度,并保证在整个工作温度范围内无失码。该AD9221/AD9223/AD9220输入非常灵活,方便地对接,影像,通信,医疗,允许和数据采集系统。一个真正的差分输入结构可以单端输入和差分输入范围不同的接口。采样保持放大器(SHA)同样为多路开关系统在连续通道满量程电压水平和采样频率高达单声道输入及以后的奈奎斯特速率适合。此外,AD9221/AD9223/AD9220非常适合通信DirectIF下变频自差分输入模式沙可以实现远远超出其指定的奈奎斯特频率卓越的动态性能聘用制度
出色的直流性能比温度的AD9221/AD9223/AD9220提供12位的线性和温度漂移性能。
卓越的AC性能和低噪声,提供更好的AD9221/AD9223/AD9220比11.3的ENOB性能,并且具有输入参考0.09 LSB的RMS噪声。
灵活的模拟输入范围,对多功能板采样保持(SHA),可用于单端或差分输入范围不同配置的投入。
电源抑制
该规范显示了与在最低限额与在其最高限额供应价值供应全面价值最大的变化。
孔径抖动
孔径抖动是在连续采样孔径延迟变化,表现为A/D的输入噪声
孔径延迟
孔径延迟是抽样测量和保持放大器(SHA)性能,是从时钟输入的上升沿测量,当输入信号转换举行。
信号与噪声及失真(的S /格+开发,SINAD)的比率
S /N+ D是被测输入信号的均方根值的比例,所有低于奈奎斯特频率,包括但不包括直流谐波频谱分量有效值的其他款项。为的S / N的值+ D的以分贝表示。
Input Capacitance输入电容
INTERNAL VOLTAGE REFERENCE内部基准电压
Output Voltage Tolerance (2.5 V Mode)输出电压容限
Load Regulation负载调节
REFERENCE INPUT RESISTANCE参考输入电阻
POWER SUPPLIES电源设计
DYNAMIC PERFORMANCE动态性能
Input Test Frequency 1输入测试频率
Signal-to-Noise and Distortion (SINAD)信号噪声和失真
Effective Number of Bits (ENOBs)有效位数
Signal-to-Noise Ratio (SNR)信噪比
非线性差分(DNL,无失码)
一个理想的ADC的展品代码转换是完全相同1 LSB的apart.DNL是从这个理想的偏差。保证无失码至12位的决议显示,所有4096码,分别必须超过目前所有的工作范围
零误差
主要进行过渡应该发生的模拟值1 / 2 LSB的下面维娜= VINB。零误差定义为从该点的实际过渡偏差。
AD9221/AD9223/AD9220–规格
DC规格
Parameter参数Unit单位
RESOLUTION解决方案MAX CONVERSION RATE最大转化率
INPUT REFERRED NOISE (TYP输入参考噪声(典型值
ACCURACY精度Integral Nonlinearity非线性积分
有效位数
对于正弦波,可以表达的SINAD在位数计算。使用下面的公式,
就可以得到一个以N表示,有效位数衡量性能的标准。
因此,有效的人数为正弦波输入装置位在给定的输入频率,可直接计算其测量的SINAD。
总谐波失真(THD)
总谐波失真是对前6谐波分量有效值之比被测输入信号的均方根值,并作为百分比或以分贝表示。
Pipeline Delay (Latency)流水线延迟(潜伏时间)
*时钟周期可以延长至1毫秒的情况下,在@ 25 ° C的特定的性能退化
图1时序图
最大额定值
*根据以上列出的绝对最大额定值的强调可能会造成永久性损坏设备。这是一个压力等级仅在器件运行在这些或以上,本规范的业务部分所指出的任何其他条件不暗示。暴露在长时间的绝对最大额定值可能影响器件的可靠性。
相关文档
最新文档