基于FPGA的32位片上网络设计与验证
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
基于FPGA的32位片上网络设计与验证
王荣阳;袁泉;陈栋;王科
【期刊名称】《航空电子技术》
【年(卷),期】2015(000)003
【摘要】基于Stanford-NoC模型设计实现了采用虚拟通道技术和虫孔交换策略的片上网络路由器。
为输入缓冲队列结构路由器采用XY路由算法和信约(credit-based)机制实现数据微片的流控制,其虚拟通道和开关分配采用分离式输入优先分配,round-robin仲裁机制解决资源竞争问题。
基于该路由器建立了32位数据位宽的4×42D MESH结构NoC模型。
仿真和测试结果表明,该片上网络占用资源少,最大工作频率为139 MHz,节点间最大吞吐率为4.46 Gbps。
【总页数】5页(P40-44)
【作者】王荣阳;袁泉;陈栋;王科
【作者单位】中国航空无线电电子研究所,上海200241;中国航空无线电电子研究所,上海200241;中国航空无线电电子研究所,上海200241;中国航空无线电电子研究所,上海200241
【正文语种】中文
【中图分类】TP391.9
【相关文献】
1.4×4片上网络芯片的设计及FPGA验证 [J], 牛伟;朱士群;刘文斌;张旺;吴武臣;侯立刚
2.32位RISC微处理器FPGA验证平台设计与实现 [J], 于海;樊晓桠;张盛兵
3.基于FPGA的片上网络通信架构设计 [J], 谢宁波;张乐乾;高健超
4.基于FPGA的片上网络通信架构设计 [J], 谢宁波;张乐乾;高健超;;;
5.Xilinx FPGA处理器解决方案为嵌入式系统设计人员提供强大的性能优势独立测试结果再次肯定了Xilinx业界最全面的基于FPGA的32位嵌入式处理解决方案的领先地位 [J],
因版权原因,仅展示原文概要,查看原文内容请购买。