郑州大学数子电路技术基础试卷11
(完整word版)数字电子技术基础期末考试试卷及答案
数字电子技术基础试题(一)一、填空题: (每空1分,共10分)1.(30.25)10 = (11110.01 )2 = (1E.4)16 .2 。
逻辑函数L = + A+ B+ C +D = 1 。
3 . 三态门输出的三种状态分别为:、和。
4 。
主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 。
存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为8 条。
1.(30。
25)10 = ( 11110.01 )2 = (1E。
4 )16 .2 . 1.3 。
高电平、低电平和高阻态。
4 . .5 . 四。
6 。
12、8二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1。
设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。
2。
下列几种TTL电路中,输出端可实现线与功能的电路是( D)。
A、或非门B、与非门C、异或门D、OC门3。
对CMOS与非门电路,其多余输入端正确的处理方法是(D ).A、通过大电阻接地(〉1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、D、通过电阻接V CC4。
图2所示电路为由555定时器构成的(A ).A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5。
请判断以下哪个电路不是时序逻辑电路(C )。
A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A ).A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、D、双积分A/D转换器7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C).A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D).A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出.A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术基础考试试题(附答案)
数字电子技术基础考试试题(附答案)一、填空题 : (每空1分,共10分)1.八进制数 (34.2 ) 8 的等值二进制数为() 2 ;十进制数 98 的8421BCD 码为() 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入电平。
3 .下图所示电路中的最简逻辑表达式为。
4. 一个 JK 触发器有个稳态,它可存储位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。
6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 ;F 2 ;F 3 。
二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()A、m 1与m 3B、m 4与m6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:()A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是()A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为()。
A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是()。
A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为()条。
A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为()V。
A、1.28B、1.54C、1.45D、1.568、T触发器中,当T=1时,触发器实现()功能。
【精品】数字电子技术基础试卷及答案8套(可编辑
数字电子技术基础试卷及答案8套------------------------------------------作者------------------------------------------日期数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
23FM 2 M 1 F0 01 1101三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B ”,A 、B 均为两位二进制数,即A (A 1、A 0),B (B 1、B 0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
123Y ACY ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1图5-2七.45八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。
并计算出V 01波形的周期T=?。
157 6 8 42 R 1NE5553R 2C1Vc+0.01uJK 1QQ&&V CCV 01ABCC 10K10KT 1T 267数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。
数字电子技术基础试题及答案
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术考试题及答案
数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
大学数字电子技术试题答案
大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。
答案:触发器2. 二进制数1011转换为十进制数是__________。
答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。
答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。
答案:卡诺图5. 一个3线到8线译码器的输出是__________。
答案:8三、简答题1. 请简述数字电路与模拟电路的区别。
答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。
数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。
2. 什么是组合逻辑和时序逻辑?请举例说明。
答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。
时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。
3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。
数字电子技术基础试题及答案
DC B AD C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. AB )。
12.13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( C )。
郑州大学《数字电子》在线测试
A BC D 、十进制数58A BC D 、逻辑代数中的变量,只有(A BC D 、最简与或式是指逻辑表达式中的:A、乘积项(与项)最少,但每个乘积项中变量的个数最多。
B数最少。
C、乘积项(与项)最多,但每个乘积项中变量的个数最少。
DA BC D正确错误、实现否定的逻辑关系,称为非逻辑。
正确错误8421BCD码从高位到低位的权值依次为正确错误、一个逻辑函数的真值表是唯一的,但卡诺图是不唯一的。
正确错误、逻辑等式正确错误A BC D、三态门具有:A BC DCMOS门相比,A BC D 、具有“相异出A BC D 、功能为“有A BC D正确错误、电流从驱动门流向负载门称为灌电流负载。
正确错误门可以实现“线与”功能。
正确错误、具有“有1正确错误、具有“有正确错误A BC D、组合逻辑电路输出、输入之间:A BC D、若要对100)位二进制代码。
A BC D74138集成芯片是一个:A BC D、对于优先编码器,同一时刻允许(A BC D正确错误线—8线译码器电路是三—八进制译码器。
正确错误3/8译码器,可把一个数据信号最多分配到个不同的通道上去。
正确错误、数据选择器是在一些选择信号的控制下,从多路输入数据中选择一路作为输出。
它的作用相当于多个输入的单刀多掷开关。
正确错误、用来完成两个二进制数的大小比较的逻辑电路称为数值比较器。
正确错误A BC、可以置“1”或置“0”D、2、6、D触发器是在CP脉冲作用下,根据输入信号D,具有()功能的电路。
A、置0、置1B、保持和翻转C、翻转D、3、8、当JK触发器的J=K=1时,所构成得触发器为:A、置0型的触发器B、置1型的触发器C、翻转型的触发器D、4、9、D触发器的输入端子有()个。
A、2B、1C、4D、5、10、RS触发器的触发输入信号之间:A、有约束B、无约束C、无法确定D、第二题、多项选择题(每题2分,5道题共10分)1、2、触发器按电路结构分类有:A、同步RS触发器B、基本RS触发器C、主从触发器D、边沿触发器2、3、触发器按功能分类有:A、T 触发器B、RS触发器C、JK触发器D、D触发器4、6、触发器的逻辑功能可以用()来描述。
大学电子技术基础考试题及答案
大学电子技术基础考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑与操作的真值表中,当输入为0时,输出为:A. 0B. 1C. 0或1D. 无法确定答案:A2. 以下哪种元件不是构成数字电路的基本元件?A. 逻辑门B. 电阻C. 晶体管D. 电容器答案:D3. 在模拟电路中,放大器的主要功能是:A. 改变信号的频率B. 改变信号的幅度C. 改变信号的相位D. 改变信号的波形答案:B4. 以下哪种波形不属于数字信号?A. 正弦波B. 方波C. 锯齿波D. 脉冲波答案:A5. 在数字电路中,逻辑非操作的真值表中,当输入为1时,输出为:A. 0B. 1C. 0或1D. 无法确定答案:A6. 以下哪种元件不是构成模拟电路的基本元件?A. 运算放大器B. 二极管C. 逻辑门D. 电感器答案:C7. 在模拟电路中,滤波器的主要功能是:A. 改变信号的频率B. 改变信号的幅度C. 改变信号的相位D. 改变信号的波形答案:A8. 以下哪种波形不属于模拟信号?A. 正弦波B. 方波C. 锯齿波D. 脉冲波答案:B9. 在数字电路中,逻辑或操作的真值表中,当输入全为0时,输出为:A. 0B. 1C. 0或1D. 无法确定答案:A10. 以下哪种元件不是构成数字电路的基本元件?A. 逻辑门B. 电阻C. 晶体管D. 电感器答案:D二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门答案:A, B, C, D2. 模拟电路中常用的放大器类型包括:A. 运算放大器B. 功率放大器C. 音频放大器D. 射频放大器答案:A, B, C, D3. 数字信号的特点包括:A. 离散的B. 连续的C. 有明确的高低电平D. 无明确的高低电平答案:A, C4. 模拟信号的特点包括:A. 离散的B. 连续的C. 有明确的高低电平D. 无明确的高低电平答案:B, D5. 数字电路中的基本逻辑运算包括:A. 逻辑与B. 逻辑或C. 逻辑非D. 逻辑异或答案:A, B, C, D三、填空题(每空1分,共20分)1. 在数字电路中,逻辑与操作的输出只有在所有输入都为_______时才为1。
数字电子技术基础期末考试卷11A卷答案
2010~2011学年第二学期 《数字电子技术基础》期末考试卷(A )(考试时间:120分钟)使用班级:09电子信息工程1、2班 学生数:96 任课教师:任雯 考试类型:闭卷 一、选择题(2分×10=20分)1. D 2. B 3. C 4. B 5. C 6. A 7. D 8. B 9. D 10. C 二、填空题(1分×10=10分) 1.n n n Q K Q J Q +=+1。
2.编码 3.与4.97 1515.组合逻辑电路 时序逻辑电路 6.转换精度 转换速度7.)(A B C D Y +⋅⋅=或)(A B C D Y +⋅= 三、逻辑函数化简(共10分)1、解:1=+++=+++=+++=C C B A C B C B A C B A C B A F2、解:00011110ABCD000111101111××××0000000FB D B D BD =+=⊕ 四、分析题(共32分)1、解:2、解:C1Q Q 12Q Q2CP B A CQ 1Q 23、解:M=1的状态下,构成六进制计数器;M=0的状态下,构成八进制计数器 4、解:电路能自启动。
状态转换图如图8 五、设计题(共28分) 1、解:1)、逻辑抽象。
将嘭嘴开关、锅炉水温、压力分别用A ,B ,C 表示:A=1表示嘭嘴开关打开,A=0表示嘭嘴开关关闭;B ,C 为1表示温度、压力过高,为0表示温度压力正常。
报警信号作为输出用F 表示,F=0正常,F=1报警。
2)、根据题意列写真值表。
3)、求最简逻辑表达式。
4)、画逻辑图。
A B C D 00000010010001101000101111011111))()((''⋅'=+=AC AB AC AB F图82、略3、解:将外部时钟CP 送入74290的CP 1,而将Q 3接至CP 0,即可构成5421BCD 计数器,电路图如下图所示,此时,其输出高低位顺序与前不同,为Q 0 Q 3 Q 2 Q 1,如外端子标注Q 3 Q 2 Q 1 Q 0。
(完整版)数电试题及标准答案(五套)。
《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
《数字电子技术》考试试卷及参考答案
课程名称:《数字电子技术》(本卷满分100分,考试时间120分钟)一、填空题(本大题共11题,每空2分,共32分)1. (90.7)10=( )8421BCD =()余3码。
2. 满足输入全为1,输出才为0的逻辑关系有 。
3. 1位数值比较器,比较结果为A>B 时,输出F= 。
4. 74148是8线-3线优先编码器,编码输入7I 的优先级别最高,0I 优先级别最低。
当使能端有效,6I =5I =0,其余编码输入端为1时,编码输出2F 1F 0F =。
5. TTL 与非门多余输入端的处理方法是 。
6. TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平越高。
7. TTL 三态门的三种可能的输出状态分别是 、 和 。
8. 时序电路一般由 和 两部分组成。
9. 要存储16位二进制信息需要 个触发器。
10. 有一个移位寄存器,高位在左边,低位在右边,欲将存放在该移位寄存器中的二进制数乘上十进制数8,则需将该移位寄存器中的数左移 位,需要 个移位脉冲。
11. TTL 电路如图所示,输出端表达式为P 2= 。
二、选择题(本大题共5题,每小题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。
A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输入信号有约束条件的是( )。
A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是( )。
A. 电路在任意时刻的输出与该时刻的输入信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输入的反馈回路4. 同步计数器和异步计数器比较,同步计数器的显著优点是( )。
A.工作速度高B.触发器利用率高C.电路简单D 不受CP 时钟控制.5. 在下列电路中,不属于时序逻辑电路的是( )。
A.计数器B.寄存器C.全加器D.分频器三、计算题(本大题共2题,共13分)1. (8分)用卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。
大学课程《数字电子技术基础》试题及答案
大学课程《数字电子技术基础》试题及答案一、填空题时序逻辑电路1.所谓时序逻辑电路是指电路的输出不仅与当时的有关,而且与电路的有关。
答:输入,历史状态2.含有触发器的数字电路属于逻辑电路。
答:时序3.计数器按照各触发器是否同时翻转分为式和式两种。
答:同步,异步4.某计数器状态转换图如图,该电路为________进制计数器。
答:55.某计数器的输出波形如图1所示,该计数器是进制计数器。
答:56. N个触发器可以构成最大计数长度(进制数)为的计数器。
答: 2N7.若要构成七进制计数器,最少用个触发器,它有个无效状态。
答: 3 18.若要构成十进制计数器,至少用个触发器,它有个无效状态。
答:4 69.串行传输的数据转换为并行传输数据时,可采用寄存器。
答:移位10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于计数器。
答:同步11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。
答:异步12.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
答:10013.驱动共阳极七段数码管的译码器的输出电平为()有效。
答:低二、选择题时序逻辑电路1.时序逻辑电路中一定包含。
A、触发器B、组合逻辑电路C、移位寄存器D、译码器答:A2.在同步计数器中,各触发器状态改变时刻()。
A、相同B、不相同C、与触发器有关D、与电平相同答:A3.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。
A.没有触发器B. 没有统一的时钟脉冲控制C.没有稳定状态D. 输出只与内部状态有关答:B4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是()。
A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000—0111答:A Array 5.某计数器的状态转换图如右:其计数的容量为( )A.8 B. 5C. 4D. 3答:B6.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。
《数字电子技术基础》试题及参考答案
试卷一一、填空题每空1分,共20分1、与非门的逻辑功能为;2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示;3、三态门的“三态”指, 和;4、逻辑代数的三个重要规则是、、;5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行, 、、、;;二、选择题每题1分,共10分1、有八个触发器的二进制计数器,它们最多有种计数状态;A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是;A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为,或门表达式为;A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要个触发器构成;A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为;A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有,74LS148编码器有A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端;8、单稳态触发器的输出状态有A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断每题1分,共10分:1、逻辑变量的取值,1比0大;2、对于MOS门电路多余端可以悬空;3、计数器的模是指对输入的计数脉冲的个数;4、JK触发器的输入端J 悬空,则相当于J = 0;5、时序电路的输出状态仅与此刻输入变量有关;6、RS触发器的输出状态Q N+1与原输出状态Q N无关;7、JK触发器的J=K=1 变成T 触发器;8、各种功能触发器之间可以相互转换;9、优先编码只对优先级别高的信息进行编码;10、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰;四、数制转化每题2分,共10分:1、11110.112= 102、100011.011 2= 8 = 163、374.5110= 8421BCD五、逻辑函数化简每题5分,共10分:1、用公式法化简逻辑函数F= AB+C+A B+C+ BCDE+B C D+EF2、用卡诺图法化简逻辑函数F= ∑m1,3,8,9,10,11,14,15六、分析电路:每题10分,共20分1.八路数据选择器构成的电路如图所示, A 2 、A 1 、A 0 为数据输入端,根据图中对D 0 ~ D 7 的设置,写出该电路所实现函数Y 的表达式;2.如图所示为利用74LS161的同步置数功能构成的计数器分析1当D3D2D1D0=0000时为几进制计数器2当D3D2D1D0=0001时为几进制计数器七、设计电路共10分为提高报警信号的可靠性,在有关部位安置了 3 个同类型的危险报警器,只有当 3 个危险报警器中至少有两个指示危险时,才实现关机操作;试画出具有该功能的逻辑电路;答案一一、填空题1. 全1出0,有0出12.时间、幅值、1、03.高电平, 低电平, 高阻状态4.代入规则对偶规则反演规则5.石英晶体暂稳态6.高低7.采样保持量化编码二、选择题1. C2.D3. D A4. C5. A6.C7. A8. A三、判断题1.×2.×3. ×4.×5.×6.×7.×8.√9. × 10.×四、数制转化:1、11110.112= 30.75 102、100011.011 2= 143.3 8 = 63.6 163、374.5110 8421BCD五、逻辑函数化简1、F= BC+A C+A B2、F= A B+A C + B D六、分析电路1、F= A B C +A B C+ A B C2、1当D3D2D1D0=0000时为八进制计数器;2当D3D2D1D0=0001时为七进制计数器;七、设计电路1.列真值表:2.逻辑表达式:ABCBCL+++=AACABCB3.化简得:AC=+L+ABBC用于非门实现:AC=+=⋅+BCABL⋅ACABBC4.画逻辑图:真值表:。
数字电子技术基础试题及答案
数字电子技术基础试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 同或、异或、非2. 一个二进制数1011转换为十进制数是多少?A. 9B. 10C. 11D. 123. 下列哪个不是数字电路的特点?A. 速度快B. 稳定性好C. 可编程D. 体积大4. 逻辑门电路中的“与门”(AND gate)的输出为高电平的条件是什么?A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平5. 触发器的主要用途是什么?B. 进行算术运算C. 进行逻辑判断D. 放大信号6. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 没有记忆功能C. 需要时钟信号D. 可以进行数据存储7. 一个完整的数字系统通常包括哪些部分?A. 微处理器、存储器、输入/输出接口B. 微处理器、电源、输入/输出接口C. 存储器、电源、输入/输出接口D. 微处理器、存储器、显示器8. 以下哪个是数字电路中的计数器的功能?A. 计数B. 分频C. 放大D. 编码9. 一个数字电路设计中,若要实现一个逻辑表达式 A'BC + AB'C',应该使用哪种逻辑门?A. 与门B. 或门C. 非门D. 异或门10. 以下哪个是数字电路中的寄存器的功能?B. 进行算术运算C. 进行逻辑判断D. 放大信号二、填空题(每题2分,共20分)11. 数字电路中最基本的逻辑关系包括________、________和________。
12. 一个二进制数1101转换为十进制数是________。
13. 数字电路与模拟电路相比,具有________、________和________等优点。
14. 在数字电路中,若要实现一个逻辑表达式 A + B,应该使用________门。
15. 触发器是一种________电路,用于存储________。
《数字电子技术基础教程》习题与及参考答案
《数字电子技术基础教程》习题与及答案第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177 (2)10101010=170(3)11110001=241(4)10001000=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。
(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101 解:(1)(1110.01)2=14.25 (2)(1010.11)2=10.75(3)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。
(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
数字电子技术基础试题及答案
数字电子技术基础试题及答案1. 第一题题目:简述数字电子技术的基本概念和应用领域。
答案:数字电子技术是指利用离散的数值来表示和处理信息的技术。
它基于二进制数制,利用逻辑门电路和触发器等组件构成各种数字电路,用于实现逻辑运算、控制电路和数据处理等功能。
数字电子技术广泛应用于计算机、通信、嵌入式系统、数字信号处理等领域。
2. 第二题题目:简述数字电路系统的设计与分析方法。
答案:数字电路系统的设计与分析涉及到多个步骤。
首先,根据系统需求和功能,确定电路的输入输出关系和逻辑功能。
然后,根据逻辑功能,设计电路的逻辑结构,选择适当的逻辑门电路和触发器等组件。
接下来,进行电路的布局与连接设计,确定电路的输入输出接口和信号线的连接方式。
最后,进行电路的仿真与测试,验证电路的功能和性能。
3. 第三题题目:简述数字电子技术中的编码与解码原理及应用。
答案:编码与解码是数字电子技术中常用的方法,用于将不同形式的数据转换为二进制数或将二进制数转换为其他形式的数据。
常见的编码与解码方式包括BCD码、格雷码、ASCII码等。
编码与解码在数字通信、计算机存储与传输、显示器控制等场景中具有重要应用。
4. 第四题题目:简述数字电子技术中的时序电路和控制电路。
答案:时序电路是数字电子技术中用于控制和同步各个组件工作时间序列的电路。
它包括时钟信号发生、计数器、触发器、寄存器等组件。
控制电路是数字电子技术中用于实现逻辑控制和决策的电路。
它通过逻辑门电路、电平转换电路等实现数据的选择与控制。
时序电路和控制电路在数字系统中起着重要的作用,决定了系统的功能和性能。
5. 第五题题目:简述数字电子技术中的记忆器件和处理器。
答案:记忆器件是数字电子技术中用于存储数据和程序的组件。
常见的记忆器件包括随机存储器(RAM)、只读存储器(ROM)、闪存等。
处理器是数字电子技术中用于执行指令和运算的核心组件。
处理器包括算数逻辑单元(ALU)、控制单元(CU)等部分,通过指令和数据交互实现数据处理和运算。
郑州大学2017年《数字电子技术基础》 课程试题
郑州大学2017年《数字电子技术基础》 课程试题(B 卷)合分人: 复查人:一、四选一选择题:(每题 1 分,共10 分)分数评卷人1.半导体门电路静态功耗最小的是( )① TTL ②C MOS ③ECL ④LSTTL 2.下列各触发器属于输入电平触发的有( )。
①主从JK 触发器 ②维持阻塞D 触发器 ③基本RS 触发器 ④T 触发器 3.如图所示,则F 的表达式为( )①B A F = ②B A F = ③B A F += ④B A F +=4.TTL 与非门的输入低电平电流IL I ,是指( )① V u i 2.0=时,输入端的电流 ② V u i 0=时,输入端的电流 ③ V u i 6.3=时,输入端的电流 ④ V u i 5=时,输入端的电流5.用置位法构成M 进制计数器,应将( )所对应的状态译码后驱动同步置位端,且将数据输入端接0。
①M ②M-1 ③ M+1 ④N (触发器个数)6.以下哪些结论是不正确的( )①一个逻辑函数的全部最小项之和为1。
②任意两个最小项之积为0。
③如果两个最小项相邻,其编号相差1位。
④如果两个最小项的编号差为n2,则它们相邻。
题号 一 二 三 四 五 六 七 八 总分 分数7.下列哪种说法可以消除组合电路的竞争冒险( )。
①输入状态不变 ②加精密的电源 ③接滤波电容 ④接钳位二极管 8.CC7520 DAC 是属于( )型的DAC 。
①T 形电阻网络 ②倒T 形电阻网络 ③权电流 ④逐次逼近 9.下列各种类型触发器,不能组成移位寄存器的是( )。
①同步RS 触发器 ②主从结构触发器 ③维持阻塞结构触发器 ④边沿触发器 10.在多谐振荡器电路中,为提高振荡频率可采取( )。
①减小R ②加大C ③提高电源电压 ④加大R二、填空题:(每题1分,共10分)1.(100)10 = ( )22.JK 触发器的特性方程是( )。
3.连续“异或”15个1,结果是( )。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
图 17 七、试说明如图 18 所示的用 555 定时器构成的电路功能,求出 U T+ 、U T- 和 Δ U T ,并画出其输出波形。 (10 分)
图 18 八、如图 19 所示的十进制集成计数器; 的为低电平有效的异步复位端,
1.
(代数法)
2、 F 2 ( A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法) 四、分析如图 16 所示电路,写出其真值表和最简表达式。(10 分)
五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D 为 8421BCD 码 时,输出 Y 为 1,否则 Y 为 0。(要求写出设计步骤并画电路图) (10 分)
4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若
输入为 A 2 A 1 A 0 =101 时,输出:
为( )。
A . 00100000 B. 11011111 C.11110111 D. 00000100 5、属于组合逻辑电路的部件是( )。 A、编码器 B、寄存器 C、触发器 D、计数器 6.存储容量为 8K×8 位的 ROM 存储器,其地址线为( )条。 A、8 B、12 C、13 D、14 7、一个八位 D/A 转换器的最小电压增量为 0.01V,当输入代码为 10010001 时, 输出电压为( )V。 A、1.28 B、1.54 C、1.45 D、1.56 8、T 触发器中,当 T=1 时,触发器实现( )功能。 A、置 1 B、置 0 C、计数 D、保持 9、指出下列电路中能够把串行数据变成并行数据的电路应该是( )。 A、JK 触发器 B、3/8 线译码器 C、移位寄存器 D、十进制计数器 10、只能按地址读出信息,而不能写入信息的存储器为( )。 A、 RAM B、ROM C、 PROM D、EPROM 三、将下列函数化简为最简与或表达式(本题 10 分)
A、m 1 与 m 3 B、m 4 与 m 6
C、m 5 与 m 13 D、m 2 与 m 8
2、 L=AB+C 的对偶式为:( )
A 、 A+BC ; B 、( A+B ) C ; C 、 A+B+C ; D 、 ABC ;
3、半加器和的输出端与输入端的逻辑关系是 ( )
A、 与非 B、或非 C、 与或非 D、异或
4. 一个 JK 触发器有() 个稳态,它可存储() 位二进制数。 5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用() 电路。 6. 常用逻辑门电路的真值表如表 1 所示,则 F 1 、 F 2 、 F 3 分别属于何种 常用逻辑门。 表1 A B F1 F2 F3 0 0110 0 1011 1 0011 1 1101 F 1 ;F 2 ;F 3 。 二、选择题: (选择一个正确答案填入括号内,每题 3 分,共 30 分 ) 1、 在四变量卡诺图中,逻辑上不相邻的一组最小项为:( )
三、 1.
2.
四、 1.
2.
,
,
,
五、
六、同步六进制计数器,状态转换图见图 20。
图 20
七、
,
,
,波形如图 21 所示
图 21 八、 八进制计数器电路如图 所示。
数字电子技术基础试题(二) 一、填空题 : (每空 1 分,共 10 分) 1.八进制数 (34.2 ) 8 的等值二进制数为( ) 2 ; 十进制数 98 的 8421BCD 码为( ) 8421BCD 。 2 . TTL 与非门的多余输入端悬空时,相当于输入() 电平。 3 .图 15 所示电路 中 的最简逻辑表达式为 。 图 15
试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。( 10 分)
图 19
数字电子技术基础试题(二)参考答案 一、填空题 : • 11100.01 , 10011000 •高 • AB • 两,一 • 多谐振荡器 • 同或 , 与非门 , 或门 二、选择题: 1. D 2. B 3. D 4. B 5. A 6. C 7. C 8. C 9. C 10. B