安徽大学期末试卷安徽大学数字电子技术考试试题A2010(定稿).doc
期末考试数字电子技术试题及答案(DOC)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
2010-2011数字电子技术A卷及答案

2011~2012学年度第二学期《数字电子技术基础》试卷(A 卷)适用年级专业:2010级电子信息工程、自动化 考 试 形 式:( )开卷、(√)闭卷二级学院: 行政班级: 学 号:教 学 班: 任课教师: 姓 名:注:学生在答题前,请将密封线外各项内容准确填写,填写不清者,将不计成绩。
一、填空题(本大题共10小题,每空格1分,共10分)请在每小题的空格中填上正确答案。
错填、不填均无分。
1.对于十进制数83,它对应的十六进制数表示是。
2.逻辑代数的基本逻辑运算有 、或、非3种。
3.将变量的全部最小项分别用一个小方块表示,并使具有逻辑相邻性的最小项在几何位置上也相邻地排列在一起而得到的图形称为 。
4.现有一个存储容量为256k ×4位的RAM 存储器,则该存储器RAM 的地址线有 根。
5.图1所示为某计数器的时序图,由此可判定该计数器是 进制计数器。
FAB CPQ 0Q 1Q 2图1 图26.某一门电路的工作波形如图2所示,其中A 、B 是输入端,F 是输出端。
则F 的逻辑表达式为 。
7. 可编程阵列逻辑PAL 是一种与阵列可编程、或阵列 的可编程逻辑器件。
8.将模拟信号转化为数字信号,需要采用A/D 转换器。
实现A/D 转换一般要经过采样、保持、量化和 等4个过程。
9.如果用ROM 实现将8位二进制数转换成十进制数(用BCD 码表示)的转换电路,其所需容量为。
10.图3所示的门电路为集电极开路的TTL 电路,则可写出输出信号的表达式Y = 。
A +0.3VB+3.6VY图3二、选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
11.十进制数87所对应的十六进制数和8421BCD 码分别为 。
【 】A .87H ,(10000111)8421BCDB .57H ,(10000111)8421BCDC .A7H ,(10100111)8421BCD D .57H ,(01010111)8421BCD12.设某函数的表达式为)(E D C B A F+=,则F= 。
安徽大学数字电子技术考试试题A2010(定稿)

大学2009— 2010学年第二学期 《数字电子技术》考试试卷(A 卷)(闭卷 时间120分钟)一、填空题(每空1分,共15分)1、十进制数 73.75的二进制数为 __1001_001 01110101 ___________________2、 当TTL 与非门的输入端悬空时相当于输入为 ______ 电平。
3、 在数字电路中,不论哪一种逻辑门电路,其中的关键器件是 MOS 管或BJT ,它们均可以作为 _________ 件。
4、时序逻辑电路在 CP 脉冲作用下,由无效状态自动回到有效序列称为电路具有5、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了 口增强带负载的能力。
6当七段显示译码器的输出为高电平有效时,应选用共 _________ ■极数码管。
7、 用4个触发器可以存储 _______ 二进制数。
8、 如果对键盘上108个符号进行二进制编码,则至少要 ______ 二进制数码。
9、 时序逻辑电路分为同步时序和 _____________ 大类。
10、 _________________________________________________________________________ 几个集电极开路与非门(OC 门)输出端直接相连,配加负载电阻后实现 __________________ 能。
11、表达式F ABC BC 能否产生竞争冒险 _____________ (可能/不可能) 12、 表达式F AB C ,用与非门实现的表达式是 ____________________ 。
13、 一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 1kHz ,经过_______ ,8421BCD 码为 _01110011, 装 超 勿 题 答_____ m s可转换为4位并行数据输出。
14、多谐振荡器有—个稳定状态二、单选题(每题1分,计10分)231、 _______ D — 路在任何时刻只能有一个输出端有效。
第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

北京信息科技大学2008~2009学年第一学期《数字电子技术》课程期末考试试卷A课程所在学院:自动化学院适用专业班级:测控0601-03考试形式:闭卷注意:所有答案写在答题纸上,写在试卷上无效。
一、填空题(本题满分20分,共含10道小题,每小题2分)1∙(7AC1)16=( )2=( 1=( )]0。
2.具有推挽式输出级的TT1电路(是/否)可以将输出端并联使用,普通的CMOS门(是/否)可以将输出端并联使用。
(输入端的状态均为不定)3.相同编号的最小项和最大项存在的关系为o4.(+1oo"的原码为,反码为,补码为o5.若A是逻辑变量,则A㊉I=。
二、逻辑函数式的化筒(12分)1 .利用公式法化简为最简与或式:F=AB∖A f CD+(AD+3'C')')(4+B)2 .利用卡诺图法将逻辑函数化简为最简与或式:y(A,B,G=>z(OJ2,4),给定约束条件为m3+rτ‰t+mβ+rr‰j=O下面电路图中,写出输出信号是什么状态(高电平、低电平或高阻态),已知乂为74系四、试用一片8选1数据选择器74HC151产生逻辑函数:Y=AB r CD÷48(C÷r>)+ABXCΦZ))÷ABC r 要求给出设计的全过程,并画出逻辑电路图。
(12分)s ,A2A4YO O O OO O O1O∣O O1O D1O O11O1O OO1O1/人O11O2O11151X X X高阻五、TT1主从JK触发器的输入波形如图所示,画出输出端Q的波形(12分)CP六、分析如图时序逻辑电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路的功能以及能否自启动。
(14分)CP七、 试用一片4位同步二进制计数器741S163接成十进制计数器(允许附加必要的门电路,采用清零法),并作简要说明。
741S163的引脚图如下所示。
安徽大学数电试卷

数字电子技术题型:填空10题10分、单项选择10题20分、计算分析5题40分、设计2题30分第一部分:基本概念与理论1、数制:任意进制数 iii N K R∞=-∞=⨯∑,R 为基,Ki 是第i 次幂的系数如10进制的100表示为3进制的数:432013(100)30323033(10201)D =+⨯+⨯+⨯+= 数制转换:整数部分:除基取余;小数部分:乘基取整16进制:4位2进制是一位16进制 (10111001011.01001)(5.48)B H CB = 8进制:3位2进制是一位8进制 (10111001011.01001)(27B O =2、算数运算:无符号数及带符号数带符号数:最高位为符号位,正数符号位为0,负数符号位为1 补码:正数原码、反码、补码相同;负数补码=反码+1 如(-6)原=1110;(-6)反=1001; (-6)补=10103、二进制代码:BCD 码:8421BCD 码;2421BCD 码、5421BCD 码(有权码) 如:(38.47)D =(0011 1000.0100 0111)BCD8421 格雷码(无权吗,相邻性,避免误码)、ASCII 码4、基本逻辑运算:与、或、非;与非、或非、异或、同或 表示方法:真值表、逻辑表达式、逻辑图、波形图5、逻辑代数基本定律:0-1律、重叠律、互补律、还原律、结合律、交换律、分配律、吸收律、反演律 基本规则:代入规则、反演规则、对偶规则6、逻辑函数的代数化简法:最简与或式、与非-与非、或-与、或非-或非、与-或非(使用反演律)()()L A C C D AC C D = A C C D =++=+⋅7、最小项:n 个变量X1, X2, …, Xn 的最小项是n 个因子的乘积,每个变量都以它的原变量或非变量的形式在乘积项中出现,且仅出现一次。
一般n 个变量的最小项应有2n 个。
逻辑函数的最小项表达式:经过变换,任何一个逻辑函数,都能表示成唯一的最小项表达式。
数字电子技术期末考试试题及答案(试卷一)

、 代入规则 对偶规则 反
演规则
、
。
5、为 了 实 现 高 的 频 率 稳 定 度 , 常 采 用 石英晶体
振荡
器 ; 单 稳 态 触 发 器 受 到 外 触 发 时 进 入 暂稳态 态
6、同步 RS 触发器中 R、S 为 高 电平有效,基本 R、S 触发器中 R、S
为低
电平有效
7、在进行 A/D 转换时,常按下面四个步骤进行, 采样 保持 量化 编
码、
、
、。Βιβλιοθήκη 二、选择题(每题 1 分,共 10 分)
1、有八个触发器的二进制计数器,它们最多有(
)种计数状态。
A、8; B、16; C、256; D、64
2、下列触发器中上升沿触发的是( )。
A、主从 RS 触发器;B、JK 触发器;C、T 触发器;D、D 触发器
3、下式中与非门表达式为( d ),或门表达式为(a )。
数字电子技术期末考试试题及答案(试卷一)
目录
数字电子技术期末考试试题及答案(试卷一) ........................................................................... 1 一、填空题(每空 1 分,共 20 分).............................................................................................2 二、选择题(每题 1 分,共 10 分).............................................................................................2 三、判断(每题 1 分,共 10 分):...............................................................................................3 四、数制转化(每题 2 分,共 10 分):.......................................................................................3 五、逻辑函数化简(每题 5 分,共 10 分):...............................................................................3 六、分析电路:(每题 10 分,共 20 分).....................................................................................4 七、设计电路(共 10 分).............................................................................................................4 试题答案(一)...............................................................................................................................5
安徽大学数字电路期末考试试题一

安徽大学数字电路期末考试试题一一、填空题(40分每空2分)1.二极管内含PN结,PN结在导电性能上的最大特点是______________________________________.2.TTL电路和CMOS电路相比较明显的特点是,工作速度上_________________________________________,功耗上_____________________________________________。
3.要表达一个逻辑函数通常有_________________,___________,______________,____________,____________ _______等常见的方法。
4.组合逻辑电路中容易产生竞争冒险,消除竞争冒险的方法有___________________,__________________,____________________。
5.在电容器电路中,电容器两端的电压最大的特点是___________。
6.A/D转换是将模拟信号转换为数字信号,转换过程有__________,______________,_______________,_________________。
7.函数Y=BC+AB的反演式为____________________对偶式是_______________________________________。
8.三极管在适当的便置电压下有放大状态和_____________,______________,___________________等三种状态。
二计算题(10分)1.将下列各数转换为二进制数(58)10=()2 , (89)10=()2(112)10=()22.将下列各数转换为十进制数(11011001)2=()10,(1011011)2=()10三.化简下列函数(15分)1.Y=AB+ABD+BC2.Y(A,B,C,D)=∑m(0,1,2,3,4,5,7,6)+∑d(8,9,12,13)3.Y=(AB+C)(A+B+C)+B四。
安徽大学数字电路试卷与答案

安徽大学2017—2018学年第 2学期《 脉冲与数字电路 》考试试卷(B 卷)(闭卷 时间120分钟)一、单项选择题(每小题2分,共20分)1. 十进制数53转换成八进制数应为( B )。
A. 64B.65C. 66D. 110101 2. 逻辑函数()F A A B =⊕⊕ =( D )。
A. AB B. A C. A B ⊕ D. B3. 函数F ABC ABCD =+的反函数为( C )。
A. ()()F A B C A B C D =+++++B. ()()F ABC ABCD =C. ()()F A B C A B C D =+++++D. F A B C A B C D =++++++ 4.在图1所示的T T L 电路中,输出应为( )。
A . F =0 B. F =1 C. F =A D. F =A图15. 将F ABC A CD CD =++展开成最小项表达式应为( A )。
A.(0,3,4,7,8,12,14,15)m ∑ B. (0,3,4,7,8,12,13,15)m ∑ C. (0,2,4,7,8,12,14,15)m ∑ D. (0,3,4,7,8,11,14,15)m ∑6. 用异或门实现反相功能,多余输入端应接( B )。
A. 地B. 高电平C. 低电平D. 以上都不正确题 号 一 二 三 四 总分 得 分阅卷人院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------得分第 2 页 共 6 页7. 同C B A +相等的逻辑函数表达式是( D )。
数字电子技术基础期末考试卷11A卷答案

2010~2011学年第二学期 《数字电子技术基础》期末考试卷(A )(考试时间:120分钟)使用班级:09电子信息工程1、2班 学生数:96 任课教师:任雯 考试类型:闭卷 一、选择题(2分×10=20分)1. D 2. B 3. C 4. B 5. C 6. A 7. D 8. B 9. D 10. C 二、填空题(1分×10=10分) 1.n n n Q K Q J Q +=+1。
2.编码 3.与4.97 1515.组合逻辑电路 时序逻辑电路 6.转换精度 转换速度7.)(A B C D Y +⋅⋅=或)(A B C D Y +⋅= 三、逻辑函数化简(共10分)1、解:1=+++=+++=+++=C C B A C B C B A C B A C B A F2、解:00011110ABCD000111101111××××0000000FB D B D BD =+=⊕ 四、分析题(共32分)1、解:2、解:C1Q Q 12Q Q2CP B A CQ 1Q 23、解:M=1的状态下,构成六进制计数器;M=0的状态下,构成八进制计数器 4、解:电路能自启动。
状态转换图如图8 五、设计题(共28分) 1、解:1)、逻辑抽象。
将嘭嘴开关、锅炉水温、压力分别用A ,B ,C 表示:A=1表示嘭嘴开关打开,A=0表示嘭嘴开关关闭;B ,C 为1表示温度、压力过高,为0表示温度压力正常。
报警信号作为输出用F 表示,F=0正常,F=1报警。
2)、根据题意列写真值表。
3)、求最简逻辑表达式。
4)、画逻辑图。
A B C D 00000010010001101000101111011111))()((''⋅'=+=AC AB AC AB F图82、略3、解:将外部时钟CP 送入74290的CP 1,而将Q 3接至CP 0,即可构成5421BCD 计数器,电路图如下图所示,此时,其输出高低位顺序与前不同,为Q 0 Q 3 Q 2 Q 1,如外端子标注Q 3 Q 2 Q 1 Q 0。
安徽大学数电试卷

安徽大学2008—2009学年第二学期《数字电子技术》考试试卷(A 卷)(闭卷 时间120分钟)一、填空题(每空2分,共20分) 1、CMOS 逻辑门电路是目前应用最广泛的逻辑门电路。
其优点是集成度高,_________________,扇出数大,噪声容限亦大,开关速度较高。
2、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了________________和增强带负载的能力。
3、在数字电路中,不论哪一种逻辑门电路,其中的关键器件是MOS 管或BJT ,它们均可以作为___________器件。
4、逻辑门电路的主要技术参数有输入和输出高、低电平的最大值或最小值,传输延迟时间,功耗,________________,扇入数和扇出数。
5、锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本单元,每个锁存器或触发器都能存储_______位二值信息。
6、触发器是对时钟脉冲____________敏感的电路。
7、当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象称为竞争,由竞争而可能产生输出干扰的现象称为___________。
8、在逻辑体制中有正、负逻辑的规定,正负逻辑可以等效变换,对于正逻辑的“与非”功能,变换成负逻辑相当于“______________”功能。
9、时序逻辑电路分为同步时序和_____________两大类。
10、同步时序电路的设计,首先根据逻辑功能的需求,导出原始状态图或原始状态表,有必要时需进行_______________,继而对状态进行编码,然后根据状态表导出激励方程组和输出方程组,最后画出逻辑图完成设计任务。
题 号 一 二 三 四 五 总分 得 分阅卷人院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------得分二、单选题(每题1分,计5分)1、十进制数56的8421BCD 码是( )。
安徽大学-数字电路期末试卷

安徽大学《数字电子技术》考试试卷(B卷)(闭卷时间120分钟)院/系年级专业姓名学号一、选择题(每题3分,共12分)1、下列逻辑函数表达式中与F=AB’ +A’B功能相同的是()。
A、BA⊕B、A’⊕B C、(A⊕B )’ D、A’⊕B’2、采用8421BCD码表示十进制数20.75,为()。
A、00010100.11B、00101.11C、00100000.01110101D、00010100.001100003、带符号位的101010的补码为()A、110101B、110110C、101010D、0101104、如图所示,当EN=1时,电路处于什么状态()。
A、Y=A’B、Y处于高阻状态C、Y=AD、Y=0图1.4二、填空题(每题4分,共16分)1、为实现将J K触发器转换为T触发器,应使。
2、逻辑函数Y=AB+ A’ C+BC+BCDE 化简结果为。
3、一个8421BCD码计数器至少需要个触发器。
4、右图①和②图分别表示电路图2.4三、简答题(每小题8分,共24分)1、(1)用逻辑代数的基本公式和常用公式将逻辑函数化为最简与或形式Y1=BC ’+ABC ’E+B ’(A ’D ’+AD)’+B(AD ’+A ’D)(2)将逻辑函数化为最简与或形式Y2(A,B,C,D)= ∑m (3,5,6,7,10)+∑d (0,1,2,4,8)2、请分析图题3.2所示CMOS 电路的功能,并说明其工作原理。
1RCG 1G 2+U DDAu 1O u Ou u ≥1图3.2得分3、边沿型D触发器的输入波形如图3.3所示,画出Q 端的波形。
设触发器的初始状态为“0”。
Q Q’CLKDttt Q图3.3四、综合设计题(第1,2题每题14分,第3题20分,共48分)1、某工厂有三个车间和一个电站,站内有两台发电机G1和G2,G1是G2容量的两倍。
如果一个车间开工,只需运行G2;如果两个车间开工,只需运行G1;如果三个车间同时开工,则两台发电机需要同时运行。
安大考试试卷

安大考试试卷一、单项选择题(每题2分,共20分)1. 请从下列选项中选择正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四2. 请从下列选项中选择正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四3. 请从下列选项中选择正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四4. 请从下列选项中选择正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四5. 请从下列选项中选择正确的答案。
A. 选项一C. 选项三D. 选项四6. 请从下列选项中选择正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四7. 请从下列选项中选择正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四8. 请从下列选项中选择正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四9. 请从下列选项中选择正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四10. 请从下列选项中选择正确的答案。
A. 选项一B. 选项二D. 选项四二、多项选择题(每题3分,共15分)11. 请从下列选项中选择所有正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四12. 请从下列选项中选择所有正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四13. 请从下列选项中选择所有正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四14. 请从下列选项中选择所有正确的答案。
A. 选项一B. 选项二C. 选项三D. 选项四15. 请从下列选项中选择所有正确的答案。
A. 选项一B. 选项二D. 选项四三、填空题(每题4分,共20分)16. 请填写空白处的正确答案。
17. 请填写空白处的正确答案。
18. 请填写空白处的正确答案。
19. 请填写空白处的正确答案。
20. 请填写空白处的正确答案。
四、简答题(每题10分,共30分)21. 请简要回答以下问题。
22. 请简要回答以下问题。
2012-13安徽大学数字电路期末试题a试卷

DCBA
输出
Q3n Q2n Q1n Q1n
0000 D CB A
保持 保持 计数
第8页 共8页
答 题勿超装 订 线
姓名
专业
年级
院/系
2.什么是主从 J-K 触发器的一次翻转现象?
第1页 共8页
3. CMOS 逻辑门闲置端的处理方法与 TTL 逻辑门有什么区别?
4.画出图中 v0 的波形,假设电容的充电时间为 1 秒,放电时间为 0.5 秒。G 的电压传输特 性如右图所示。
R
v
' O
vC
CG
(12 分)
第7页 共8页
3 线-8 线译码器
双 4 选 1 数据选择器
D1
D2
D3
D4
ET
co
EP
74LS161
LD
CLK
Q1
Q2
RD
Q3
Q4
74LS161 功能表
清零
RD
0 1 1 1 1
预置
LD
0 1 1 1
使能 EP ET
0
0
1
1
时钟 CP
预置数据
D3 D2 D1 D0
vO
O VT
VT+ v I
三、化简题(每题 5 分,共 10 分) 1. 试简化函数 F ( A B)( A C) A B C (用公式化简法)
得分
第2页 共8页
2. 写出逻辑函数 F (A,B,C)= AB +C BC 的对偶函数的最小项表达式。
四、分析题(共 24 分)
2012-13安徽大学数字电路期末试题a试卷

Q2 Q2
Q2
1
F3
J SET
C1
K
Q3 Q3 Q3
第3页 共8页
3. 如图电路,列出状态转换图,说明它的功能。其中 74195 为集成移位寄存器, SH / LD
为移位和同步置数控制端, CR 为异步清零端,J 和 K 为工作方式控制端,控制功能表如
表所示。(7 分)
0 0 10
JK
SH / LD
学号
安徽大学 20 12 —20 13 学年第 二 学期 《数字电路与逻辑设计》考试试卷( A 卷)
(闭卷 时间 120 分钟)
考场登记表序号
题号
一
二
三
四
五
总分
得分
阅卷人
一、填空题(每空 2 分,共 14 分)
得分
1. 十进制数 21.625 对应的二进制数为
。
2. 逻辑函数 F A B CD 的反函数 F =
第6页 共8页
3.设计一个脉冲序列检测电路,要求画出状态图,并进行简化,给出触发器状态方程,
不需要画逻辑图。设 X 为输入,Z 为输出,当检测到 X(自左向右)连续输入 101 时,Z=1。
否则 Z=0。X 输入的 1 不能首尾重复使用。
如:
输入 X: 01010110100
输出 Z: 00010000100
D0 D1 D2 D3
1
CR
CT54/74195
CP
CLK
Q0 Q1 Q2 Q3 Q3
第4页 共8页
院/系
年级
专业
姓名
学号
答 题勿超装 订 线
------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------
安徽大学数字电路2009-2010-2期末试题

安徽大学20 09 —20 10 学年第 二 学期《脉冲与数字电路》考试试卷( B 卷)(闭卷 时间120分钟)一、选择题(每小题2分,共20分)1、 十进制数118对应的16进制数为( )。
(A)(76)16 (B) (78)16 (C)(E6)16 (D) (74)102、 用编码器对17个信号进行编码,输出的二进制代码的位数是( )。
(A)2位 (B) 5位 (C) 4位 (D) 6位3、 同C B A +相等的逻辑函数表达式是( )。
(A) ))((C A B A ++ (B) ))((C A B A ++ (C) )(C B A + (D))(C B A + 4、 某RAM 有10根字线,4根位线,其容量为( ) (A) 10⨯4 (B) 4210⨯ (C) 4210⨯ (D) 4211⨯5、 T 触发器的状态方程是( )。
(A) 1n n Q T Q +=⊕ (B) 1n n Q TQ +=⊕ (C) 1n Q T += (D) 1n Q T += 6、 A C B A F +⊕⊕=)(的最简表达式是( )。
(A) A F = (B) C B C B A F ++= (C) C B A F ++= 7、 实现100个变量相异或需要异或门的个数为( )。
(A) 99个 (B) 100个 (C) 51个8、 使用TTL 集成门电路时,为实现线与逻辑功能,应该选用(____)门电路,为实现总线系统应该选用(____)门电路。
(A) 三态输出门、集电极开路TTL 与非门 (B)集电极开路TTL 与非门、三态输出门 (C)TTL 或非门、OC 门 (D) OD 门、三态输出门9、 集成时序电路通常具有异步控制端,要通过异步控制端将触发器置为1态,则应该取D R =(____)、D S =(____)。
(A) 1、0 (B) 0、1 (C) 1、1 (D) 0、010、 卡诺图上变量的取值顺序是采用(____)的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
安徽大学数电2010-2011-2期末试题

安徽大学20 10 —20 11 学年第 二 学期《脉冲与数字电路》考试试卷(A 卷)(闭卷 时间120分钟)考场登记表序号一、选择题(每题2分,共14分)1. J K 触发器的状态转移方程为( )。
A. 1n n n Q JQ KQ +=+B. 1n n n Q J Q KQ +=+C. 1n n n Q JQ KQ +=+D. 1n n n Q J Q K Q +=+2. 三变量函数F(A,B,C)=A+BC 的最小项表示中不含下列哪项( )。
A. m2 B. m5 C. m3 D. m73. 为了避免干扰,MOS 与门的多余输入端不能( )处理。
A . 悬空B . 接低电平C .与有用输入端并接D . 以上都不正确 4. 将十进制数(18)10 转换成八进制数是( )。
A. 20B. 21C. 22D. 23 5. 下面式子中,单变量变化不会产生逻辑冒险的是( )。
A . F A AB =+ B. F AB AB =+ C. F AB BC =+ D. F AD BCD =+6. 用与非门构成基本触发器发生竞争现象时,输入端的变化是( )。
A .00→11 B. 01→10 C. 11→00D. 10→017. 一个5位二进制加法计数器,由00000开始,经过201个输入脉冲后,此计数器的状态为( )。
A .01000 B. 01111 C. 00111 D. 01001院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------二、填空题(每题2分,共14分) 1. 利用二极管的开关特性可以做成波形的限幅电路和 电路。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
安徽大学2009—2010学年第二学期 《数字电子技术》考试试卷(A 卷)
(闭卷 时间120分钟)
一、填空题(每空1分,共15分) 1、十进制数73.75的二进制数为__1001_001________,8421BCD 码为_01110011,01110101___________________
2、当TTL 与非门的输入端悬空时相当于输入为 电平。
3、在数字电路中,不论哪一种逻辑门电路,其中的关键器件是MOS 管或BJT ,它们均可以作为_________器件。
4、时序逻辑电路在CP 脉冲作用下,由无效状态自动回到有效序列称为电路具有
_________。
5、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了________________和增强带负载的能力。
6、当七段显示译码器的输出为高电平有效时,应选用共_____极数码管。
7、用4个触发器可以存储________位二进制数。
8、如果对键盘上108个符号进行二进制编码,则至少要______位二进制数码。
9、时序逻辑电路分为同步时序和_____________两大类。
10、几个集电极开路与非门(OC 门)输出端直接相连,配加负载电阻后实现_______功能。
11、表达式C B C B A F +=能否产生竞争冒险 (可能/不可能)。
12、表达式C AB F +=,用与非门实现的表达式是 。
13、一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过
ms 可转换为4位并行数据输出。
14、多谐振荡器有 个稳定状态。
院/系 年级 专业 姓名 学号
答 题 勿 超 装 订 线
------------------------------装-----------------------------------
----------订----------------------------------------线----------------------------------------
8、OD 门上拉电阻计算公式,理解错误的一项是___D__________。
A 、也能用于OC 门
B 、用作电平转换时应该用(min)IH DD V V -作为P R 的电压
C 、)(total IH I 是负载门输入电流之和
D 、p R 取值愈接近(min)P R ,电路功耗愈小 9、关于逻辑门信号的低电平有效概念,下列叙述中正确的一项是_______D____。
A 、低电平有效信号要求内部控制电路一定有“非或“运算
B 、低电平有效对于减少干扰没有益处
C 、低电平有效概念只能是指输入信号,同输出信号无关
D 、一般集成电路的管脚图,引脚处有个小圆圈或者引脚字符定义上有一道小横线都代表低电平有效的含义
10、以下电路中常用于总线应用的有 ___A 。
A 、三态门
B 、O
C 门 C 、CMOS 传输门
D 、CMOS 与非门
三、计算题(第一小题5分,第二小题10分,共15分) 1、用代数法化简逻辑表达式C B A D A B A D C AB CD B A F ++++= 解:
2、图2为用555定时器构成的施密特触发器。
求:当V DD =15V 时,U +、U -、及U ∆各为多少?
解:
得分
院/系 年级 专业 姓名 学号
答 题 勿 超 装 订 线
------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------
图2
四、分析题(第一题5分,第二题5分,第三题20分,共30分)
1、电路如图3所示,请画出在输入信号作用下,对应的输出Q1的波形。
(设触发器均为
边沿
触发器,且初态为0)(5分)
图3
解:
2、给出图4所示的最简逻辑表达式。
3、电路如图5所示。
设Q 1Q 0的初态为00,(1)写出各触发器驱动方程以及输出方程; (2)写出触发器特性方程;(3)导出电路的状态表;(4)画出电路状态图;(5)设X=0,画出时序图;(6)说明电路是否可以自启动。
得分
图4
解:解
图3
院/系 年级 专业 姓名 学号
答 题 勿 超 装 订 线
------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------
2
3
Titl
Size
A4
Dat
File
C1
1J 1K
Q C1
1D Q =Q1
1A C B A
Q2
T1
T3
T2
图5
解:
五、设计题(每小题15分,共30分)
1、某公司有A 、B 、C 三个股东,分别占有50%、30%和20%的股份,设计一个三输入三输
出的多数表决器,用于记录按照股份大小决定的输出表决结果:赞成、平局和否决,分别
用F1、F2和F3表示(股东投赞成票和输出表决结果均用1表示)。
(1)进行逻辑抽象;(2)
院/系 年级 专业 姓名 学号
答 题 勿 超 装 订 线
------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------
列真值表;(3)作卡诺图;(4)给出最简与或表达式;(5)给出用74HC138实现的逻辑图。
解:
2、有两片74LVC161集成计数器,其功能表如表1所示。
(1)用反馈清零法构成同步128进制计数器。
(2)用反馈置数法(TC 译码)构成同步128进制计数器。
请给出状态变换和译码的设计过程并画逻辑图。
表1:74LVC161逻辑功能表
×××××××进预
*
数
计
×
×
×
×
↑
H
H
H
H
*持保×××××L ×H H *持保×××××L H H *D 0
D 1D 2D 3
D 0D 1D 2D 3↑×L H L L L L L ×××L TC Q 0Q 1Q 2Q 3D 0D 1D 2D 3CP CET
CEP
位计数预置数据输入时钟使能
置清零
输出
输
入
其中,0123Q Q Q Q CET Tc •=
解:(1)
(2)
表2 74HC138集成译码器功能表。