实验五 逻辑分析仪的仿真实验

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验五 逻辑分析仪的仿真实验
一、实验目的:
1.理解逻辑分析仪的功能;
2.学会用multisim 软件中虚拟逻辑分析仪测试数字信号逻辑的方法。

二、实验原理:
逻辑分析仪(Logic Analyzer )可以同步显示和记录16路逻辑信号,用于对数字逻辑信号的高速采集和时序分析 。

在multisim 软件中,逻辑分析仪的图标如图5-1所示。

左侧有1~F 共16个输入端,使用时接到被测电路的相关节点。

图标下部也有3个端子,C 是外时钟输入端,Q 是时钟控制输入端,T 是触发控制输入端。

双击它可出现如图5-2的窗口。

图5-1 逻辑分析仪的图标
图5-2 逻辑分析仪功能按键
功能按键说明如图5-3所示
显示屏幕
输入通道指示
逻辑读数 时间读数
指针左移按钮
停止按钮 复位清除按钮
屏幕反转按钮
设置每水平刻度显示的时钟脉冲数
指针右移按钮
触发设置按钮 时钟设置按钮
图5-3 逻辑分析仪功能按键说明
实验时,把要测试的数字电路输出端接至1~F (16个)的输入端,启动仿真开关,即可得到时序图,如图5-4所示。

图5-3 逻辑分析仪时序图
三、 实验设备
1. 电脑
时钟设置对话框
选择时钟来源 设置时钟频率
前沿触发取样数
后沿触发取样数 设定门限电压
触发方式设置对话框
上升沿触发
下降沿触发 升、降沿触发
触发样本 触发样本选择
确认按钮
取消按钮
选择触发限定字
确认按钮
取消按钮 合格时钟
2.Multisim软件
四、实验内容及步骤:
1、启动Multisim软件,输入如图5-5的电路。

图5-3 逻辑分析仪测试电路
2、在面板下边右侧的Clock区,按下 Set按钮。

打开时钟设置对话框。

在时钟设置对话框中的Clock Rate区,设置时钟脉冲频率为100Hz。

然后,按Accept按钮确认。

再打开仿真开关,等一会儿再将其关闭。

逻辑分析仪的屏幕显示的波形即发生改变。

按动Clock 区的Clock/Div项右侧的按钮,调节屏幕上每个水平刻度显示的时钟脉冲个数,以便于对比观察。

拖动屏幕两侧的读数指针,屏幕下面窗口中即有数据显示。

其中大窗口分别显示两个指针的时间读数及它们的差,小窗口显示两个指针的逻辑读数。

按下屏幕下面左侧的Reverse按钮,可反转屏幕背景颜色。

按下Reset按钮,清除原有波形并复位。

分析:XLA1和XLA2可得到时序图,从时序图上分析U5、U2和U3器件输出信号是否正常?若断开图5-3中的4号线,情况又怎样?
五、实验报告:
记录各种时序图,并根据时序图判断电路是否正常工作。

相关文档
最新文档