2085各引脚说明

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

2085主控芯片各脚定义及功能
1、一般用途输入/输出的
2 、复位- SCU H 系统重设输入(有电源开关的话就不用再接复位键,没有电源开关就要接此复位键)
3 、VCC PWR// 数字电源
4 、接地PWR// 数字地
5 、USBD- A/ H 万用串列总线数据减
6 、USBD+A/ H 万用串列总线数据加
7 、PAVCC PWR//为功率放大器的电源(二个旁路电容器是47或100 uF 和0.1 uF)
8 、AOUTR 音频R输出
9 、AOUTL 音频L输出
10 、PAGND PWR// 功率放大器地
11 、VRDA 旁路电容器( 0.47 uF-1UF)
12 、MICIN 录音前置放大器输入经224电容(0.8 V-2.2V)
13 、VMIC 电源对于前置放大器,2.2 V 输出,经2.2K或4.7K电阻
14 、FMINL FM音频L输入经104-105电容
15 、FMINR FM音频R输入经104-105电容
16 、AGND PWR 音频地
17 、AVCC PWR 音频电源经104电容接地
18 、VREFI 电压基准输入(1.5 V)
19 、AVDD PWR 输出经152稳压在1.5V输入到18脚
20 、VDDIO PWR 功率输出( 连接到VDD)
21 、VP PWR(当有2个电源时连接,其他的连接到VCC)
22 、LRADC 数位转换器输入,0.8--2.2 V,8 Bit 数位转换器(空)
23 、HOSCI 高频晶体振荡输入
24 、HOSCO 高频晶体振荡输出
25、第一BATSEL设备组选择。

L :一个设备组,H :二个电源
26 、第一DCDIS/ L 直流- 直流控制。

H: 直流-直流。

L: 直流的准许-直流。

一般用途输入/输出的GPIO_B0 BI Z Bit0 移植B(现在25和26 是连接的,接3V VCC)
27、第一KEYI0 1.9 驱动器/主要精检电路输入的Bit0
28 、一般用途输入/输出的GPIO_C2 BI 1.9 ma driver L Bit2 移植C 一般用途输入/输出的GPIO_B1 BI Z Bit1 移植B
29、第一KEYI1 1.9 驱动器/主要精检电路输入的Bit1
30 、接地PWR//地(27、29和35、40、41、vcc组成按键功能)
31、电池电压检测
32 LXVDD VDD 直流- 直流(空)
33 、NGND PWR// N通路的地
34 、LXVCC // VCC 直流- 直流(空)
35、第一KEYI2 1.9 驱动器/主要精检电路输入的Bit2
36 、CE3- O/ H 8080 接口LCM 芯片(接LCM CE)
37 、CE2- O/ H (可选择的)(接第一片的10脚和第二片FLASH的9 脚)
38 、CE1- O/H (接第一片FLASH的9 脚)
39 、VDD PWR
40 、一般用途输入/输出的GPIO_B4 主要精检电路输出的KEYO0 O/ Bit0
41 、KEYO1 O 一般用途输入/输出的GPIO_B6
42 、KEYO2 O 一般用途输出的GPO_A1 (BN接USB5V经过了一个100K电阻)
43、(LCM-RST)GPO_A1
44 、GPO_A2(ELENA,背光输出控制)
45 、GPO_A0(LCM-A0) 第一ICEDI3.5 驱动器/数据为检测输入到DSU
46、ICEEN(ICEEN- 主SCU H DSU)(空)
47 、ICERST- 主SCU H DSU 复置(空)
48 、VCC PWR// 数传电源
49、接地PWR//地
50、存储器数据流的D7 BI/ L Bit7(接FLASH的44脚)
51 、存储器数据流的D6 BI/ L Bit6 (接FLASH的43脚)
52 、存储器数据流的D5 BI/ L Bit5 (接FLASH的42脚)
53 、存储器数据流的D4 BI/ L Bit4 (接FLASH的41脚)
54 、存储器数据流的D3 BI/ L Bit3 (接FLASH的32脚)
55 、存储器数据流的D2 BI/ L Bit2 (接FLASH的31脚)
56 、存储器数据流的D1 BI/ L Bit1 (接FLASH的30脚)
57 、存储器数据流的D0 BI/ L Bit0 (接FLASH的29脚)
58 、MWR- O/ H 存储器写(接FLASH的18脚,两片都要接)
59 、MRD- O/ H 存储器读(接FLASH的8脚,两片都要接)
60 、CLE O/ L(接FLASH的16脚,两片都要接)
61 、O/ L 输入/输出的GPIO_C1 BI H Bit1 集成电路连载数据(接FLASH的17脚)
62 、FM DATA(收音FM数据)
63 、FM CLK(收音FM时钟)
64 、VDD PWR// 电源。

相关文档
最新文档