一种12bit连续时间Sigma-Delta ADC设计
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一种12bit连续时间Sigma-Delta ADC设计
王继辉
【期刊名称】《仪表技术与传感器》
【年(卷),期】2010(000)006
【摘要】文中提出一种连续时间sigma-delta模数转换器(ADC).在sigma-delta 调制器的设计中采用低功耗的三阶单环结构,并通过采用NRZ反馈脉冲响应及单bit量化器结构采降低非理想因素对电路的影响.仿真结果表明在25 MHz的采样频率下,可实现200 kHz的信号带宽以及70 dB的信噪比.其采用标准的0.35
μmCMOS工艺,在3.3 V的电源电压下功耗仅为7 mW.
【总页数】4页(P77-80)
【作者】王继辉
【作者单位】沈阳职业技术学院电气工程系,辽宁沈阳,110045
【正文语种】中文
【中图分类】TP216
【相关文献】
1.一种高速连续时间Sigma-Delta ADC设计 [J], 张洲洋;王新安;张兴
2.一种新的连续时间Sigma-delta调制器系统设计方法 [J], 华斯亮;张建恩;王东辉;张铁军
3.基于双噪声耦合技术的连续时间Sigma-Delta ADC设计 [J], 邓建飞;严海月;林福江
4.一种0.13μm-200MHz高速连续时间Sigma-Delta调制器设计 [J], 李亮;陈珍
海
5.一种0.18μm数字工艺的12bit 100MS/s流水线型ADC设计 [J], 栗成智;瞿小峰;隋文泉
因版权原因,仅展示原文概要,查看原文内容请购买。