试题卷(14数电B)
数字电路试题及答案
数字电路试题及答案 IMB standardization office【IMB 5AB- IMBK 08- IMB 2C】《数字电路》试卷及答案一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1、对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为( A )。
2、以下各电路中,( B )可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器 [C] 施密特触发器 [D] 石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是( C )。
4、同步时序电路和异步时序电路比较,其差异在于后者( B )。
[A] 没有触发器[B] 没有统一的时钟脉冲控制 [C] 没有稳定状态 [D] 输出只与内部状态有关5、当用专用输出结构的PAL 设计时序逻辑电路时,必须还要具备有( A )。
6、能将输出端直接相接完成线与的电路有( C )。
7、TTL 与非门的多余脚悬空等效于( A )。
8、以下哪一条不是消除竟争冒险的措施( B )。
9、主从触发[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X [A] 变量译码器 [B] 加法器 [C] 数码寄存器 [D] 数据选择器 [A] 触发器 [B] 晶体管 [C] MOS 管 [D] 电容[A] TTL 与门 [B] 或门 [C] 三态门 [D] 三极管非门 [A] 1 [B] 0 [C] Vcc [D] Vee [A] 接入滤波电路 [B] 利用触发器 [C] 加入选通脉冲 [D] 修改逻辑设计器的触发方式是( D )。
10、组合型PLA 是由( A )构成。
[A] 与门阵列和或门阵列[B] 一个计数器 [C] 一个或阵列 [D] 一个寄存器11、下列四个数中,最大的数是( B )。
[A] (AF)16[B 8421BCD [C] 2 [D] (198)1012、触发器有两个稳态,存储8位二进制信息要( B )个触发器。
数电试题及答案(五套)。
《数字电子技术基础》试题一一、填空题(22分每空2分)1、, .2、JK触发器的特性方程为:。
3、单稳态触发器中,两个状态一个为态,另一个为态。
多谐振荡器两个状态都为态,施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关.5、某数/模转换器的输入为8位二进制数字信号(D7~D0),输出为0~25。
5V的模拟电压。
若数字信号的最低位是“1”其余各位是“0",则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个.二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y(A,B,C,D)=∑m(0,1,2,3,4,5,6,7,13,15)2)利用代数法化简逻辑函数,必须写出化简过程3)三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0)。
1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)画出下图所示电路在作用下,输出电压的波形和电压传输特性74LS138功能表如下:输入输出G1 G2A G2B C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7×H ×××H L ××H L LH L LH L L ×××××××××L L LL L HL H LL H HH H H H H H H HH H H H H H H HH H H H H H H HL H H H H H H HH L H H H H H HH H L H H H H HH H H L H H H H74LS161功能表《数字电子技术基础》试题一答案一、填空题(22分每空2分) 1、A , 2、3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B ,C ,D )=∑m (0,1,2,3,4,5,6,7,13,15)= 2)3)1、 1、(6分)2、(111、(20分)1)根据题意,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭.(2)由真值表列出逻辑函数表达式为:(3)根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图。
06-10-11数电B卷
安徽大学2010—2011学年第二学期 《 数字电子技术 》考试试卷(B 卷)一、选择题(每小题2分,共20分)1、重叠律的基本公式是( )。
A 、A+A=2AB 、A ·A=A 2C 、 A+A=AD 、 A+B=B+A2、将十进制数30.75转换成等值二进制数为( )。
A 、(01111.11)2B 、(11110.11)2C 、(11111.11)2D 、(11110.0011)23、电路如图所示,逻辑函数式为( )。
A 、F=(AB)’+C ’B 、F=(AB)’+C C 、F=(AB+C)’D 、F=A+(BC)’第二种表示方法:A 、C AB F += B 、C AB F +=C 、C AB F +=D 、BC A F +=4、带符号位的001010的补码为()A 、 110101B 、010101C 、101010D 、001010 5、 如图所示,当EN =1时,电路处于什么状态( )。
A 、Y=(AB)’B 、Y 处于高阻状态C 、Y=(A+B)’D 、Y=A+B院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------6、为实现将J K触发器转换为D触发器,应使()。
A、J=D,K= D’B、K=D,J= D’C、J=K=DD、J=K= D’7、逻辑函数F=)A⊕⊕= ()。
A(BA、BB、AC、BA⊕ D、(A’⊕B)’8、十三进制加法计数器需要()个触发器构成。
A、8B、16C、4D、39、电路如图所示,表示的是()。
ArrayA、与门B、或非门C、非门D、与非门10、以下各电路中,属于组合逻辑电路的是:()A、定时器B、计数器C、寄存器D、译码器二、判断题(每小题1分,共5分)1、对于CMOS门电路多余端可以悬空。
数电试题及答案(共11套)
《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A A , =⊕1A 。
2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。
3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。
6、一个四选一数据选择器,其地址输入端有 2 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题: (每空1分,共10分)1.(30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形u I 和输出波形u O 如图3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数电考试卷及答案(共4套)
数电考试卷及答案(共4套)XX⼤学信息院《数字电⼦技术基础》期终考试试题(110分钟)(第⼀套)⼀、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输⼊数字量10000000为5v。
若只有最低位为⾼电平,则输出电压为()v;当输⼊为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器⽽⾔,()的抗⼲扰能⼒强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相⽐,GAL器件有可编程的输出结构,它是通过对()进⾏编程设定其()的⼯作模式来实现的,⽽且由于采⽤了()的⼯艺结构,可以重复编程,使它的通⽤性很好,使⽤更为⽅便灵活。
⼆、根据要求作题:(共15分)1.1.将逻辑函数P=AB+AC写成与或⾮型表达式,并⽤集电极开路门来实现。
2.2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所⽰电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。
图中所⽤器件是8选1数据选择器74LS151。
(10分)四、设计⼀位⼗进制数的四舍五⼊电路(采⽤8421BCD码)。
要求只设定⼀个输出,并画出⽤最简与⾮门实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图5(a)(b)所⽰,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、⽤T触发器和异或门构成的某种电路如图6(a)所⽰,在⽰波器上观察到波形如图6(b)所⽰。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、电路如图7所⽰,其中RA=RB=10kΩ,C=0.1µf,试问:1.在Uk为⾼电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=? 2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动⽅程和状态⽅程,列出状态转换表,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)⼋、图8所⽰是16*4位ROM和同步⼗六进制加法计数器74LS161组成的脉冲分频电路。
数字电路试题五套(含答案)
6、用N位移位寄存器构成的扭环形计数器的模是________.
7、若令JK触发器的J=K=T则构成的触发器为_______.
8、如图所示,Y=。
9、如图所示逻辑电路的输出Y=。
10、已知Y= ,则 =,Y/=。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路有关。
5.存储8位二进制信息,要个触发器。
6.JK触发器特征方程为。
二、单项选择题:(5×3=15分)
1.下列各式中的四变量A、B、C、D的最小项是:。
(A)ABCD(B)AB(C+D)(C) +B+C+ (D)A+B+C+D
2.Y= 的反函数为。
(A) = (B) =
(C) = (D) =
3.四个逻辑变量的取值组合共有。
8、某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为;构成最长模计数器模长为。
二、化简(每题5分,共20分)
1、用公式法化简下列逻辑函数。
1)
2)
2、用卡诺图法化简下列逻辑函数。
1) (0,2,3,4,8,10,11)
2) (0,1,4,9,12,)+ (2,3,6,10,11,14)
三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。并用3/8线译码器(74LS138)和适当门电路实现。(16分)
(A)8(B)16(C)4(D)15
4.已知逻辑函数F(A,B)=AB+AB,是函数值为1的A,B取值组合是:。
(A)00,11(B)01,00(C)01,10(D)01,11
数电期中考试试题和答案
数电期中测试题 参考答案系别 班级 学号一、单项选择题(本大题共7小题,每小题2分,共14分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号。
错选、多选或未选均无分。
1.十进制数25用8421BCD 码表示为(B )A.10101B.0010 0101C.100101D.110012.函数B A ABC ABC F //++=的最简与或式是(D )A.F=A+BB.//C A F +=C.F=B+CD.F=B3.若将一个同或门(输入端为A,B )当作反相器使用,则A 、B 端应(C )A.A 或B 中有一个接1;B.A 和B 并联使用;C. A 或B 中有一个接0;D.同或门无法转换为反相器4.符合下面真值表的门电路是(C )A.与门B.或门C.同或门D.异或门 5.下列代码属于8421BCD 码的是(C )A.1010B.1100C.0111D.1101 6.最小项''A BC D 的逻辑相邻最小项是(B )A .''AB CD B .'''A BCD C .'ABCD D .'AB CD 7.函数F=AB+BC ,使F=1的输入ABC 组合为(D)A .ABC=000B .ABC=010C .ABC=101D .ABC=110二、填空题(本大题共10小题,每小题2分,共20分) 请在每小题的空格中填上正确答案。
错填、不填均无分。
1.基本逻辑运算有_______、 、 3种。
与、或、非 2.描述逻辑函数各个变量取值组合和函数值对应关系的表格叫_真值表。
3.函数Y=AB+AC的最小项之和表达式为________。
(ABC ABC C AB Y ++=//)4.3线-8线译码器74LS138处于译码状态时,当输入A 2A 1A 0=001时,输出/0/7~Y Y =______。
111111015.能够将1个输入数据,根据需要传送到m 个输出端的任何一个输出端的电路叫_______。
数电试题及答案
通信 071~5 班 20 08 ~20 09 学年第二学期《数字电子技术基础》课试卷试卷类型: A 卷一、单项选择题(每小题2分,共24分)1、8421BCD码01101001.01110001转换为十进制数是:( c )A:78.16 B:24.25 C:69.71 D:54.562、最简与或式的标准是:( c )A:表达式中乘积项最多,且每个乘积项的变量个数最多 B:表达式中乘积项最少,且每个乘积项的变量个数最多C:表达式中乘积项最少,且每个乘积项的变量个数最少 D:表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:(B )A:消去1个表现形式不同的变量,保留相同变量B:消去2个表现形式不同的变量,保留相同变量C:消去3个表现形式不同的变量,保留相同变量表1D:消去4个表现形式不同的变量,保留相同变量Array 4、已知真值表如表1所示,则其逻辑表达式为:( A )AB:AB + BCC:AB + BCD:ABC(A+B+C)5、函数F(A,B,C)=AB+BC+AC的最小项表达式为:( B )A:F(A,B,C)=∑m(0,2,4)B:F(A,B,C)=∑m(3,5,6,7)C:F(A,B,C)=∑m(0,2,3,4)D:F(A,B,C)=∑m(2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( C )个移位脉冲。
A:32 B:C: 5 D: 67、已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7 ~Y0是:( C )A:11111101 B:10111111 C:11110111 D:111111118、要实现n 1n Q Q =+,JK 触发器的J 、K 取值应是:(D )A :J=0,K=0B :J=0,K=1C :J=1,K=0D :J=1,K=19、能够实现线与功能的是:( B )A : TTL 与非门B :集电极开路门C :三态逻辑门D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( B )可转换为4位并行数据输出。
数字电子技术试题库及答案(学霸专用,用了都说好)资料
数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。
湖北汽车工业学院电子技术基础(数电B 2014--2020年考研初试真题+2016答案+2014答案
注意:所有答题内容必须写在答题纸上,写在试题或草稿纸上的一律无效;考 完后试题随答题纸交回。 一、概念填空题(1-10 小题,每空 1 分,共 15 分)
1、进制转换:(8F.4)16=(___________)10=(_______________)2 。
2、函数表达式 Y= AC B CD ,则其反演式 Y
图5
考试科目:电子技术基础(数字电路) 第 5 页 共 5 页 (B 卷)
4、(本题 12 分)4 位二进制计数器 74LS161 的逻辑符号如图 5 所示。请用 74LS161 两种方案实现 6 进制计数器,分别画出电路图。 (1)用异步反馈清零法;(6 分) (2)用同步反馈置数法。(6 分)
A.4 B.5
C.9 D.20
8、 下列逻辑电路中为时序逻辑电路的是( )。
A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器
9、一个 32 路数据选择器,其地址输入(选择控制输入)端有(
)。
A. 2 个
B. 5 个
C. 4 个
D. 3 个
10、设计五进制计数器至少需要(
)个触发器。
A、3
B、4
。
A.高
B. 低
C.差不多
5、与该函数式 AB + A⋅ C + BCDE 相等的表达式为_______。
A. A + BCDE B. AB + AC C. AB + BC + AC
6、使函数 AB + AB 取值为 1 的变量组合为 AB =
。
A. 00、11
B. 10、10
C. 01、01
7、二进制数 1001 0111 转换为十进制后为
数电试题及答案五套
《 数 字 电子技 术基 础》试题 —*> , 填空题(22分每空2分)1、 A 0 , A 1。
2、 JK 触发器的特性方程为: 。
3、 单稳态触发器中,两个状态一个为态,另一个为 态.多谐振荡器两个状态都为态,施密特触发器两个状态都为 _____________ 态.4、 组合逻辑电路的输出仅仅只与该时刻的 ____________ 有关,而与 _______ 无关。
5、 某数/模转换器的输入为8位二进制数字信号(D 7〜Do ),输出为0〜25.5V 的模拟电压。
若数字信号的最低位是 “ 1其余各位是“0”则输岀的模拟电压为 _________________ 。
6、 一个四选一数据选择器,其地址输入端有 _____________ 个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画岀卡诺圈1)Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15)2)L (A,B,C,D ) m (0,13,14,15) d (1,2,3,9,10,11)利用代数法化简逻辑函数,必须写岀化简过程3)F(A,B,C) AB ABC A(B AB)画图题(10分每题5分)据输入波形画输岀波形或状态端波形(触发器的初始状态为 1、 2、请用反馈预置回零法设计一个六进制加法计数器。
( 8分)六、分析画图题(8分)画岀下图所示电路在 V j 作用下,输岀电压的波形和电压传输特性 74LS138功能表如下:0).四、分析题(17分)1、分析下图,并写岀输岀逻辑关系表达式,要有分析过程( 6 分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电 路的逻辑功能,要有分析过程(11分) 五、设计题(28分)1、 用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台 不正常;红、黄灯全亮表示三台都不正常。
列岀控制电路真 值表,要求用74LS138和适当的与非门实现此电路(20 分) 2、中规模同步四位二进制计数器 74LS161的功能表见附表所示;清零 预置 使能 时钟 预置数据输入 输出 RD LDEP ETCPD C B AQ D Q C Q B Q A L XX X X XXXXL L L L H L X XT D C B AD C B A H H LX X XXXX 保 持 H H X LXXXXX 保 持 HHHHTXXXX计 数、填空题(22分每空2 分)3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15) = A BDG1 G 2A G 2BCBAY o Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7 X H X X X X H H H H H H H H XX HX X X H H H H H H H H L X X X X XH HH HH H H H H L LL L L L H H H H H H HLL H H L H H H H H H H L LL H L H H L H H H H HLHHH HH L H H H H H L LHLLH HH H L H H HH L LHLHH HH HH L H HH L LHHLH HH HH H L HH L LH H H H HH H H H H LH L LH L L输 入输 出74LS161功能表 AB AD AC1、A ,A2、 Q n 1 JQ nKQ四、分析题(17分)根据逻辑函数表达式选用译码器和与非门实现,画岀逻辑电路图。
数电考研试题及答案
数电考研试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑门的输出电压通常分为哪两个电平?A. 正电压和负电压B. 高电平和低电平C. 直流电和平电D. 交流电和直流电答案:B2. 下列哪个不是组合逻辑电路的特点?A. 输出仅与当前输入有关B. 输出与过去输入有关C. 没有记忆功能D. 没有反馈答案:B3. 触发器的类型不包括以下哪一项?A. RS触发器B. JK触发器C. D触发器D. 计数器答案:D4. 以下哪个逻辑门不是基本逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,同步电路和异步电路的主要区别是什么?A. 同步电路使用时钟信号B. 异步电路使用时钟信号C. 同步电路没有时钟信号D. 异步电路没有时钟信号答案:A6. 以下哪个不是数字电路的输入设备?A. 开关B. 键盘C. 显示器D. 传感器答案:C7. 一个4位二进制计数器最多可以表示多少个不同的状态?A. 8B. 16C. 32D. 64答案:B8. 以下哪个不是数字电路的优点?A. 高可靠性B. 高速度C. 低功耗D. 高成本答案:D9. 在数字电路中,布尔代数的基本运算不包括以下哪一项?A. 与运算B. 或运算C. 非运算D. 加法运算答案:D10. 以下哪个不是常用的数字电路设计软件?A. MultisimB. QuartusC. ProteusD. MATLAB答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路的优点?A. 高可靠性B. 高速度C. 低功耗D. 高成本答案:ABC2. 在数字电路设计中,以下哪些是常用的逻辑门?A. 与门B. 或门C. 非门D. 加法器答案:ABC3. 数字电路中的触发器可以用于实现以下哪些功能?A. 存储信息B. 计数C. 分频D. 放大信号答案:ABC4. 下列哪些是数字电路的输出设备?A. 显示器B. 打印机C. 传感器D. 继电器答案:ABD5. 在数字电路中,以下哪些是常用的编码方式?A. 二进制编码B. 格雷码C. 十六进制编码D. ASCII码答案:ABD三、简答题(每题5分,共20分)1. 简述数字电路和模拟电路的主要区别。
数电期末试题及答案
数电期末试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出具有记忆功能C. 没有反馈回路D. 可以并行处理数据答案:B3. 触发器的主要用途是:B. 存储一位二进制信息A. 进行算术运算C. 执行逻辑判断D. 转换模拟信号答案:B4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 集成度高C. 功耗低D. 可实现复杂的功能答案:D5. 下列哪个是同步时序逻辑电路的特点?A. 所有触发器的时钟信号相同B. 所有触发器的时钟信号不同C. 没有统一的时钟信号D. 触发器之间存在反馈回路答案:A二、填空题(每空2分,共20分)1. 一个完整的数字系统包括________和________。
答案:组合逻辑部分;时序逻辑部分2. 布尔代数的基本运算有________、________和________。
答案:与;或;非3. 一个D触发器具有________个稳定状态。
答案:24. 一个4位二进制计数器可以计数到________。
答案:155. 一个8位的寄存器可以存储________位二进制数。
答案:8三、简答题(每题10分,共30分)1. 简述什么是同步时序逻辑电路,并给出其与异步时序逻辑电路的区别。
答案:同步时序逻辑电路是指电路中所有触发器的时钟信号都是同步的,即所有触发器在相同的时钟脉冲下更新状态。
与异步时序逻辑电路相比,同步时序逻辑电路具有更少的时钟偏斜,设计更简单,但可能存在竞争冒险问题。
2. 解释什么是冒险和竞争冒险,并说明它们的区别。
答案:冒险是指在逻辑电路中,由于电路的延迟,输出在稳定状态之间短暂地出现不确定状态的现象。
竞争冒险是指由于电路中存在多条路径到达某个逻辑门,不同路径的延迟时间不同,导致输出在稳定状态之间出现不确定状态的现象。
数电期末试题_B
第 二 学期《脉冲与数字电路》考试试卷( B 卷)(闭卷 时间120分钟)考场登记表序号一、选择题(每题2分,共14分) 1. 十进制数118对应的16进制数为( )。
A.(76)16B. (78)16C.(E6)16D. (74)102. 逻辑函数0F A =⊕=( )。
A. 0B. AC. 1D. A3. 用编码器对17个信号进行编码,输出的二进制代码的位数是( )。
A.2位B.5位C. 4位D. 6位4. 同C B A +相等的逻辑函数表达式是( )。
A. ()()A B A C ++B. ()()A B A C ++C.()A B C +D.()A B C +5. 使用TTL 集成门电路时,为实现线与逻辑功能,应该选用( )门电路。
A. 三态输出门B. TTL 与门C.TTL 或非门D. OC 门6. 下列各项中,是时序逻辑电路为( )。
A.译码器B.移位寄存器C. 加法器D. 数值比较器题 号 一 二 三 四 五 总分 得 分阅卷人院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------得分7. 施密特触发器在波形整形应用中能有效消除叠加在脉冲信号上的噪声,是因为它具有( )特性。
A. 延时和定时B. 计数与寄存C. 整形与变换D. 滞后特性二、填空题(每题2分,共10分)1. Y AB A C =+,Y 的最小项表达式为 Y = 。
2. 逻辑函数F A B CD =++的反函数F = 。
3. 对于逻辑函数F AB AC BC =++,为了化简,利用逻辑代数的基本定理,可表示为F AB AC =+,但这可能引起 现象,因为在11B C ==,时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A +。
数字电子技术基础期末考试卷B卷答案
三明学院2010~2011学年第二学期《数字电子技术基础》期末考试卷(B)(考试时间:120分钟)使用班级:09电子信息工程1、2班学生数:96 任课教师:任雯考试类型:闭卷一、选择题(2分×10=20分)1.数字信号的特点是( D )A.在时间上和幅值上都是连续的B.在时间上是离散的,在幅值上是连续的C.在时间上是连续的,在幅值上是离散的D.在时间上和幅值上都是不连续的2.将十六进制数(FD)16转换为二进制数的结果是( B )A .()2B .()2C .(11111011)2D .()23.-0101的原码、反码和补码分别为( A )A .10101,11010,11011B .00101,11010,11011C .10101,11010,11010D .00101,01010,110114.逻辑函数式C AB AB )('+化简后的最简与或表达式为( D )A .BC A +B .AC .C AB +')(D .C AB +5.逻辑函数)()(''+'+=E D C B A F 的反函数为 ( C )A . ))(('+''+E D CB A B . ))(('''+E DC B AC . ))((''+'+'ED C B A D . ))(('''+'E D C B A6.为实现将JK 触发器转换为D 触发器,应使( A )。
A . D K D J '==,B . D K D J ='=,C .D K J ==D .D K J '==7.一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为( D )。
A . 0001B . 0111C . 1110D . 11118.石英晶体振荡器的主要优点是( B )A .电路简单B .频率稳定度高C .振荡频率高D .振荡频率低9.可以用来自动产生矩形波信号的是( D )A. 施密特触发器B. T 触发器C. 单稳态触发器D.多谐振荡器10.与非门...构成的SR 锁存器,使输出为“0”态的DS '、D R '端输入为:( C )A .0='='D DR S B .0='D S ,1='D R C .1='DS ,0='D R D .1='='D D R S 二、填空题(2分×15=30分) 1、 JK 触发器的特性方程为n n n Q K Q J Q +=+1。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
注意事项:1.答案一律做在答题卷上; 2.请写上系别、班级、学号和姓名。
一、填空题(每空1分,共10分)
1.已知X=(-17),则X 的8位二进制原码为( ),其8位二进制补码为( ); 2.A/D 转换的四个过程是采样、保持 、量化和( ),其中采样脉冲的频率要求至少是模拟信号最高频率的( )倍。
3.T' 触发器的次态方程是( );
4.所谓扭环计数器是将n 级移位计数器的末级取反后反馈连接到首级数据输入端,这样构成的扭环计数器模为( );
5. 根据对偶规则和反演规则,直接写出BC B A F +=的对偶式和反函数,
Fd =( ),F =( ); 6.用D 触发器构成一个十一进制加法计数器,最少需要D 触发器的个数是( )个。
7.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=( )的情形,则存在1型险象;
二、单选题(每题2分,共20分)
1.下面4个逻辑表达式中,( )是异或门的表达式。
A A
B B A F += B B A B A F +=
C B A B A F +=
D B A F =
2.把一个十进制计数器与一个十六进制计数器级联后最大可得到( )进制计数器。
A.10
B.26
C.160
D.16
3.n 级触发器构成的环形计数器,其计数的模式( )。
A. n
B.2n +1
C.2n D2n-1
电子科技大学中山学院考试试题卷
课程名称: 数字逻辑基础与应用 试卷类型: B 卷 2013 —2014 学年度第 二 学期 考试方式: 闭卷 拟题人: 审 题 人:
系别: 班 级: 学号: 姓 名:
4. 一个多输入与非门,输出为0的条件是( )
A 只要有一个输入为1,其余输入无关
B 只要有一个输入为0,其余输入无关
C 全部输入均为1
D 全部输入均为0 5.施密特触发器常用于对脉冲波形的( )
A 定时
B 计数
C 整形
D 产生
6. 和四变量的最小项ABCD 逻辑相邻的最小项是( ) A D BC A B D C B A C D C AB D CD B A
7. 一个多输入或非门,输出为1的条件是( )
A 只要有一个输入为1,其余输入无关
B 只要有一个输入为0,其余输入无关
C 全部输入均为1
D 全部输入均为0 8. 基本RS 触发器在触发脉冲消失后,输出状态将( )
A 随之消失
B 发生翻转
C 恢复原态
D 保持现态 9. 一个触发器有两个稳态,存储8位二进制信息要( )个触发器。
A 2
B 8
C 16
D 32 10.下列逻辑电路中为时序逻辑电路的是( ) 。
A 译码器
B 加法器
C 移位寄存器
D 数据选择器
三、判断题(每题2分,共20分)
( )1.逻辑变量的取值,1比0大。
( )2.相同逻辑功能的TTL 电路和CMOS 电路相比,前者的功耗大。
( )3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。
( )4.若逻辑变量A 、B 、C 、存在关系AB=AC ,则一定存在B=C 的关系。
( )5.时序电路无记忆功能,组合逻辑电路有记忆功能。
( )6.A/D 转换器是将数字量转换为模拟量。
( )7.单稳态触发器在外加触发信号触发时,电路由暂稳态翻转到稳态。
( )8.计数器的模是指计数状态循环一次输入的计数脉冲的个数。
( )9.采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽T W
( )10.A/D 转换器的位数越多,能够分辨的最小输出电压变化量就越小。
四、用卡诺图化简下面函数,求其最简与或式(10分)
五、下图所示是2-4线选择器和8选1数字选择器构成的逻辑电路,各模块的输入输出端
都是高电平有效,写出输出函数表达式,并整理成m
形式(10分)。
六、采用基本组合逻辑门或MSI 设计实现函数,给出
分析过程,并画出设计电路图(10分)。
七、参考74192功能表6-1和表6-2,完成(1)(2)要求的设计(共10分)。
表
(1) 用预置法构成7进制加法计数器,在答题纸上写出分析过程并画出电路图(5分)。
(2) 用清0法构成5进制加法计数器,在答题纸上写出分析过程并画出电路图(5分)。
八、一个由CPU、HM 6116和译码器74138构成的微机应用系统如下图所示,
若要求HM6116-1的地址范围为6000H~67FFH,HM6116-2的地址范围为
6800H~6FFFH,试完成有关连线并简要列出分析过程(10分)。
图A 5 微机应用系统。