基于MCU的锁相环锁定时间测量系统设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于MCU的锁相环锁定时间测量系统设计
胡天琨;叶建芳
【期刊名称】《现代电子技术》
【年(卷),期】2012(035)006
【摘要】A universal measurement system was design by comparing the interface characteristics of each PLL chip to measure the lock time of PLL. This system includes the softwares for both upper computers and lower computers, and control circuit based on AT89C51. The serial port communication is adopted for upper computers and lower computers. The generality and real-time performance are the primary features of this system to guarantee the compatibility of most common PLL chips in the design of softwares and hardwares. This system can control PLL and measure lock time of it timely according to the control parameter which is input by users. The actual application demonstrates that this system can not only measure the lock time of PLL precisely, but also reduce the work load and complexity during the design and debugging of PLL.%为测量锁相环锁定时间,通过比较各锁相环芯片的接口特点,设计通用的测量系统.该系统包括上位机、下位机软件以及基于AT89 C51的控制电路,上位机和下位机使用串口通信.通用性和实时性是系统最大特点,在软件和硬件的设计上保证系统能兼容大多数常用锁相环芯片;并能根据用户输入的控制参数实时控制锁相环且测量其锁定时间.通过实际应用证明,该系统能准确测量锁定时间,有效减少锁相环设计与调试过程中的工作量与复杂度.
【总页数】3页(P22-24)
【作者】胡天琨;叶建芳
【作者单位】东华大学信息与科学技术学院,上海210620;东华大学信息与科学技术学院,上海210620
【正文语种】中文
【中图分类】TN919-34
【相关文献】
1.锁相环锁定时间的分析与测量 [J], 柏翰;余乐
2.星载嵌套锁相环锁定时间的分析 [J], 王松;郁发新;金仲和
3.基于软件锁相环的蓄电池内阻测量系统设计 [J], 孟彦京;种马刚;王素娥
4.基于高频锁相环路的光速测量实验系统设计 [J], 李小萍
5.三阶电荷泵锁相环锁定时间的研究 [J], 张丽;王洪魁;张瑞智
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档