FPGA实习报告

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实习报告
、目的和要求
1、熟悉在EDA平台上进行数字电路集成设计的整个流程。

2、掌握Quartus H软件环境下简单VHDL文本等输入设计方法。

3、熟悉VHDL设计实体的基本结构、语言要素、设计流程等。

4、掌握利用Quqrtus H的波形仿真工具验证设计的过程。

5、学习使用JTAG接口下载逻辑电路到可编程芯片,并能调试到芯片正常工作
为止。

二、内容
1、学习并掌握VHDL设计实体的基本结构、语言要素、设计流程等。

2 、了解在EDA平台上进行数字电路集成设计的整个流程,熟悉Quartus H 软件环境下简单VHDL文本等输入设计方法,掌握利用Quqrtus H的波形仿真工具验证设计的过程。

3 、理解RS触发器的设计原理,采用Quartusll集成开发环境,利用VHDL. 硬件描述语言进行设计。

4 、使用JTAG接口下载vhdl代码到可编程芯片(本次课程设计中使用的是
EP2C8Q208C套件),并调试到芯片正常工作为止。

实习报告
三、过程
(1)理解RS触发器设计的原理
基本rs触发器可由两个与非门G1、G2的输入、输出端交叉连接而构
成,它有两个输入端R、S和两个输出端Q、Q非。

它的输入输出具有以下关系:当R端无效⑴,S端有效时(0),则Q=1,Q
1
非=0,触发器置1;当R端有效(0)、S端无效时⑴,则Q=0,Q非=1,触发器置0 ;当R、S端均无效时,触发器状态保持不变;当R、S端均有效时,
触发器状态不确定。

(2)建立新的工程项目
打开Quartus II软件,进入集成开发环境,点击File—New projectwizard建立一个工程项目,输入工作目录和项目名称,如下图一所示。

图一项目的建立
建立文本编辑文件:在软件主窗口单击file菜单后,单击new选项,选择VHDL选项,单击0K,进行文本编辑输入源程序rschq.vhd,代码如下所示。

2。

相关文档
最新文档