第四章触发器
第四章 触发器
CP Q
SD
Q
RD
RD S R
干扰信号
1S C1 1R S CP R
Q
跳变
4-2-3. 主从触发器
主从RS RS触发器 一 . 主从RS触发器 1.电路结构
由两级同步RS触发器串联 由两级同步RS触发器串联 RS 组成。 组成。 G1~G4组成从触发器, 组成从触发器,
Q' Q' & G6 1 G9 从 触 发 器 Q Q
G1 &
&
G2
G3 &
&
G4
CP'
组成主触发器。 G5~G8组成主触发器。
CP 与CP’互补,使两个触 互补, 互补
发器工作在两个不同的时 区内。 区内。
主 G5 & 触 发 器 G7 &
&
G8
R
CP
S
主从触发器的触发翻转分为两个节拍: 主从触发器的触发翻转分为两个节拍:
2.工作原理
01
从 触 发 器 Q Q0 1 G2
CP'
0 Q'
主 G5 & 触 1 发 器 G7 & &
1' Q 1
&
0
S
G9
功能表
R Qn 0 1 0 1 0 1 0 1 Qn+1 0 1 0 0 1 1 × × 功能 保持 置0 0 0 0 0 0 1 0 1 1 1 0 0
G6 1
0
G8
置1
0
R CP
1
S
1
1 1 1 1
不定
CP
G7、 G3、 G7、G8 G3、G4 封 锁
数字电子技术基础-第四章-触发器
SD——直接置1端,低电平有效。
G2
G1 & Q3 & G3
& Q4 G4 &
Q
Q
L2
CP Q5 & G5 Q6 G6 &
C1 R 1D ∧ S RD SD
RD和SD不受CP和D信
SD
RD
D
号的影响,具有最高的 优先级。
3.集成D触发器74HC74
2Q 2Q 1Q 1Q Vcc 2RD 2D 2CP 2SD 2Q 2Q
2.特性方程
KQn J 0 1 00 01 11 10
0 0
0 0 1 1
0 0
1 1 0 0
0 1
0 1 0 1
0 1
0 0 1 1
0 1
1 1
0 0
0 1
Qn1 JQn KQn
1 1
1 1
0 1
1 0
3.状态转换图
J=1 K=× J=0 K=× 0 J=× K=1 1 J=× K=0
CP=1时, Q2=0,则Q=1, 封锁G1和G3 使得Q2=0,维持置1 同时Q3=1,阻塞置0
Q3
R
&
Q
G6
& Q4
D
G4
置1阻塞、置0维持线
Q3=0,则Q=0, 封锁G4,使得Q4=1, 阻塞D=1进入触发器, 阻塞置1 同时保证Q3=0,维持置0
触发器的直接置0端和置1端
RD——直接置0端,低电平有效;
JK触发器→T(T ′)触发器
Qn+ 1 = TQn + TQn
令J = K = T
D触发器→JK触发器
数电第4章触发器课件
与该当前的输入信号有关,而且与此前电路的状态有关。
结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。 锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。
2
4.1 概述 一、触发器的概念及特点 1.概念:
FF: (Flip-Flop, 简称FF)能够存储1位二进制信号 的基本单元电路。
2.特点: (1)有两个稳定的状态:0状态和1状态。 (2)在触发信号控制下,根据不同输入信号可置成 0或1状态。 (触发信号为时钟脉冲信号)
第4章 触发器
4.1 概述
4.2 基本SR触发器(SR锁存器)
4.3 同步触发器(电平触发)
4.4 主从触发器(脉冲触发)
4.5 边沿触发器(边沿触发) 4.6 触发器的逻辑功能及描述方法 4.7 集成触发器 4.8 触发器应用举例
作业题
【5】【6】【8】【11】
1
时序逻辑电路与锁存器、触发器: 时序逻辑电路: 工作特征:时序逻辑电路的工作特点是任意时刻的输出状态不仅
1、电路结构 以基本SRFF为基础,增加两个与非门。
置1端 时钟信号 (高电平有效) (同步控制)
置 0端 (高电平有效)
图4-5 同步SRFF
13
2、工作原理
分析CLK=0时: 有 SD’ =RD’=1, 则Q、Q’不变。 分析CLK=1时: (1)S=R=0时,有SD’ =RD’=1:Q、Q’不变(保持原态) (2)S =0, R=1:输出Q=0, Q’=1 (置0状态) (3)S =1, R=0:Q=1, Q’=0 (置1状态) (4)S=R=1:Q=Q’=1(未定义状态)
t t
1
主
O
Q
从
O
图4-13 主从JKFF波形
触发器专业知识课件
VCC
S S 1S CP C1 R 1R RD R
CP Q RD QR
S
解:
Q 原态未知
EXIT
同步 D 触发器
1.电路构造及逻辑符号
集成触发器
2.逻辑功能分析及描述
EXIT
集成触发器
5.同步触发器空翻现象
CP
O S
O
R
bc
gh
Oa Q
f de
O
动作特点: t 在CP=1旳全部时间里,S或
R旳变化都能引起触发器输出 端状态旳变化。 t
在判断主从 F 次态时必须注意:
只有在CP=1旳全部时间里,输入不变,才干根据
CP 前一时刻旳输入来判断次态。
不然,必须考虑CP=1期间输入旳全部变化,才干
拟定次态。
S
G8
&
G6
&
Q’
G4
&
G2
&
Q
CP
R&
G7
& Q’ &
G5
1
G3
主触发器 G9
&
Q
G1
从触发器
EXIT
集成触发器
(二)主从JK触发器(为了清除约束条件)
2. 有约束条件。
EXIT
集成触发器
二、同步触发器 Synchronous Flip - Flop
实际工作中,触发器旳工作状态不但要由触发输入 信号决定,而且要求按照一定旳节拍工作。为此,需要 增长一种时钟控制端 CP。
CP 即 Clock Pulse,它是一串 周期和脉宽一定旳矩形脉冲。
具有时钟脉冲控制旳触发器称为时钟触发器, 又称钟控触发器。
第4章 触发器
第4章触发器教学目标●熟悉基本触发器的组成和功能●掌握基本RS触发器、同步RS触发器、边沿D和JK触发器功能●熟练掌握各种不同逻辑功能触发器之间的相互转换数字系统中除采用逻辑门外,还常用到另一类具有记忆功能的电路--触发器,它具有存储二进制信息的功能,是组成时序逻辑电路基本储存单元。
每个触发器能够记忆一位二进制数“0”或“1”。
4.1概述触发器是一种典型的具有双稳态暂时存储功能的器件。
在各种复杂的数字电路中不但需要对二进制信号进行运算,还需要将这些信号和运算结果保存起来。
为此需要使用具有记忆功能的基本逻辑单元。
能存储1位二进制的基本单元电路称为触发器。
4.2基本RS触发器4.2.1电路组成基本RS触发器是一种最简单的触发器,是构成各种触发器的基础。
它由两个“与非”门或者“或非”门相互耦合连接而成,如图4.1所示,有两个输入端R和S;R为复位端,当R有效时,Q变为0,故称R为置“0”端;S为置位端,当S有效时,Q变为1,称S为置“1”端;还有两个互补输出端Q和Q。
(a)逻辑图(b)逻辑符号(c)逻辑符号图4.1 基本RS触发器4.2.2 功能分析触发器有两个稳定状态。
nQ 为触发器的原状态(初态),即触发信号输入前的状态;1n Q+为触发器的现态(次态),即触发信号输入后的状态。
其功能用状态表、特征方程式、逻辑符号图以及状态转换图、波形图描述。
1. 状态表如图4.1(a )可知: Q S Qn ⋅=+1,n n Q R Q ⋅=+1从表4.1中可知:该触发器有置“0”、置“1”功能。
R 与S 均为低电平有效,可使触发器的输出状态转换为相应的0或1。
RS 触发器逻辑符号如图4.1(b)、(c)所示,图中的两个小圆圈表示输入低电平有效。
当R 、S 均为低电平时有两种情况:当R=S=0,Q = Q =1,违犯了互补关系;当RS 由00同时变为11时,则Q (Q )输出不能确定。
表4.1 状态表2. 特性方程根据表4.1画出卡诺图如图4.2所示,化简得: n n RQ S Q+=+1(4-1)1=+S R (约束条件)图4.2 卡诺图3. 状态转换图如图4.3所示,图中圆圈表示状态的个数,箭头表示状态转换的方向,箭头线上标注表示状态转换的条件。
触发器课件专题知识课件
出状态,使用不便,抗干扰能 力差;R、S 之间有约束。
4.1.3 集成基本触发器
一、CMOS 集成基本触发器
1. R
S
由与&& 非门E构N1成:EENNCTGC40Q44SRSRSRSRE––––––––R1234三1234N0011 1111态34765S12540101RES0SRSRSRSRE1111N1234锁N1234 C存1C6Q不触Q140Z0n用发n4++14V器1234DQQQQ高D特保不置置注11阻91征允30 持10态表许QQQQ1234
S
S
R
R
Q
Q
Q
Q
三、现态、次态、特征表和特征方程
1. 现态和次态
现态Qn:触发器接受输入信号之前旳状态。
次态Qn+1:触发器接受输入信号之后旳新状态。
2. 特征表和特征方程
特征表
R S Qn 00 0 00 1 01 0 01 1 10 0
Q n+1
0 1 1 1 0
简化特征表
Q n+1
RS 00
Q=0
二、工作原理
Q
01
G1 &
10
S
Q 01
&
G2
R 10
S 1, R 0 Q = 0 0 态
Q=1
“置 0”或“复位” (Reset)
S 0, R 1 Q = 1 1 态
Q=0
“置 1”或“置位” (Set)
Q SQ
Q RQ S R 0 Q和Q 均为UH
S R1
R 先撤消: 1 态
2. TTL 边沿 D 触发器 7474 (双 D 触发器)
第4章 集触发器学习指导
图4.10
解:对(a)电路,因为是D触发器,所以有
对(b)电路,因为是RS触发器,所以有
对(c)电路,因为是T触发器,
对(d)电路,因为是JK触发器,
因此,能实现 的电路是(b)和(d)两个电路。
知识点:复位端的作用。
例4.11由下降沿JK触发器组成的电路及其CP、J端输入波形如图4.11 所示,试画出Q端的波形(设初态为0)。
=1, =0是一个稳定状态,称为1态; =0, =1是另一个稳定状态,称为0态;
其他情况如 = =0或 = =1,不满足互补的条件,称之为不定状态,它既不能算作0态,也不能算作1态。
2、在适当的输入信号作用下,触发器能从原来所处的一个稳态翻转成另一个稳态。
3、在输入信号取消后,能够将得到的新状态保存下来,即记忆住这一状态。
二、重点难点
本章主要内容包括:
(1)基本触发器的电路组成和工作原理。
(2)RS触发器、JK触发器、D触发器、T和T’触发器的逻辑功能以及触发器的描述方法:逻辑功能表、特性方程、驱动(激励)表、状态转移图(表)和时序(波形)图。
重点需要掌握的内容在于各类触发器的逻辑功能和逻辑功能描述方法;各种触发方式的特点、脉冲工作特性。
1.画出图P4.1所示由与非门组成的基本RS触发器输出端 、 的电压波形,输入端 、 的电压波形如图中所示。
图P4.1
2.试分析图P4.2所示电路的逻辑功能,列出真值表写出逻辑函数式。
图P4.2
3.若主从结构JK触发器CP、 、 、J、K端的电压波形如图P4.3所示,试画出Q、 端对应的电压波形。
图P4.3
10.下列触发器中,没有约束条件的是。
第四章---触发器
为了克服主从RS触发器使用时必须遵循SR=0约束条件的缺点 而设计。
J=K=1时, Qn1 Qn 。
主从JK触发器特性表
J 0 0 0 0 1 1 1 1
K 0 0 1 1 0 0 1 1
Qn 0 1 0 1 0 1 0 1
Qn+1 0 1 0 0 1 1 1 0
功能说明 保持原状态 置0 置1 每输入一个脉冲 输出状态改变一 次
特点: ① 功能和同步RS触发器一样,只是主从RS触发器的翻转是在CP 由1变0时刻(CP下降沿)发生的。 ② CP一旦变为0后,主触发器被封锁,其状态不再受R、S影响, 因此不会有空翻现象。
存在问题
(1) 主触发器仍存在空翻现象 (2) 仍需遵循约束条件SR=0
书例4.2.3
(2) 主从JK触发器
1 1
1 1
0 0
1 1
ห้องสมุดไป่ตู้
0 1
0 1
0 0
1* 1*
置0
输出状态不稳定
约束条件:SR=0
有时需在CP信号到来之前(CP=0)将触发器预先置成指定的 状态,为此同步RS触发器上还设有异步置位输入端和异步 复位输入端。正常工作时应使它们处于高电平。
2. 动作特点 电平触发:CP=1的全部时间内S和R的变化都将引起触发器 输出端状态的变化。所以,如果在CP=1期间R、S发生多次 变化,则触发器的状态也可能发生多次翻转。 在一个时钟脉冲周期中,触发器发生多次翻转的现象叫做空翻。 空翻是一种有害的现象,它使得时序电路不能按时钟节拍工作, 造成系统的误动作。 书例4.2.2
§4.2 触发器的电路结构与动作特点
一、基本RS触发器的电路结构与动作特点
1. 用或非门构成
第4章 触发器
4.2
同步触发器
4.2.1 同步RS触发器
一、电路组成及工作原理 1.电路组成及逻辑符号 (1)电路组成:如仿真图4.2.1(a)所示。 (2)逻辑符号:如仿真图4.2.1(b)所示。 2.工作原理 (1)特性表:如仿真图4.2.1所示。 (2)特性方程:Qn+1=S+R’Qn RS=0 CP=1期间 有效。 二、主要特点 1.时钟电平控制 2.R、S之间有约束
本
章
小
结ቤተ መጻሕፍቲ ባይዱ
一、基本触发器:把两个与非门或者或非门交叉 连接起来,便构成了基本触发器。 二、同步触发器:在基本触发器基础上,增加两 个控制门和一个控制信号,便构成同步触发器。 三、边沿触发器:把两个同步D触发器级联起来, 便可构成边沿D触发器,再加改进就可得到边沿JK 触发器。 四、边沿触发器逻辑功能分类 五、触发器逻辑功能表示方法及转换 六、触发器的电气特性
4.1 基本触发器 4.1.1 用与非门组成的基本触发器
一、电路组成及逻辑符号 如仿真图4.1.1所示。 1.电路组成:如仿真图4.1.1(a)所示。 2.逻辑符号:如仿真图4.1.1(b)所示。 二、工作原理 1.电路有两个稳定状态 电路无输入信号即R’=S’=1时,有两个稳定状态。 (1)0状态:把Q=0、Q’=1的状态定义为0状态。 (2)1状态:把Q=1、Q’=0的状态定义为1状态。
二、集成边沿JK触发器
1.CMOS边沿JK触发器CC4027 (1)逻辑符号与引出端功能图:如仿真图4.3.6 所示。 (2)特性表:如仿真图4.3.6所示。 2.TTL边沿JK触发器74LS112 (1)逻辑符号与引出端功能图:如仿真图4.3.7 所示。 (2)特性表:如仿真图4.3.7所示。
三、主要特点
数字电路(第四章触发器)
同步式触发器——电平触发方式,一般高电平触发; 维持阻塞触发器——边沿触发方式,一般上升沿触发;
边沿触发器——边沿触发方式,一般下降沿触发;
主从触发器——主从触发方式。
14
时钟输入CP: 时钟脉冲输入端,通常输入周期性时钟脉冲。
数据输入端:
又叫控制输入端。四种触发器:SR—S,R;D—D; JK—J,K;T—T。 初态Qn: 可称现态,某个时钟脉冲作用前触发器状态。
38
主从式JK触发器
Q
&1
Q
&2 &4
R'
从触发器
&3
S' Q'
Q'
&5 &7
J
&6
1
CP
主触发器
&8
K
CP
39
主、从触发器都是电平触发的同步式触发器 主从触发器在一个时间脉冲(CP)作用下,工作 过程分两个阶段(双拍工作方式)。
1)CP=1,主触发器接收控制信号J、K,状态反映 在 Q' 和 Q' 上, CP = 0 从触发器被封锁,保持原来状态。 2)在CP下降沿(负跳变时刻),从触发器向主触发器看齐。 负跳变时,主触发器被封锁,保持原状态不变。此时,从 触发器封锁被解除取与主触发器一致的状态。
次态Qn+1:某个时钟作用后触发器的状态。(新状态)
15
描述时钟触发器逻辑功能时,采用四种方式:
功能真值表:(表格形式) 在一定控制输入下,在时钟脉冲作用前后,初态向次态转 化的规律(状态转换真值表) 激励表:(表格形式)
在时钟脉冲作用下,实现一定的状态转换(Qn—Qn+1),应 有怎样的控制输入条件。
数字电路与逻辑设计第4章触发器(Flip Flop)
4.1 概述
一、触发器概念
Flip - Flop,简写为 FF, 又称双稳态触发器。
触发器是一种具有记忆功能,能存储1位二进制信息(0 或1)的逻辑电路。
有一个或多个输入,两个互反的输出(Q和Q)。 通常用Q端的状态代表触发器的状态。
二、触发器的分类
基本RS触发器(RSFF)又称SR锁存器,是触发器中最简 单的一种,也是各种其他类型触发器的基本组成部分。
一、TFF
(1)功能表
T
Qn
Qn+1
0
0
0
0
1
1
1
0
1
1
1
0
简化的功能表
(2)特征方程
Qn1 TQn TQ n T Qn
说明:(1)一般不单独生产,由其他触发器转换而得。 (2)触发方式由被转换的触发器决定。
触发器总结
触发器是具有记忆功能的的逻辑电路,每个触发器 能存储一位二进制数据。
(4)波形图
强调触发方式
结构不做要求
边沿JKFF的逻辑符号:
1J C1 1K
J CP K
(下 圆c) 降圈国沿)触标(发小符号
次态方程: 功能表:
一、TFF
三、TFF和TFF
在数字电路中,凡在CP时钟脉冲控制下,根据输入 信号T取值的不同,具有保持和翻转功能的电路,即当 T=0时能保持状态不变,T=1时,每来一个CP的上升沿 (或下降沿),触发器的状态就翻转一次。
1
(6). 波形图 又称时序图,它反映了触发器的输出状态随时间和输
入信号变化的规律。
在任何时刻,输入都能直接改变输出的状态。
2.钟控原理
触发器
第四章 触发器
触发器:
具有记忆功能的基本逻辑单元,能接收、保存和输出数码0、1。 输出状态不只与现时的输入有关,还与原来的输出状态有关; 各类触发器都可以由门电路组成。 学习要点: 基本触发器电路组成原理、特点及逻辑功能分类;
集成触发器几种结构形式、工作原理、动态特性及逻 辑功能转换方法;
第四章 触发器
国际逻辑符号
一、 TTL集成JK触发器:
1、主从触发型JK触发器:
(2)、动作特点: 翻转分两步:在CP=1时, 主触发器接收输入信号J, K,置成相应的状态 ,从 触发器输出端状态不变; CP下降沿到来,从触发器 按照主触发器的状态翻转。 CP=1的全部时间里,输 入信号都将对主触发器起 控制作用。 缺点:当CP的下降沿到达时,从触发器的状态并不一 定按此时刻输入信号的状态翻转。必须考虑CP=1的全部时 间里输入信号的变化过程。抗干扰能力也有待提高。
S d 1, Rd 0
__ __
__
__
复位
一、 TTL集成JK触发器:
1、主从触发型JK触发器工作原理:(1) S d Rd 1
1 0
__ __
J
1
& G7 0
1 & G5
& G3
Q’
Q
& G1
Q0
1 K
1 0 CP
& G8 1 0
& G6 0 主触发器 1 G9 0
& G4
第四章 触发器
..
. . .
组 合 时 逻 序 辑 逻 电 路 辑
门电路
当时的 输出
电 路 记忆元件
触发器
常用时序逻辑器件:锁存器、寄存器、计数器、序列信号 发生器等,而其基本组成单元都是双稳态触发器
第四章_触发器
第i位相加产生的进位输出(CO)i=AiBi+(Ai+Bi)(CI)i 定义: AiBi=Gi、 (Ai+Bi)=Pi
(CO)i=Gi+Pi(CI)i
展开
(Co)i=Gi+Pi[Gi-1+Pi-1(CI)I-1] =Gi+PiGi-1+PiPi-1Gi-2+…+PiPi-1 … G0+PiPi-1 …P0C0]
画出逻辑图如图所示 L = A BC+ A BC+ ABC + ABC 。 如果,要求用与非门实现该 逻辑电路,就应将表达式转 换成与非—与非表达式:
得最简与—或表达式:
L = A C+ BC AB
例3:设计一个电话机信号控制电 解:(1)列真值表: (4)画出逻辑图 路。电路有I (火警)、I (盗 。 警)和I2(日常业务)三种输入 信号,通过排队电路分别从L0、
NO.1
1
1 1
1
1 1
0
0 1
0
1 0
x
x x
1
1
1
1
x
NO.2
(2)由卡 诺图求出输 出的最简与 或表达式: F=X1
X2 X1 X8 X4
0 0 X 0
1 1 X 1
1 1 X X
0 0 X X
NO.3
(3) 画逻辑图
X1
&
&
F
(4)讨论,在上述化简时,将无关项m11,m13,m15 均作1使用,显然当输入8421BCD“伪码“时,F=1, 把这种方法设计的电路叫做”不拒绝”伪码“电路。
设计过程的基本步骤: (1)分析设计要求,列出真值表; (2)根据真值表写出输出逻辑函数;
数字电子技术第四章(教案)触发器
《数字电子技术》教案第4章触发器(a)电路结构(b)逻辑符号图4-1 与非门组成的基本RS触发器(1)当1Q=,0Q=时,称为触发器的1状态。
(2)当0Q=,1Q=时,称为触发器的0状态。
4.2.2基本RS触发器的逻辑功能如表4-1所示为基本RS触发器的特性表(逻辑功能表),其中新的稳定状态1n Q+不仅与输入信号有关,而且与触发器接收输入信号前的原状态n Q有关。
表4-1 “与非门”组成的基本RS触发器特性表R S现态n Q次态1n Q+说明0 001××状态不定,不允许0 1010置01 00111置11 10101保持原状态在基本RS触发器中,输入信号直接加在输出门上,所以输入信号在全部作用时间里(即S或R为0的全部时间),都能直接改变输出门Q或Q的状态。
(1)当0R =,1S =时,输出0Q =,R 端称为直接复位端。
(2)当0S =,1R =时,输出1Q =,S 端称为直接置位端。
4.3同步触发器4.3.1同步 R S 触发器只有在CP 端上出现时钟脉冲时,触发器的状态才能变化,此时触发器状态的改变与时钟脉冲同步,所以又称这类触发器为同步触发器。
如图4-2所示为同步RS 触发器的电路结构及逻辑符号图。
(a )电路结构 (b )逻辑符号图4-2 同步RS 触发器 与基本RS 触发器相比,同步RS 触发器增加了时钟控制端口,以实现对触发器状态转换的时间控制。
由图4-2(a )可知,该电路由两个部分组成,一个是由与非门1G ,2G 组成的基本触发器;另一个是在基本触发器的基础上多加两个与非门3G ,4G 组成的输入控制电路。
其中,3G ,4G 是由时钟脉冲CP 控制的,具有时钟脉冲控制的触发器又称为时钟触发器。
图4-2(a )所示的时钟脉冲为高电平有效,即触发器在CP 1=期间接收输入信号,在CP 0=时状态保持不变。
1.同步RS 触发器的逻辑功能(1)当CP 0=时,3G 和4G 被封锁,不管R 端和S 端的信号如何变化,输出都为1,触发器保持原状态不变,即1n n Q Q +=。
第四章 1.RS触发器
&
0 1
&
0 1
R &
1 0
G2
S
CP
R
④ 当R=S=1时→R=0, =0→ Q =1, S Q=1,触发器状态不允许
4.特征表与特性方程 (1)特征表(CP=1)
输 S R 0 0 0 1 1 0 入 输出 逻辑功能
SQ n RQn R S 0
00 × 0 1 1
01 × 1 1 1
11 0 0 1 ×
G4 R & Q Q
Q G3 S G1 & &
Q &
G1、G2控制门,
R
G2
S
CP控制信号(时钟信 号)
Q、 输出。 Q
S
CP
R
(b)
逻辑符号图(b)
2.电路特点
Q G3 S G1 & & Q & R & G4
(1)有两个稳态:“0”态 Q=0 Q=1 “1”态 Q=1 Q=0
Q Q
G2
(2)CP=0,G1、G2门被封锁, RS不起作用,Q与 Q 维持原态 S R CP由0→1,G1、G2门打开, RS起作用,此时Q与Q 状态由RS决 定。
①第一个CP=1:S=1、 R=0,Q同S为1;CP=0, 保持不变 ②第二个CP=1:S=0、 R=1,Q同S为0;接着 S=0 、 R=0 , Q 保 持 ; CP=0,保持不变
③第三个CP=1:S=1、 R=0,Q同S为1;接着 S=0、R=0,Q保持;接 着S=0、R=1,Q同S为0; CP=0,保持不变
× ×
不允许
Q
n 1
S RQ
n
(2)特性方程(状态方程):
S R 1 (约束条件)
因为 R =0,S=0以后同时发生 R =0→1,S=0→1,触发器的状 态Qn+1是不确定的,为发获得确定的Qn+1,输入信号 R 、 必 S 需有1,即满足 S R 1
第4章 触发器
第四章触发器★主要内容1.基本触发器2.同步触发器3.边沿触发器4.时钟触发器的功能分类、功能表示方法及转换5.触发器的电气特性6.触发器的VHDL描述及其仿真★教学目的和要求1、熟练掌握基本RS触发器的电路组成和逻辑功能分析(会列真值表和画波形图);2、掌握时钟脉冲控制的同步RS触发器的电路组成和逻辑功能(会列真值表、特性方程和画波形图);3、熟练掌握D.JK边沿触发器的的工作特点及逻辑功能;正确区分电平触发和边沿触发的概念。
4、时钟触发器的功能分类、功能表示方法及转换;了解触发器的电气特性。
5、理解触发器的VHDL描述例子,会利用MAX+PLUS Ⅱ软件对触发器功能进行仿真,能根据仿真结果波形清楚各个触发器的功能。
★学时数:6学时★重难点重点:各种触发器的逻辑功能和触发方式。
难点:边沿JK、D触发器的结构。
第四章 触发器上一章学习了组合逻辑电路:(1)SSI 构成;(2)中规模部件构成。
全加器、比较器、译码器、数据选择器、编码器。
组合电路和时序逻辑电路是数字电路的两大类,时序电路具有记忆功能,它的某一时刻输出信号,不仅取决于当时的输入信号,而且还与电路原来状态有关。
触发器是构成时序电路的基本单元,因此,在学习时序电路之前,必需先掌握触发器(了解电路结构,掌握其功能和触发方式、熟悉逻辑符号等),特别是D 触发器和JK 触发器。
概述:1、触发器的基本要求:每个触发器都有两个互非的输出端Q 和Q ,如SR 触发器。
①触发器应有两个稳定的状态“0”态:0=Q ,1=Q ;“1”态:1=Q ,0=Q 。
稳定:触发器在没有触发信号作用下,维持原来状态不变。
②能够接收,保存和输出一位二进制信息“1”和“0”。
2、触发器的现态和次态现态n Q —— 触发器接收输入信号之前的状态 次态1+n Q —— 触发器接收输入信号之后的状态。
3、触发器的分类:① 基本触发器(没有时钟输入端)。
② 时钟触发器(有时钟脉冲输入端,触发器按时钟节拍动作)。
第4章触发器-
触发器有三个基本特性:
(1)有两个稳态,可分别表示二进制数码0和1,无 外触发时可维持稳态;
(2)外触发下,两个稳态可相互转换(称翻转);
(3)有两个互补输出端。
以下按触发器的电路结构、触发方式、逻辑功能分
别进行介绍。
2020/2/8
3
4.1 基本RS触发器
4.1.1 与非门实现的基本RS触发器
1. 电路组成及逻辑符号 1状态:Q=1、 Q =0 0状态:Q=0、 Q =1
结束
第4章 触发器
放映
4.1 基本RS触发器
4.1.1 与非门实现的基本RS触发器 4.1.2 或非门组成的基本RS触发器 4.1.3 应用举例
2020/2/8
1
复习
MSI组合逻辑电路的分析特点?步骤?
2020/2/8
2
第4章 触发器
触发器是构成时序逻辑电路的基本单元电路。
触发器具有记忆功能,能存储一位二进制数码。
2020/2/8
13
2020/2/8
8
4.1.2 或非门组成S触发器 (a) 逻辑电路 (b)逻辑符号
2020/2/8 输入信号R、S为高电平有效触发。
9
或非门组成的基本RS触发器的状态转换表
S高电平 有效置1
R高电平 有效置0
2020/2/8
10
4.1.3 应用举例
与非门组成的基本RS触发器的状态转换表
2020/2/8
6
5. 基本RS触发器的时序图(设初态为0) 通常用虚线或阴影表示触发器处于不定状态。
仿真
2020/2/8
置1 置0
不定 置1
不允许
7
触发器的不定状态有两种含义: 一、Q= Q =1时,
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
CP3、4
VCC 4D 4Q 16 15 14
集成同步D触发器
4Q 2G 3Q 3Q 3D 13 12 11 74LS375 10 9 VDD 4Q 4D 3D 3Q 3Q 16 15 14 13 12 11 CC4042 6 7 8 1 2 3 4 5 6 7 8 2Q 2Q 10 9
1
2
3
4
5
1D
1 Q 1Q 1G 2Q 2Q 2D GND (a) 74LS375 的引脚图
4Q
1 Q 1Q 1D CP PO L 2D VSS (b) CC404 的引脚图
CP1、2
POL=1时,CP=1有效,锁存 的内容是CP下降沿时刻D的值; POL=0时,CP=0有效,锁存 的内容是CP上升沿时刻D的值。
Q n 1 1
置0
Q n 1 Q n
保持
置1
所次 处态 的: 新触 的发 稳器 定接 状收 态输 。入 信 号 之 后
次态Qn+1的卡诺图
n RS
Q 0 1 00 × × 01 0 0 11 0 1 10 1 1
特性方程
n 1 n n Q ( S ) R Q S R Q 约束条件 R S 1 触发器的特性方程就是触发器次态Qn+1 与输入及现态Qn之间的逻辑关系式
Q J J CP
Q K K 1J C1 1K J CP K
Q n 1 Q n 保持
Q
n 1
JK=00时不变 JK=01时置0 JK=10时置1 JK=11时翻转
0 置0
Q n 1 1 置 1 Q n 1 Q n 翻转
状 态 图
JK=1×/
0×/
0 ×1/
1
×0/
CP
波 形 图
J K Q Q
在数字电路中,凡在CP时钟脉冲控制下,根据输入信 号J、K情况的不同,具有置0、置1、保持和翻转功能 的电路,都称为JK触发器。
S
G3 & S
R
& G4
CP R (a) 逻辑电路
S (b)
CP R 曾用符号
S (c)
CP R 国标符号
CP=0时,R=S=1,触发器保持原来状态不变。
CP=1时,工作情况与基本RS触发器相同。
R
S
Q
0 1 不变 不定
R
S
Q
0 1
0
1 1 0
1
0 1 0
1 0 0 1
0 1 0 1
不变 不定
CP 0 1
13 12 11 74LS279
1
2
3
4
5
1R
1 SA 1S B 1Q 2 R 2 S 2Q GND (a) 74LS279 的引脚图
4Q
NC 1 S 1 R EN 1 R 1S VSS (b) CC4044 的引脚图
1S
EN=1时工作 EN=0时禁止
4.2 同步触发器
1、同步RS触发器
Q G1 & Q & G2 Q Q S CP Q Q R 1S C1 1R Q Q
第4 章
时序逻辑电路引论
学习要点:
•触发器的逻辑功能 •触发器的逻辑功能转换
•触发器的逻辑的应用
第4 章
时序逻辑电路引论
4.0 概述
4.1 基本RS触发器
4.2 同步触发器 4.3 主从触发器 4.4 边沿触发器 4.5 不同类型触发器间的转换
4.0 概述
触发器是构成时序逻辑电路的基本逻辑部件。 它有两个稳定的状态:0状态和1状态; 在不同的输入情况下,它可以被置成0状态或 1状态; 当输入信号消失后,所置成的状态能够保持 不变。 所以,触发器可以记忆1位二值信号。根据逻辑 功能的不同,触发器可以分为RS触发器、D触 发器、JK触发器、T和T´触发器;按照结构形 式的不同,又可分为基本RS触发器、同步触发 器、主从触发器和边沿触发器。
Q
1
0
Q
R 0
S 1
Q 0 1
&
&
1
0
S
0
1
R
②R=1、S=0时:由于S=0,不论原来Q为0还是1,都 有Q=1;再由R=1、Q=1可得Q=0。即不论触发器原 来处于什么状态都将变成1状态,这种情况称将触发 器置1或置位。S端称为触发器的置1端或置位端。
Q
1 0
0 1
Q
R 0
S 1
Q 0 1 不变
在数字电路中,凡根据输入信号 R 、 S 情况 的不同,具有置0、置1和保持功能的电路, 都称为RS触发器。
集成基本RS触发器
2S
VCC 4S 4R 16 15 14 4Q 3SA 3SB 3R 3Q 10 9 VDD 4S 4R 16 15 14 1Q 2R 2S 13 12 11 CC4044 6 7 8 1 2 3 4 5 6 7 8 3Q 2Q 10 9
3、同步D触发器(D锁存器)
Q Q Q Q Q Q
G1 & G3 & S D 1
& G2 & G4 R CP
G1 & G3 & S D
& G2 & G4 R CP 1D C1
D
CP
(a) D 触发器的构成
(b) D 触发器的简化电路
(c) 逻辑符号
将S=D、R=D代入同步RS触发器的特性方程, 得同步D触发器的特性方程:
&
&
1
1
0
1
S
1
1
R
③R=1、S=1时:根据与非门的逻辑功能不难推知, 触发器保持原有状态不变,即原来的状态被触发器存 储起来,这体现了触发器具有记忆能力。
Q
1
?
1
Q
R 0 1 1
S 1 0 1 0
Q
0 1 不变 不定
&
&
S
0
0
R
0
④R=0、S=0时:Q=Q=1,不符合触发器的逻辑关系。 并且由于与非门延迟时间不可能完全相等,在两输入 端的0同时撤除后,将不能确定触发器是处于1状态还 是0状态。所以触发器不允许出现这种情况,这就是 基本RS触发器的约束条件。
4.1 基本RS触发器
电 路 组 成 和 逻 辑 符 号
信号输出端,Q=0、Q=1的状态称0 状态,Q=1、Q=0的状态称1状态,
Q Q Q Q
&
&
S
R
S (a) 逻辑图
R
R (b) 逻辑符号
S
信号输入端,低电平有效。
工作原理
Q
0
1
Q
R
0
S
1
Q 0
&
&
S
1
0
R
①R=0、S=1时:由于R=0,不论原来Q为0还是1,都 有Q=1;再由S=1、Q=1可得Q=0。即不论触发器原来 处于什么状态都将变成0状态,这种情况称将触发器置 0或复位。R端称为触发器的置0端或复位端。
特性表(真值表)
定 的 现 R S Qn 状状 态 态态 : 0 0 0 。, 触 0 0 1 也发 就器 0 1 0 是接 0 1 1 触收 发输 1 0 0 器入 1 0 1 原信 来号 1 1 0 的之 1 1 1 稳前
Q n 1
不用 不用 0 0 1 1 0 1 功能 不允许
Q n 1 0
状态图
描述触发器的状态转换关系及转换条件的图形称为状态图
RS=
10/ 1 01/ 1×/
×1/
0
①当触发器处在0状态,即Qn=0时,若输入信号RS =01或 11,触发器仍为0状态;
若 RS=10,触发器就会翻转成为1状态。
②当触发器处在1状态,即Qn=1时,若输入信号RS =10或 11,触发器仍为1状态; 若 RS=01,触发器就会翻转成为0状态。
G1 & G3 Qm G5 & G7 S
& G2 G4
& 从触发器 &
CP 1
Qm & G6 G8 CP
1
G9
& 主触发器 & R
0
特性 方程
Q n 1 S R Q n RS 0
CP下降沿到来时有效
逻辑符号
Q Q Q Q
电路特点
主从 RS 触发器采用主从控 制结构,从根本上解决了输 入信号直接控制的问题,具 有 CP=1期间接收输入信 号, CP 下降沿到来时触发 翻转的特点。但其仍然存在 着约束问题,即在 CP=1期 间,输入信号 R 和 S 不能同 时为1。
波形图
反映触发器输入信号取值和状态之间对应关系的图形称为 波形图 R
S
Q
Q
置1 保持 置1 置0 置1 不允许 置1
基本RS触发器的特点
(1)触发器的次态不仅与输入信号状态有关,而且与触 发器的现态有关。 (2)电路具有两个稳定状态,在无外来触发信号作用时, 电路将保持原状态不变。 (3)在外加触发信号有效时,电路可以触发翻转,实现 置0或置1。 (4)在稳定状态下两个输出端的状态和必须是互补关系, 即有约束条件。
4.3 主从触发器
1、主从RS触发器
Q Q
工作原理
G1 & G3 Qm G5 & G7 S & G2 G4
& 从触发器 &
CP 1
Qm & G6 G8 CP
0
G9
(1)接收输入信号过程 CP=1期间:主触发器控制门G7、 G8打开,接收输入信号R、S,有:
n 1 n Qm S R Qm RS 0 从触发器控制门 G3、 G4封锁,其 状态保持不变。