基于P2020处理器的高速数据总线接口设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于P2020处理器的高速数据总线接口设计
陈崇森
【期刊名称】《单片机与嵌入式系统应用》
【年(卷),期】2016(16)2
【摘要】通过以Freescale公司的P2020双核处理器为核心的嵌入式硬件平台,介绍了CPU与FPGA的基于 Local Bus 接口设计具备DMA传输功能及环形缓冲的高速数据总线接口方法,以及基于 Linux3.0内核开发此接口的驱动程序的实现方法.该技术已在某宽带高速设备上应用,实际测试,其实时稳定性、数据吞吐量、链路稳定性均满足设计要求,对同类型嵌入式平台的高速数据总线接口设计及开发有借鉴意义.%Taking the embedded platform using Freescale P2020 dual-core processor as the example,the high-speed data bus interface de-sign based on the local bus between CPU and FPGA is introduced,which has DMA transfer function and the ring buffer.The implemen-tation method of the driver for the interface based on Linux3 .0 kernel is also introduced.The technology has been applied in a wide band high speed device.The test results show that the stability,data throughput and link stability all meet the design requirements.The design has reference significance to the same type of embedded platform.
【总页数】4页(P24-27)
【作者】陈崇森
【作者单位】广州海格通信集团股份有限公司,广州 510663
【正文语种】中文
【中图分类】TP311
【相关文献】
1.基于多核处理器P2020的综合数据处理模块设计及应用 [J], 夏航;汪溢
2.基于多核处理器P2020的综合数据处理模块设计及应用 [J], 夏航;汪溢
3.基于FPGA的P2020处理器显示接口设计 [J], 陈武;夏坤健;袁静
4.基于OpenVPX的高速集成处理器USB接口设计 [J], 张宇; 程秀玲
5.基于VxWorks系统下P2020的PCIE转PCI接口设计 [J], 王琪;邓佳伟;张梅娟因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档