2.151602数电练习题课案

合集下载

数字电子技术基础课后习题及参考答案

数字电子技术基础课后习题及参考答案

《数字电子技术基础》课后习题及参考答案(总90页)-CAL-FENGHAI.-(YICAI)-Company One1-CAL-本页仅作为文档封面,使用请直接删除第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)21(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。

(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。

(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。

2.151602数电练习题课案

2.151602数电练习题课案

一、填空题(46题)1. 数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

2. 逻辑代数的基本运算有、和三种。

3.逻辑函数''A B C D++的反函数。

4. 触发器有个稳态,存储8位二进制信息要个触发器。

5. JK触发器的特征方程为,D触发器的特征方程为6.常见的脉冲产生电路有,常见的脉冲整形电路有、。

7. 数字电路只能处理信号,不能处理信号。

8. 逻辑代数的基本运算有、和三种9. 逻辑函数''F AB A B=+的反函数'F=,对偶函数DF=10. 三态门电路的输出有、和三种状态。

11.CMOS电路的多余输入端(允许、不允许)悬空。

12.触发器有个稳态,存储16位二进制信息要个触发器。

13.在数字系统中,经常需要对两个数的数值进行比较,以判断它们的相对大小或者是否相等,实现这一功能的逻辑电路称为。

14.五进制计数器有个效状态。

15. 数字电路只能处理信号,不能处理信号。

16.(10110010.1011)2=( )8=( )1617. 逻辑函数F=A(B+C)·1的对偶函数是。

18. 触发器有个稳态,存储16位二进制信息要个触发器。

19. JK触发器的特征方程为。

20.常见的脉冲整形电路有、。

21.(39.75 )10=( )2=( )822.=⊕0A , =⊕1A。

23.三态门的三种状态是指、、。

24.逻辑函数的表示方法主要有以下四种:,逻辑图和,。

25.触发器有个稳态,存储16位二进制信息要个触发器。

26.常见的脉冲产生电路有,常见的脉冲整形电路有、。

27.(11.001)2=()16=()1028.TTL器件输入脚悬空相当于输入电平。

29.采用四位比较器对两个四位数比较时,先比较位。

30.触发器按动作特点可分为基本型、 、 和边沿型。

31.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是 和 电路。

32.两二进制数相加时,不考虑低位的进位信号是 加器。

数电综合设计题复习课程

数电综合设计题复习课程

Q1Q
X
000
00
01 11 10
0
1x
x
11
x
x
Q1Q
X
000
00
01 11 10
0x
x1
1x
x0
01 11 10
01
xx
1
11
xx
1
Q1Q
X
000
00
0x
仅供学习与参考
01 11 10
11
x
学习资料
1x
Q1Q
X
000
00
0
11
11
x
01 11 10 1
由驱动方程画逻辑图
X 1
一 列真值表。根据题意,取 A、B、C 三人的态度为输入变量,且规定赞同用 1 表 示,否决用 0 表示;取表决结果为输出变量 F,且规定多数赞同用 1 表示,多数反 对用 0 表示。
A
B
C
F
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
1
1
0
0
0
1
0
1
1
1
1
0
1
1
1
1
1
写逻辑表达式
逻辑电路图
A
B
A0 A1
0
D0
C
1
X
1
1
1⟶0
0
1
x
1
1
0
1⟶1
x
0
x
0
0
1
例如:列出表所示电路的驱动方程
X

《数字电子技术(第二版)习题册》答案

《数字电子技术(第二版)习题册》答案

《数字电⼦技术(第⼆版)习题册》答案数字电⼦技术(第⼆版)》习题册部分参考答案课题⼀认识数字电路任务⼀认识数制与数制转换⼀、填空题1.时间数值1 02.1 8 153.1 128 2554.75.96.16⼆、选择题1.C 2.B 3.C 4.B 5.C 6.A 7.D三、判断题1.V2. V3. X4.X5.V6.X7.V 8.V 9.X四、问答题1.答:数字电路中的信号为⾼电平或低电平两种状态,它正好与⼆进制的 1 和0 相对应,因此,采⽤⼆进制更加⽅便和实⽤。

2.答:⼗六进制具有数据读写⽅便,与⼆进制相互转换简单,较直观地表⽰位状态等优点。

五、计算题1. (1)7 (2)15 (3)31 (4)2132. (1)[1010]2 (2)[1 0000]23)[100 0000 0000]2 (4)[100 0000 0110]23. (1)[650]8 (4)[3153]84. (1)[010 111]2 (2)[001 101 110]23)[010 000 000]2 (4)[001 110 101 101]25. (1)0FH (2)1FH3)36H (4)0AE63H6. (1)0001 0110 B (2)0010 1010 1110 B3)1011 1000 1111 1100B (4)0011 1111 1101 0101B 任务⼆学习⼆进制数算术运算⼀、填空题1.加减乘除2. 0+0=0 0+1=1 1+0=1 1+1=103.0-0=0 1-0=1 1-1=0 10-1=14.0X0=0 0X1=0 1X0=0 1X1=15.1 06.最⾼正负原码7.字节 8.半字节 9.字⼆、选择题1.C 2.B 3.C 4.B 5.B 6.B 7.C3.x4. V四、问答题1.答:将⼆进制数 001 1移位⾄ 0110,是向左移动⼀位,应做乘2运算。

2.答:将⼆进制数 1010 0000 移位⾄ 0001 0100,是向右移动三位,应做除以 8运算。

数电课程设计题目-汇总

数电课程设计题目-汇总

1、课题一:电子钟设计设计指标与要求1)设计并制作符合要求的电子钟2)电子钟由 6 位七段 LED 显示器显示,其中两位显示“时”,二位显示“分”,两位显示“秒”;3)计时最大值为 23 时 59 分 59 秒;4)计时误差不得超过1s;5)具有清零、校验时、分等控制功能;6)安装自己设计的电路或仿真电路;7)写出设计报告。

2、课题二:四路数字抢答器设计设计指标与要求1)设计制作一个容纳 4 组参赛队的数字式抢答器,每组设置一抢答按钮供抢答者使用。

2)设计抢答者的输入抢答锁定电路、抢答者序号编码、译码和显示电路。

3)设计定时电路,声、光报警或音乐片驱动电路。

4)设计控制逻辑电路,启动、复位电路。

5)设计计分电路,犯规电路。

6)安装自己设计的电路和仿真。

7)写出设计报告。

3、课题三:交通灯控制器设计、制作设计指标与要求1)每个方向有两对灯,分别为红、绿。

2)每个方向的绿灯、红灯的定时时间可以预设,一个方向绿灯亮时另一个方向红灯亮。

定时时间用数码管显示,红绿灯指示用发光二极管。

3)绿灯、红灯顺序点亮,循环往复。

4)控制器要自带时钟,为了时钟精度和得到占空比为50%的标准1HZ 时钟,最后的时钟通过分频得到。

时钟脉冲源可以利用555 电路或晶体振荡器产生。

5)计数器使用CD4516,74161,74390。

如使用晶体振荡器需用到CD4060 芯片。

6)写设计报告4 、课题四:逐音彩灯控制器设计设计指标与要求1)设计并制作一逐音彩灯控制器,使彩灯的闪烁可随着音乐节奏变化,从而产生灯光追逐音乐、活跃气氛的效果;2)被控彩灯为八路,每路以 8 个发光二极管为负载;3)设置外部操作开关,控制彩灯亮点的右移、左移、全亮和全灭;4)彩灯亮点移动规律是二亮二灭右移或左移;5)彩灯亮点移动时间间隔为 1 秒;6)安装自己设计的电路和对设计电路进行仿真;/5、课题五:数字电压表设计设计指标与要求11)设计制作一个3 2 位的数字电压表。

数字电子技术部分章节习题与参考答案

数字电子技术部分章节习题与参考答案
1
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
1
0
0
1
0
1
0
1
0
0
1
1
0
0
0
1
1
1
0
1
0
0
0
1
1
0
0
1
0
1
0
1
0
0
1
0
1
1
0
1
1
0
0
0
1
1
0
1
0
1
1
1
0
0
1
1
1
1
0
A
B
C
D
Y
0
0
0
0
1
0
0
0
1
1
0
0
1
0
1
0
0
1
1
1
0
1
0
0
1
0
1
0
1
1
0
1
1
0
1
0
1
1
1
0
1
0
0
0
1
1
0
0
1
1
1
0
1
0
1
1
0
1
1
0
1
1
0
0
1
1
1
0
(2)输出高电平,因此是拉电流负载,保证输出为2.7V时的最大电流值为0.4mA。

数电教材习题答案习题答案

数电教材习题答案习题答案

思考题与习题5-1在如图5-1所示的四位移位寄存器中,假定开始时Q3Q2Q1Q0为1101状态。

若串行输入序列101101与CP脉冲同步地加在D SR串行输入端时,请对应画出各触发器Qf^Q。

端的输出波形。

1 2 3 4 5 6 7 8 9 10cp JLrLrLrLrLrLrLTLrLrLI I I ! I I I I I_rrL-nru-r^^I I I I I I I~L n L n L_~I I I I 1 I I I I5-2图T5-2电路中各触发器的初始状态均为0,发器Q 端的输出波形。

SiQiIN —ID J ID -J — IDpX'lp>ciI —>ClA >CP —। ---------- ----------图 T5-2请对应输入CP 和IN 的波形,画各触用 ajirLrmnJ1 || 1 III \ \ \11111乌4^JirLTLTLTLII I I II ■ Illi AV Tn ;;;;I I I I I I I I I IIIIgi-n i i i & ! r~H IIIIII4」! I~l I5-3试用两片74LS194电路构成一个八位移位寄存器,并画出逻辑电路图。

5-4请用上升沿触发的D 触发器构成一个异步三位二进制加法计数器。

并对应CP 画出Q 「Q 2、Q 3的波形。

什-TLTLFLrLrLrLrLTL会 乌图 T5-4w "TLrLTLrLrLrLrLrL I I I I I I I I e 0_rt^^^TLIIIIIIIIQo Qi Qz Q3Q-i Q5 Q G Q7CPD§RDSL0二^u n^LIII I I I I Ii ij । ij QiJ_:_!_II —5-5请用JK 触发器构成一个脉冲反馈式异步六进制加法计数器,并画出对应于CP 脉 冲的工作波形。

cf unj _Ljnjnjn_ri_j_i_rL图 T5-5“ J V L AAA J V La I i r-i_IL用三位JK 触发器构成八进制计数器,然后在状态110时利用与非门反馈至清零 端构成六进制计数器,图略。

数电课后习题及标准答案

数电课后习题及标准答案

题1.1 完成下面的数值转换:(1)将二进制数转换成等效的十进制数、八进制数、十六进制数。

①(0011101)2②(11011.110)2③(110110111)2解:①(0011101)2 =1×24+ 1×23+ 1×22+ 1×20=(29)10(0011101)2 =(0 011 101)2= (35)8(0011101)2 =(0001 1101)2= (1D)16②(27.75)10,(33.6)8,(1B.C)16;③(439)10,(667)8,(1B7)16;(2)将十进制数转换成等效的二进制数(小数点后取4位)、八进制数及十六进制数。

①(89)②(1800)10③(23.45)1010解得到:①(1011001)2,(131)8,(59)16;②(11100001000) 2,(3410) 8,(708) 16③(10111.0111) 2,(27.31) 8,(17.7) 16;(3)求出下列各式的值。

①(54.2)16=()10 ②(127)8=()16 ③(3AB6)16=()4解①(84.125)10;②(57)16;③(3222312)4;题1.2 写出5位自然二进制码和格雷码。

题1.3 用余3码表示下列各数①(8)10 ②(7)10 ③(3)10解(1)1011;(2)1010;(3)0110题1.4 直接写出下面函数的对偶函数和反函数。

()()Y AB C D E C'=++()()Y AB A C C D E ''=+++ (())Y A B C D E '''=++++()Y A B C A B C '''=++解(1)(())(())(2)()(())()(())(3)(())(())(4)D D D D Y A B C D E C Y A B C D E C Y A B A C C D E Y A B AC C D E Y A BC DE Y A B C D E Y ABC A B C Y A B C A B C'''''''=+++=+++''''''''=+++=+++''''''''''=='''''''=+++=+++,,,,题1.5 证明下面的恒等式相等 ()()()()()()()()AB C B ABC A BC ABC AB B A B A BBC AD A B B D A C C D A C B D B D AB BC ''+=++''++=++=++++'''+++=+1、(AB+C)B=AB+BC=AB ( C+C')+ ( A+A')BC=ABC +ABC'+ABC + A'BC= ABC+ABC'+ A'BC 2、AB'+B+A'B=A+B+A'B=A+B+B=A+B3、左=BC+AD , 对偶式为(B+C)(A+D)=AB+AC+BD+CD 右=(A+B)(B+D) (A+C)(C+D),对偶式为: AB+AC+BD+CD 对偶式相等,推得左=右。

《数电》教材习题答案 第2章习题答案

《数电》教材习题答案 第2章习题答案

思考题与习题2-1 输入信号的波形如图T2-1(a)所示,试画出图(b)中Y 1-Y 6的波形图(不考虑门电路的传 输延迟时间)。

DA Y DB Y B Y CDAB Y ABCY AY ⊕=+===+===6543211图T2-1 2-2 指出图T2-2中各门电路的输出是什么状态(高电平、低电平或高阻状态)。

已知这些门电路均为74系列TTL 门电路。

图T2-2011110010101011010111874321=⋅+⋅==⊕==+==⋅==+==⋅⋅=Y Y Y Y Y Y Y 5为高阻,Y 6为高阻。

2-3试说明在下列情况下,用内阻为20k Ω/V 的三用表的5V 量程去测量如图T2-3所示的74 系列与非门U I2端的电压应为多少: (1)U I1悬空;U I2=1.4 V (2)U I1接0V ;U I2=0 V (3)U I1接3V ;U I2=1.4 V (4)U I1接5.1Ω电阻到地;U I2=0 V(5) U I1接10k Ω电阻到地。

U I2=1.4 V图T2-3图T2-32-4试说明下列各种门电路中,哪些可以将输出端并联使用(输入端的状态不一定相同 )。

(1) 具有推拉式输出级的电路;×(2) TTL 的OC 门;√线与(3) TTL 的三态门;√总线应用(4) 普通的CMOS 门;×(5) CMOS 三态门。

√2-5 CMOS 门电路不宜将输入端悬空使用,请说明原因。

CMOS 门电路输入阻抗高,很容易受到干扰,并且CMOS 电路为场效应管,是电压控制电流器件,悬空时容易出现静电等瞬时高压烧毁器件的现象,因此输入端不宜悬空,必须根据 实际情况做相应的处理。

2-6 请对应于输入波形画出图T2-6所示电路在下列两种情况下的输出波形:(1)忽略所有门的传输延迟时间;(2)考虑每个门都有传输延迟时间t pd 。

图T2-62-7 电路如图T2-7所示,试分别列出电路的功能真值表以及输出端F 1和F 2的逻辑表达式, 并说明电路实现的逻辑功能。

相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、填空题(46题)1. 数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

2. 逻辑代数的基本运算有、和三种。

3.逻辑函数''A B C D++的反函数。

4. 触发器有个稳态,存储8位二进制信息要个触发器。

5. JK触发器的特征方程为,D触发器的特征方程为6.常见的脉冲产生电路有,常见的脉冲整形电路有、。

7. 数字电路只能处理信号,不能处理信号。

8. 逻辑代数的基本运算有、和三种9. 逻辑函数''F AB A B=+的反函数'F=,对偶函数DF=10. 三态门电路的输出有、和三种状态。

11.CMOS电路的多余输入端(允许、不允许)悬空。

12.触发器有个稳态,存储16位二进制信息要个触发器。

13.在数字系统中,经常需要对两个数的数值进行比较,以判断它们的相对大小或者是否相等,实现这一功能的逻辑电路称为。

14.五进制计数器有个效状态。

15. 数字电路只能处理信号,不能处理信号。

16.(10110010.1011)2=( )8=( )1617. 逻辑函数F=A(B+C)·1的对偶函数是。

18. 触发器有个稳态,存储16位二进制信息要个触发器。

19. JK触发器的特征方程为。

20.常见的脉冲整形电路有、。

21.(39.75 )10=( )2=( )822.=⊕0A , =⊕1A。

23.三态门的三种状态是指、、。

24.逻辑函数的表示方法主要有以下四种:,逻辑图和,。

25.触发器有个稳态,存储16位二进制信息要个触发器。

26.常见的脉冲产生电路有,常见的脉冲整形电路有、。

27.(11.001)2=()16=()1028.TTL器件输入脚悬空相当于输入电平。

29.采用四位比较器对两个四位数比较时,先比较位。

30.触发器按动作特点可分为基本型、 、 和边沿型。

31.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是 和 电路。

32.两二进制数相加时,不考虑低位的进位信号是 加器。

33.施密特触发器有 个稳定状态.,多谐振荡器有 个稳定状态。

34.不仅考虑两个 相加,而且还考虑来自 相加的运算电路,称为全加器。

35. 的输出端可以直接并接在一起,实现“线与”逻辑功能。

36.用555定时器组成施密特触发器,当输入控制端C O 外 接10V 电压时,回差电压为 。

37.(10110010.1011)2=( )8 =( )1638.数字电路按照是否有记忆功能通常可分为两类: 和 39.寄存器分为 和 两种。

40.基本RS 触发器,若现态为1,S =R =0,则触发状态应为 41.数据选择器是一种 输入、 输出的中等规模器件。

42.OC 门能实现 逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用 43.主从型JK 触发器的特性方程=*Q 44.用4个触发器可以存储 位二进制数。

45.如用0V 表示逻辑1,-10V 表示逻辑0,这属于 逻辑。

46.图中555定时器组成的施密特触发电路中,回差电压等于___ ___二、选择题( 58题)1.以下代码中为恒权码的为( )。

A. 8421码B. ASCII 码C. 余三码D. 格雷码2.用555定时器组成施密特触发器,当输入端Vcc=5V 电压时,回差电压为( )。

A. 0.33V B. 1.67V C.3.33V D.5V 3.一个触发器可记录一位二进制代码,它有( )个稳态。

A.0 B.1 C.2 D.34.已知''Y AB B A B =++下列结果中正确的是( )。

A.Y =A B.Y =B C.Y =A +B D.''Y A B =+ 5. 逻辑函数的表示方法中具有唯一性的是( )。

A .真值表 B.表达式 C.逻辑图 D.卡诺图6.译码器的输入地址线为4根,那么输出线为多少根( )。

A.8B.12C.16D.20 7.下列说法不正确的是( )A .集电极开路的门称为OC 门B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C .OC 门输出端直接连接可以实现正逻辑的线或运算D .利用三态门电路可实现双向传输8.在下列各种电路中,属于时序电路的有( )。

A .编码器B .加法器C 译码器D .计数器 9. 下列触发器中,没有约束条件的是( )。

A.基本RS 触发器B.主从RS 触发器C.同步RS 触发器D.边沿D 触发器 10.对于T 触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=( )。

A.0B.1C.QD. Q11.对全班50个同学以二进制代码编码表示,最少需要二进制的位数是( )。

A. 5B. 6C. 10D. 5012.A+BC=( )。

A. A+BB. A+CC.(A+B )(A+C )D. B+C 13. 当三态门输出高阻状态时,输出电阻为( )。

A. 无穷大B. 约100欧姆C. 无穷小D. 约10欧姆 14.八路数据分配器,其地址输入端有( )个。

A. 1B. 2C. 3D. 415.在下列逻辑电路中,不是组合逻辑电路的有( )。

A. 译码器B. 编码器C. 全加器D. 寄存器16.对于JK 触发器,若J=K ,则可完成( )触发器的逻辑功能。

A. RSB. DC. TD. Tˊ17. 下列逻辑电路中为时序逻辑电路的是()。

A. 变量译码器B. 加法器C. 数码寄存器D. 数据选择器18.同步时序电路和异步时序电路比较,其差异在于后者()。

A. 没有触发器B. 没有统一的时钟脉冲控制C. 没有稳定状态D. 输出只与内部状态有关19. 把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。

A. 4B. 5C. 9D. 2020.逻辑代数中有3种基本运算( )。

A. 或非,与或,与或非B. 与非,或非,与或非C. 与非,或,与或D. 与,或,非21.施密特触发器常用于对脉冲波形的()。

A.延时和定时B.计数C.整形与变换D. 寄存22.下列说法正确的是()A. 利用三态门电路只可单向传输B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C.三态门是普通电路的基础上附加控制电路而构成。

D.利用三态门电路可实现双向传输23. A+BC=()。

A. A+BB. A+CC.(A+B)(A+C)D. B+C24. 标准与或式是由()构成的逻辑表达式。

A. 与项相或B. 最小项相或C. 最大项相与D. 或项相与25.译码器的输入地址线为3根,那么输出线为多少根( )。

A、8B、9C、12D、1626、下列电路中不属于时序逻辑电路的是( )。

A.计数器B. 全加器C.寄存器D.分频器27. 由四个触发器构成十进制计数器,其无效状态有()。

A.四个B.五个C.六个D.十个28. 4位移位寄存器,串行输入时经()个脉冲后,4位数码全部移入寄存器中。

A. 1B. 2C. 4D. 829. 555定时器输出状态的改变有滞回现象,回差电压为()。

A.1/3VccB. 1/2VcoC.1/3VccD. 1/230.以下式子中不正确的是()。

A.1•A=AB.A+A=AC.'A+=+ D.1+A=1BA')'(B31.为实现将JK触发器转换为D触发器,应使()。

A.J=D,K='DB.J=K=DC.J=K='DD. J='D ,K=D 32.如图所示逻辑电路的表达式为( ) 。

A FBA .''F AB A B =+ B .()'F AB AB =+C .''F A B AB =+ D. F AB =33.在下列逻辑部件中,属于组合逻辑电路的是( )。

A .计数器B .译码器C .寄存器 D.触发器34.8线-3线优先编码器的输入为07''I I -,当优先级别最高的7'I 有效时,其输出210'''Y Y Y 的值是( )。

A.111B.010C.000D.011 35.译码器的输入地址线为4根,那么输出线为多少根( )。

A.8B.12C.16D.20 36.A+BC=( )。

A.A+BB.A+CC.(A+B )(A+C )D.AB 37. 以下电路中可以实现“线与”功能的有( )。

A.与非门B.三态输出门C.CMOS 传输门D.漏极开路门38.在4 变量函数F (W ,X ,Y ,Z )中,和最小项''YZ WX 相邻的项是( )。

A.''''Z Y X WB.'''Z Y WXC.Z XY W ''D.WXYZ 39.以下错误的是( )。

A .数字比较器可以比较数字大小B .实现两个一位二进制数相加的电路叫全加器C .实现两个一位二进制数和来自低位的进位相加的电路叫全加器D .编码器可分为普通编码器和优先编码器40.以下电路中,欲将三角波转换成矩形波,应采用( )。

A .D 触发器 B.多谐振荡器 C.单稳态触发器 D.施密特触发器41.下列几种TTL 电路中,输出端可实现线与功能的电路是( )A 、或非门B 、与非门C 、异或门D 、OC 门 42.对CMOS 与非门电路,其多余输入端正确的处理方法是( )A 、通过大电阻接地(>1.5K Ω)B 、悬空C 、通过小电阻接地(<1K Ω)D 、通过电阻接VCC 43.下图所示电路为由555定时器构成的 ( )A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器44.某电路的输入波形UI和输出波形UO如下图所示,则该电路为 ( )A、施密特触发器B、反相器C、单稳态触发器D、JK触发器 ( )45.一个数据选择器的地址输入端有4个时,最多可以有多少个数据信号输出( )A、4B、6C、8D、1646. 指出下列电路中能够把串行数据变成并行数据的电路应该是 ( )A、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器47.L=AB+C 的对偶式为 ( )A、A+BCB、(A+B)CC、A+B+CD、ABC48.半加器和的输出端与输入端的逻辑关系是 ( )A、与非B、或非C、与或非D、异或49.下列电路中属于时序逻辑电路的是( )A. 编码器B. 计数器C. 译码器D. 数据选择器50.把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。

A.4B.5C.9D.2051.存储8位二进制信息要多少个触发器( )A.2B.3C.4D.852.八路数据分配器,其地址输入端有多少个( )A.2B.3C.4D.853.8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。

相关文档
最新文档