13位高无杂散动态范围的SAR ADC

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

13位高无杂散动态范围的SAR ADC
杨志新;Maureen Willis;高博;龚敏
【期刊名称】《电子与封装》
【年(卷),期】2022(22)12
【摘要】基于标准0.18μm CMOS工艺,设计了一款采样率为500 kSa/s的13位逐次逼近型模数转换器(SAR ADC)芯片。

该转换器内集成了多路复用器、比较器、SAR逻辑电路和数模转换器(DAC)电容阵列等模块,实现了数字位的串行输出。

使
用7+6分段式电容阵列及下极板采样和电荷重分配原理,有效降低了ADC整体电
容值及功耗。

使用两级预放大的比较器和电荷存储技术降低了失调误差,比较器精
度为0.3 mV。

在2.5 V电源电压和500 kSa/s的采样率下,后仿真结果表明,ADC
的无杂散动态范围为97.14 dB,信噪比为78.78 dB,有效位数为12.78 bit。

【总页数】7页(P46-52)
【作者】杨志新;Maureen Willis;高博;龚敏
【作者单位】四川大学物理学院
【正文语种】中文
【中图分类】TN402
【相关文献】
1.压缩感知宽带接收机设计及无杂散动态范围分析
2.一种12位84dB无杂散动态范围的高精度低功耗SAR ADC
3.一种提高无杂散动态范围的多通道信号接收方法
4.16位、2.7Gsps DAC提供80dB无杂散动态范围
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档