计算机组成原理_华中科技大学中国大学mooc课后章节答案期末考试题库2023年

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

计算机组成原理_华中科技大学中国大学mooc课后章节答案期末考试题库2023年
1.访问256KB的存储空间,需要的地址线数最少为( )根?(只需要填阿拉
伯数字)
参考答案:
18
2.下列有关多周期数据通路和单周期数据通路比较的叙述中,正确的是()
(多选)
参考答案:
多周期中部分器件可以复用_指令执行过程中,单周期处理器中有效的控制信号取值一直不变,而多周期处理器中的有效控制信号的值可能会发生改
变_一条指令执行过程中,单周期数据通路中的每个部件只能被使用一次,而在多周期中同一个部件可使用多次
3.下面有关Cache的说法中正确的是( )
参考答案:
Cache功能均由硬件实现,对程序员透明_设置Cache的目的,是解决CPU 和主存之间的速度匹配问题_设置Cache的理论基础,是程序访问的局部性原理
4.计算机的字长与下列哪项指标密切相关
参考答案:
运算精确度
5.以下属于立即寻址特点的是( ) (多选)
参考答案:
取指令的同时也从内存中取回操作数_操作数的大小受地址字段位数的限制_该类型指令在执行阶段不需要访问内存
6.某计算机按字节编址,采用大端方式存储信息。

其中,某指令的一个操作数
的机器数为ABCD 00FFH,该操作数采用基址寻址方式,指令中形式地址(用补码表示)为FF00H,当前基址寄存器的内容为C000 0000H,则该操作数的LSB(即该操作数的最低位FFH)存放的地址是( ) (单选)
参考答案:
BFFF FF03H
7.下列寄存器中,对汇编语言程序员不透明的是()(单选)
参考答案:
条件状态寄存器
8.在单级中断系统中,CPU一旦响应中断,则立即关闭()标志,以防本次
中断服务结束前同级的其他中断源产生另一次中断进行干扰。

参考答案:
中断屏蔽
9.CPU地址线数量与下列哪项指标密切相关
参考答案:
内存容量
10.下列关于计算机系统层次结构的描述中,正确的是
参考答案:
指令集架构层是软、硬件间的接口_不同层次面向不同用户,看到计算机的
属性不同_低层用户对硬件的透明性比高层用户要低_低层代码执行效率比高层代码执行效率高
11.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,
另一个常需采用的寻址方式是( )(单选)
参考答案:
隐含寻址
12.下列关于硬件与软件关系的描述中,正确的是
参考答案:
软件能完成的功能及性能与硬件有关_硬件的发展推动了软件的发展_硬件是软件运行的基础_软件的发展也推动硬件的发展
13.8086CPU对I/O接口的编址采用了()。

参考答案:
I/O端口独立编址
14.指令寄存器的位数取决于______。

(单选)
参考答案:
指令字长
15.关于TLB和Cache,下面哪些说法中正确的是( )
参考答案:
TLB 访问缺失(miss)后,可能在Cache中直接找到页表内容_TLB和Cache 中存的数据不同
16.下列关于主存与cache地址映射方式的叙述中正确的是()
参考答案:
在Cache容量相等条件下,组相联方式的命中率比直接映射方式有更高的命中率
17.不需要定时刷新的半导体存储器芯片是
参考答案:
SRAM_Flash Memory_EPROM
18.关于内存的下列说法中,错误的是
参考答案:
内存的存取速度不能低于CPU速度,否则会造成数据丢失_某计算机内存容量为8GB,按字节编址,那么它的地址总线为33位_采用虚拟内存技术后程序可以在硬盘上直接运行
19.在32位的机器上存放0X12345678,假定该存储单元的最低字节地址为
0X4000,则在小端存储模式下存在在0X4002单元的内容是
参考答案:
0X34
20.下列存储器类型中,速度最快的是
参考答案:
SRAM
21.计算机字长32位,主存容量为128MB,按字编址,其寻址范围为
参考答案:
0 ~ 32M-1
22.移码表示法主要用于表示浮点数的(直接填汉字即可)
参考答案:
阶码
23.计算机内部的定点数大多用补码表示,下列关于补码特点的叙述中正确的是
参考答案:
减法可用加法来实现_零的表示唯一_符号位可以和数值部分一起参加运算
24.以下关于ALU的描述中,不正确的是
参考答案:
只做加法与减法运算_只做算术运算_只做逻辑运算
25.在计算机中,对于正数,其三种机器数右移后符号位均不变,但若右移时最
低数位丢1,可导致
参考答案:
影响运算精度
26.某计算机为定长指令字结构,采用扩展操作码编码方式,指令长度为16位,
每个地址码占4位,若已设计三地址指令15条,二地址指令8条,一地址指令127条,则剩下的零地址指令最多有( )条. (只需要填阿拉伯数字)
参考答案:
16
27.某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接
收取样的数据,并将其保存到主存缓冲区内。

该中断处理需要X秒。

另一方面,缓冲区内每存储N个数据,主程序就将其取出进行处理,这种处理需要Y秒,因此该系统可以跟踪到每秒()次中断请求。

参考答案:
N /(NX + Y)
28.某计算机指令集中共有A、B、C、D四类指令,它们占指令系统的比例分
别为40%、20%、20%、20%, 各类指令的CPI分别为 2、3、4、5;该机器的主频为600MHZ,则该机的CPI 为(保留到小数点后一位)
参考答案:
3.2
29.设机器字长为16位,定点表示时,数据位15位,符号位1位,则定点原
码表示时能表示的最小负数为(填写十进制数,要带符号,且符号与数字间不能有空格)
参考答案:
-32767
30.在浮点运算器,阶码部件需要完成加、减、乘、除四种运算
参考答案:
错误
31.下列关于微程序和微指令的叙述中______是正确的。

(单选)
参考答案:
微程序控制器比硬连线控制器相对灵活
32.若浮点数的尾数是用5位补码来表示的,则下列尾数中规格化的尾数是
参考答案:
10000和01001
33.CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器
PC内容,而不是由软件完成,主要是为了()。

参考答案:
能进入中断处理程序,并能正确返回源程序_提高中断响应的速度
34.以下关于虚拟存储管理地址转换的叙述中错误的是()
参考答案:
一般来说,逻辑地址比物理地址的位数少
35.下列关于指令执行流程控制信号同步的描述中,正确的是( ) (多选)
参考答案:
控制信号的同步方式可能不唯一_同步控制方式会增加指令的CPI_同一时钟周期内允许有多个控制信号同时有效
36.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是
参考答案:
数符与尾数小数点后第一位数字相异
37.原码除法是指
参考答案:
操作数取绝对值相除,符号位单独处理
38.将一个十进制数-129表示成补码时,至少应采用多少位二进制数
参考答案:
9
39.通道对CPU的请求形式是()。

参考答案:
中断
40.存放一个24*24点阵汉字,至少需要多少字节的存储空间(只需要填写十
进数)
参考答案:
72
41.已知定点小数[X]补= 1.X1X2X3, 若要求X≤-0.75,则下列满足要求的是
参考答案:
X1X2X3 = 001_X1X2X3=010_X1X2X3 = 000
42.若浮点数的尾数是用5位补码来表示(其中符号位1位),则下列尾数中规格
化的尾数是
10000和01001
43.两个字长16位的补码0A2B和E16A,带符号扩展成32位后的结果分别
参考答案:
00000A2B和FFFFE16A
44.假设寄存器为8位,用补码形式存储机器数,包括一位符号位,那么十进
制数一25在寄存器中的十六进制形式表示为
参考答案:
E7H
45.计算机字长16位,采用补码表示整数,下列关于其表示数据范围的描述中
正确的是
参考答案:
能表示最大正数是(2^15) - 1_能表示的最小负数是- (2 ^15)_能表示的最小正数是1_能表示的最大负数是-1
46.下列不属于控制器功能的是()(单选)
参考答案:
算术与逻辑运算
47.某十六进制浮点数A3D00000中最高8位是阶码(含1位阶符),尾数是
最低24位(含1位数符),若阶码和尾数均采用补码,则该浮点数的十进制真值是
-0.375×2^(-93)
48.设x为整数,x的真值为25,以下选项与x相等的有
参考答案:
反码二进制串为011001的数_补码二进制串为011001的数_原码二进制串为011001的数
49.采用补码数据表示的ALU中采用双符号位判断溢出时,直接使用被加数和
加数补码的符号位进行判断
参考答案:
错误
50.计算机主存容量8MB,分为4096个主存块,Cache数据区容量为64KB,
若Cache采用直接映射方式,则Cache的总行数为(只需要填写阿拉伯数字) 参考答案:
32
51.若某程序编译后生成的目标代码由A、B、C、D四类指令组成,它们在程
序中所占比例分别为20%、40%、20%、20%。

已知A、B、C、D四类指令的CPI分别为1、2、2、2。

现需要对程序进行编译优化,优化后的程序中A类指令条数减少了一半,而其它指令数量未发生变化。

假设运行该程序的计算机CPU主频为500MHZ。

优化后程序的MIPS为(保留到小数点后一位)
参考答案:
264.7
52.下面有关“中断”的叙述,正确的是()。

参考答案:
中断方式一般适用于随机出现的服务_CPU响应中断时暂停运行当前程序,自动转移到中断服务程序_为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保存操作
53.DRAM比SRAM慢,可能的原因包括
参考答案:
DRAM存储体行列地址线复用_DRAM读之前需要预充电_DRAM存储单元采用了双译码结构_DRAM需要刷新
54.下列属于衡量存储器技术指标的是
参考答案:
存储器带宽_存储周期_存取时间_存储容量
55.假定指令地址码给出的是操作数所在的寄存器的编号,则该操作数采用的寻
址方式是( )(单选)
参考答案:
寄存器寻址
56.下列关于RAM和ROM的叙述中,正确的是
参考答案:
RAM是易失性存储器,ROM是非失性存储器_RAM和ROM都采用随机存取的方式进行访问
57.假设某条指令的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄
存器编号为8,8号寄存器的内容为1200H,地址1200H中的内容为
12FCH,地址12FCH中的内容为3888H,地址3888H中的内容为
88F9H.则该操作数为( ) (单选)
参考答案:
12FCH
58.假设某条指令的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄
存器编号为8,8号寄存器的内容为1200H,地址1200H中的内容为
12FCH,地址12FCH中的内容为3888H,地址3888H中的内容为
88F9H.则该操作数的有效地址为( ) (单选)
参考答案:
1200H
59.下列寻址方式中,有利于缩短指令地址码长度的是()(单选)
参考答案:
隐含寻址
60.指令采用跳跃寻址方式的主要作用是( ) (单选)
参考答案:
实现程序的有条件、无条件转移
61.寄存器间接寻址方式中,操作数存放在()中(单选)
参考答案:
主存
62.下列属于指令系统中采用不同寻址方式的目的主要是()(单选)
参考答案:
缩短指令长度,扩大寻址空间,提高编程灵活性
63.程序控制类指令的功能是()(单选)
参考答案:
改变程序执行的顺序
64.相对于微程序控制器,硬布线控制器的特点是()(单选)
参考答案:
指令执行速度快,指令功能的修改和扩展难
65.以下四种类型指令中,执行时间最长的是() (单选)
参考答案:
SS型指令
66.某计算机字长32位,下列地址属性中属于按双字长边界对齐的是
参考答案:
存储器地址线低三位全部为0
67.已知A=0.1011,B= -0.0101,则[A+B]补为
参考答案:
0.0110
68.在定点运算器中,为判断运算结果是否发生错误,无论采用双符号位还是单
符号位,均需要设置___,它一般用异或门来实现
参考答案:
溢出判断电路
69.动态存储器刷新以()为单位进行
参考答案:

70.用若干片2K´4位的存储芯片组成一个8K´8位的存储器,则地址0B1FH所
在的芯片在全局的最大地址是
参考答案:
0FFFH
71.计算机系统中的存贮器系统是指
参考答案:
Cache、主存贮器和外存贮器
72.假定用若干块4K *4位的存储芯片组成一个8K*8位的存储器,则地址
0B1F所在芯片的最小地址是
参考答案:
0000H
73.浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步
骤。

设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位
(均包含2位符号位)。

若有两个数X = 2^7´29/32 ,Y= 2^5 ´5/8,则用浮
点加法计算X+Y的最终结果是
参考答案:
溢出
74.在定点二进制运算器中,减法运算一般通过______来实现
参考答案:
补码运算的二进制加法器
75.单符号位补码表示的两个同号数相加或异号数相减时,所得结果的符号位
SF和进位标志CF进行()运算为1时,表示运算的结果产生溢出
参考答案:
异或
76.某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目分
别为
参考答案:
16,16
77.字位结构为256Kx4位SRAM存储芯片,其地址引脚与数据引脚之和为
参考答案:
22
78.字长8位的某二进制补码整数为11011010,则该数的标准移码是
参考答案:
01011010
79.十进制数5对应的32位IEEE754 格式的机器数为()H (采用十六进制表
示,填写答案时不需要写最后的H)
参考答案:
40A00000
80.如果机器采用中断方式进行输入和输出,发生中断请求条件的是()。

参考答案:
一次DMA 操作结束_机器内部发生故障_一次 I/O 操作结束
81.描述PCI总线中基本概念正确的句子是()。

参考答案:
PCI 总线体系中有三种桥,它们都是PCI 设备_HOST 总线不仅连接主存,还可以连接多个CPU_桥的作用可使所有的存取都按CPU 的需要出现在总线上
82.设机器数字长8位(含1位符号位),若机器数DAH为补码,分别对其进行
算术左移一位和算术右移一位,其结果分别为
参考答案:
B4H,EDH
83.以下各机器数中,引入___数据表示可消除减法操作
参考答案:
补码
84.某IEEE754格式32位浮点数,若其对应的十六进制代码为ABE00000,则
浮点数的真值为
参考答案:
-1.75×2^(-40)
85.一台计算机对n个数据源进行分时采集,送入主存,然后分时处理。

采集
数据时,最好的方案是使用()。

参考答案:
n个指针的n个缓冲区
86.周期挪用方式常用于()方式的输入/输出中。

参考答案:
DMA
87.为了便于实现多级中断,保存现场信息最有效的办法是采用()。

参考答案:
堆栈
88.中断向量地址是()。

参考答案:
中断服务例行程序入口地址的指示器
89.采用DMA方式传送数据时,每传送一个数据就要用一个()时间。

参考答案:
存储周期
90.下面是有关MIPS架构的lw/sw指令数据通路设计的叙述正确的是( ) (多
选)
参考答案:
在lw/sw指令数搌通路中,ALU的控制信号一定为“add”(即ALU做加法)_数据存储器的“写使能”信号在lw指令执行时为“0”,在sw指令执行时为
“1”_寄存器堆的“写使能”信号在lw指令执行时为“1”,在sw指令执行时为“0”_在lw/sw指令数据通路中,一定有一个符号扩展部件用于偏移量的扩

91.下面是有关MIPS架构的R-型指令数据通路设计的叙述正确的是()(多
选)
参考答案:
执行R-型指令时,通用寄存器堆的“写使能”控制信号一定为“1”_在R-型指
令数据通路中,一定存在一条路径使ALU输出被送到某个寄存器_在R-型
指令数据通路中,一定有一个ALU用于对寄存器读出数据进行运算_在R-
型指令数据通路中,一定会有一个具有读口和写口的通用寄存器组
92.下列关于取指阶段指令流程的描述中,正确的是( ) (多选)
参考答案:
不同PC增量方式影响取指流程_取指流程包含取指和PC增量流程_CPU内总线结构影响取指流程
93.下列有关数据通路的叙述中,正确的是()(多选)
参考答案:
ALU属于操作元件,用于执行各类算术和逻辑运算_数据通路由若干操作元件和状态元件连接而成_数据通路执行的功能由控制部件送出的控制信号选择控制
94.存储器中地址号分别为1000#、1001#、1002#、1003的4个连续存储单
元,分别保存的字节数据是1A、2B、3C、4D,如果数据字长为32位,存储器采用的是小端对齐模式,则这4个存储单元存储的数据值应被解析为
参考答案:
4D3C2B1A
95.在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这种控制
方式属于______。

(单选)
参考答案:
异步控制
96.2^100 mod 7 =
参考答案:
2
97.存储字长是指
参考答案:
存放在一个存储单元中的二进制位数
98.主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是
参考答案:
提高存储系统访问速度
99.CPU可直接访问的存储器是
参考答案:
主存
100.32位处理器的最大虚拟地址空间为
参考答案:
4G
101.下列有关取指令操作部件的叙述中,正确的是()(多选)参考答案:
PC在单周期数据通路中不需要“写使能”控制信号_取指令操作的延时主要由存储器的取数时间决定_取指令操作可以和下条指令地址的计算操作同时进行
102.某型MIPS32指令架构的单周期CPU,其数据通路结构如下图【图片】执行指令sub rd, rs, rt时,应由控制器产生的控制信号PCSrc、regDst、aluSrc、memtoReg、RegWrite分别是( ) (单选)
参考答案:
0、1、0、0、1
103.在虚存、内存之间进行地址变换时,功能部件()将地址从虚拟(逻辑)地址空间映射到物理地址空间
参考答案:
MMU
104.在程序执行过程中,Cache与主存的地址映象是由
参考答案:
硬件自动完成
105.某计算机的存储系统由cache和主存组成。

某程序执行过程共访存2000次,其中访问cache缺失(未命中)100次,则该程序执行过程中Cache的命中率为
参考答案:
95%
106.在Cache的地址映射中,若主存中的任意一块均可映射到Cache内任意一行的位置上,则这种映射方法称为
参考答案:
全相联映射
107.关于奇偶校验的下列描述中,错误的是
参考答案:
可纠正1位错误_检测得到的无错结论可靠
108.在32位操作系统中,下列类型不占用8个字节的是
参考答案:
unsigned int_char_short int
109.采用虚拟存储器的主要目的是
参考答案:
扩大主存储器的存储空间,且能进行自动管理和调度
110.关于CRC校验的下列描述中,正确的是
参考答案:
检测得到的有错结论可靠_被校验的信息位K和校验位r之间的关系应该满足 k+r <= 2^r - 1
111.字长5位的待编码二进制有效数据为11011,对它进行CRC编码时采用的生成多项式代码为1011,则得到的CRC编码为
参考答案:
11011001
112.在IEEE 754浮点机器数中不出现的是
参考答案:
尾数中最高位的1_基数
113.对8位补码操作数A5H,进行二位算术右移后的十六进制结果为()H 参考答案:
E9
114.虚拟存储器中,程序执行过程中实现虚拟地址到物理地址映射部件(系统)是
参考答案:
操作系统和MMU配合完成
115.相联存储器是按( )进行寻址访问的存储器
参考答案:
内容
116.对字长为8位的二进制代码10001101,下列说法错误的是
参考答案:
如果代码为标准移码数,则其十进制真值为+115
117.执行算术右移指令的操作过程是
参考答案:
操作数的符号位不变,各位顺次右移1位,符号位拷贝至最高数据位
118.以下哪种情况能更好地发挥Cache的作用
参考答案:
程序具有较好的时间和空间局部性
119.假定主存按字节编址,cache共有64行,采用4路组相联映射方式,主存块大小为32字节,所有编号都从0开始。

问主存第3000号单元所在主存块对应的cache组号是
参考答案:
13
120.下列关于MMU的叙述中,错误的是()
MMU负责主存地址到Cache地址的映射
121.某计算机指令集中包含有RR型运算指令、访存指令Load、Store、分支指令Branch和跳转指令Jump。

若采用单周期数据通路实现该指令系统,若指令存储器和数据存储器的时延都是3ns;ALU时延为2ns;寄存器文件读写时延都是1ns。

在不考虑多路复用器、控制单元、PC、符号扩展单元和传输线路等延迟的情况下,该计算机时钟周期至少为()。

(单选)
参考答案:
10ns
122.某计算机字长32位,在执行指令的顺序寻址时,PC的增量值为()(单选)
参考答案:
4
123.PC存放的是下一条指令的地址,故PC的位数与()的位数相同
参考答案:
主存地址寄存器MAR
124.下列关于CaChe的说法中,错误的是()
参考答案:
读操作也要考虑CaChe与主存的一致性问题
125.下列关于CaChe的论述中,正确的是
采用直接映射时,CaChe无需使用替换算法
126.某计算机系统中,CaChe容量为512 KB,主存容量为256 MB,则CaChe 一主存层次的等效容量为
参考答案:
256 MB
127.下列关于Cache的描述中正确的是( )
参考答案:
Cache中存放正在处理的部分指令和数据
128.在下列因素中,与Cache的命中率有关的是( )
参考答案:
Cache块大小_替换算法_Cache的总容量
129.下列关于存储系统的描述中正确的是( )
参考答案:
当Cache未命中时,CPU以直接访问主存,而外存与CPU之间则没有直接通路_Cache和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理_每个程序的虚地址空间可以远大于实地址空间,也可以远小于实地址空间
130.假定有4个整数用8位补码分别表示r1=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位的寄存器中,则下列运算不会发生溢出的是
r2×r4_r1×r4_r1×r2
131.若采用双符号位补码运算,运算结果的符号位为10,下列结论中错误的是
参考答案:
产生了上溢_运算结果溢出,结果为正数
132.以下关于ALU的描述正确的是
参考答案:
能完成算术与逻辑运算
133.MIPS 32 指令集中 J 型指令执行完成后,程序计数器PC最低两位二进制数的值为( ) (只需要填写两位二进制数,两位数字间不能有空格)
参考答案:
00
134.当 -1 < x < 0时, [x]补=
参考答案:
2+x
135.某计算机采用双字节长指令,指令中形式地址字段8位,指令中的数据采用补码表示,且PC的值在取指阶段完成修改。

某采用相对寻址的指令的当前地址和转移后的目标地址分别为为2008和2001(均为10进制数),则该指令的形式地址字段的值为( )H (只需要填阿拉伯数字和大写字母,共需2位)
参考答案:
F7
136.在变址寻址方式中,若变址寄存器的内容是4E3CH,指令中给出的偏移量为63H,则数据的有效地址为()H(只需要填阿拉伯数字和大写字母,共需4位)
参考答案:
4E9F
137.下列寻址方式中,需要先通过计算获得有效地址,然后再访问主存的寻址方式是()(多选)
参考答案:
变址寻址_基址寻址_相对选址
138.设计指令格式时应该考虑的因素包括 ( ) (多选)
参考答案:
要求支持的地址字段数量_可供程序设计使用的通用寄存器数量_要求支持的指令数量和操作码设计方法_直接寻址要求访问的主存地址空间
139.下列关于TLB、cache和虚存页(Page)命中组合情况中,一次访存过程中可能发生的是( )
参考答案:
TLB未命中、cache命中、Page命中_TLB命中、cache命中、Page命中_TLB未命中、cache未命中、Page命中
140.下列RAID组中需要的最小硬盘数为3个的是()
参考答案:
RAID 3_RAID 5
141.下列RAID技术中采用奇偶校验方式来提供数据保护的是()参考答案:
RAID 5_RAID 3
142.在请求分页存储管理方案中,若某用户空间为16个页面,页长1 K B,虚页号0、1、2、3、4对应的物理页号分别为1、5、3、7、2。

则逻辑地址A2CH所对应的物理地址为( )H(只需填数字和字母,不需要在最后带H,如有字母一定要大写,字母之间以及字母和数字间不留空格)
参考答案:
E2C
143.关于一地址指令操作数的下列描述中,错误的是( ) (多选)
参考答案:
若有两个操作数,另一个操作数采用间接寻址_一定有两个操作数,另一个是隐含的_只能对该唯一地址码指定的操作数进行运算
144.假定指令地址码给出的是寄存器的编号,则该操作数采用的寻址方式可能是( )(多选)
参考答案:
寄存器间接寻址_变址寻址_寄存器寻址
145.下列寻址方式中,最适合处理数组访问的是 ( ) (单选)
参考答案:
变址寻址
146.下列选项中不会直接成为影响指令长度的是( )(单选)
参考答案:
通用寄存器的位数
147.计算机中表示地址时使用
参考答案:
无符号数
148.下列关于二地址指令的叙述中,正确的是( ) (单选)
参考答案:
运算结果通常存放在其中一个地址码所指向的位置
149.相对寻址方式中,操作数有效地址通过( )与指令地址字段给出的偏移量相加得到 (单选)
参考答案:
程序计数器的值
150.假定主存按字节编址,cache共有64行,采用直接映射方式,主存块大小为32字节,所有编号都从0开始。

问主存第3000号单元所在主存块映射到的cache行号是( )。

(本题中的数字都是十进制数,答案也填十进制数)
参考答案:
29
151.下列有关控制器各部件功能的描述中,正确的的是()(多选)
参考答案:。

相关文档
最新文档