基于小数分频的锁相环设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于小数分频的锁相环设计
彭进忠;王军成;莫亭亭;李章全
【期刊名称】《电子与封装》
【年(卷),期】2008(8)9
【摘要】锁相环电路广泛应用于现阶段集成电路芯片中,由于需要较高的输出频率解析度,小数分频的锁相环得到了越来越多的关注.但是小数分频调制器会引入较大的噪声,因此如何降低系统噪声、提供高性能相位噪声的锁相环成为现阶段研究的重要课题.文章给出了基于小数分频技术的锁相环设计与噪声分析,分析了各个主要模块的设计要求与优化方法.芯片在SMIC流片制造,采用了0.13μm逻辑工艺,从样片的测试结果来看,Sigma-Delta模块的噪声得到了较好的抑制,满足了预先的设计要求.
【总页数】4页(P15-18)
【作者】彭进忠;王军成;莫亭亭;李章全
【作者单位】上海交通大学微电子学院,上海,200240;中芯国际集成电路制造有限公司,上海,201203;中芯国际集成电路制造有限公司,上海,201203;上海交通大学微电子学院,上海,200240;上海交通大学微电子学院,上海,200240
【正文语种】中文
【中图分类】TN75
【相关文献】
1.基于小数分频数字锁相环LMX2471的扫频仪设计 [J], 袁三男;王绍徐
2.基于ADF4157的∑-△小数分频锁相环频率合成器设计 [J], 朱勇锋
3.基于MASH 2-1结构的小数分频锁相环的设计与实现 [J], 邓婉玲;郑学仁;刘伟俭
4.基于小数分频锁相环的低杂散频率源设计 [J], 闫冲;王强;李晓慧;马东磊
5.多芯片小数分频锁相环输出信号相位同步设计 [J], 徐砚天;黄晓敏;李浩明;王志宇;郁发新
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档