数字电子技术试卷A及答案
数字电子技术基础试题A卷
第 1 页 共 6 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。
2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。
3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。
4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。
5、按计数器中数值的增减分类,把计数器分为 、 和可逆计数器。
6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。
7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有条数据线和 条地址线。
8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。
9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。
二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要班级 姓名 学号 ――――――装――――――――――订――――――线―――――――――――第 2 页 共 6 页知道其中一种,便可推出其它两种。
( )2、一个逻辑函数的所有最小项之积为1。
( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。
( )4、TTL 门电路能带同类门的个数称为噪声容限。
( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。
( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。
( )三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +· ,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。
数字电子技术考试试题A(定稿)
第二学期《数字电子技术》考试试卷(A 卷)(闭卷 时间120分钟)一、填空题(每空1分,共15分)1、十进制数73.75的二进制数为__1001_001________,8421BCD 码为_01110011,01110101___________________2、当TTL 与非门的输入端悬空时相当于输入为 电平。
3、在数字电路中,不论哪一种逻辑门电路,其中的关键器件是MOS 管或BJT ,它们均可以作为_________器件。
4、时序逻辑电路在CP 脉冲作用下,由无效状态自动回到有效序列称为电路具有_________。
5、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了________________和增强带负载的能力。
6、当七段显示译码器的输出为高电平有效时,应选用共_____极数码管。
7、用4个触发器可以存储________位二进制数。
题 号 一 二 三 四 五 总分 得 分阅卷人院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------得分8、如果对键盘上108个符号进行二进制编码,则至少要______位二进制数码。
9、时序逻辑电路分为同步时序和_____________两大类。
10、几个集电极开路与非门(OC 门)输出端直接相连,配加负载电阻后实现_______功能。
11、表达式C B C B A F +=能否产生竞争冒险 (可能/不可能)。
12、表达式C AB F +=,用与非门实现的表达式是 。
13、一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过 ms 可转换为4位并行数据输出。
数字电子技术期末试卷标准答案及评分标准(A卷)
班级:__________ 学号: __________姓名: __________阅卷教师: _____________ 成绩: _______________一、判断题(将答案添入下表,每题1分,共10分。
正确选“√”,错误选“×”) 1 2 3 4 5 6 7 8 9101.在时间和幅度上都断续变化的信号是数字信号,因为说话时语音是断续的,所以是数字信号。
( )2.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
( ) 3.N 变量逻辑函数全部2N 个最大项之积恒等于1。
( ) 4.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
( )。
5.TTL 集电极开路门输出为1时由外接电源和电阻提供输出电流。
( ) 6.异步时序电路是指的各级触发器类型不同的电路。
( )7.D 触发器的特征方程Q n+1=D ,而与Q n 无关,所以,D 触发器不是时序电路。
( ) 8.D/A 转换器的最大输出电压的绝对值可达到基准电压V REF 。
( )9.施密特触发器可用于将正弦波变换成三角波。
( )10.SRAM 是指静态RAM ,DRAM 是指动态RAM ;对相同容量的SRAM 和DRAM 而言,前者造价高,响应速度也快。
( )二、试将下列函数化为最简与或形式(10分,每题5分,要有解题步骤,否则不给分)(1)D C B A D C B A D B A AD Y +++=(2)化简逻辑函数D C B A BCD A D C B A D C B A F ⋅⋅++⋅⋅=),,,(;给定约束条件:0=+++⋅+⋅++⋅D C B A D ABC ABCD D C B A D C AB D C B A CD B A三、已知电路如图所示,写出F1、F2、F3、F 与输入变量A 、B 、C 、D 之间的逻辑表达式。
(本题10分)阅卷教师: _____________ 成绩: _______________四、设计一个能被2 或3 整除的逻辑电路,其中被除数A、B、C、D是8421BCD编码。
2套 《数字电子技术》期末考卷+答案
第 1 页 共 12 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。
2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。
3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。
4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。
5、按计数器中数值的增减分类,把计数器分为 、和可逆计数器。
6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。
7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。
8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。
9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。
二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。
( )2、一个逻辑函数的所有最小项之积为1。
( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。
( )4、TTL 门电路能带同类门的个数称为噪声容限。
( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。
( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。
( ) 三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +·,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C 2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。
(完整版)数电试题及答案
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
数字电子技术试卷A及答案
1一、单项选择题(每题2分,共20分)1.将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52.按以下方法处理CMOS 或非门多余输入端,正确的是( C )A )接电源正极B )悬空C )通过10K Ω电阻接地 D) 以上三种方法都不对3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )A )4-7线译码器B )4-5线译码器C )4-2线译码器D )4-1线译码器4.下列各门电路中,输出端可直接直连,实现线与的是( B )A )一般TTL 与非门B )集电极开路TTL 与非门C )一般CMOS 与非门D )一般TTL 或非门5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输2入端。
设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )A )1101B )1110C )1011D )01116.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )A )24B )12C )8D )47.如下图中电路的名称是( D )A )单稳态电路B )JK 触发器C )施密特电路D )多谐振荡器8.已知函数D C B A Y ++=)(,则其反函数为( B )A )D CB DC A + B )D C B A ++ C )AC D AB + D )D B C A +9.可实现逻辑函数A Y =的是( D )A ) A A ⋅B ) A A +C )0⊕AD )1⊕A310.在倒T 形电阻网络D /A 转换器中,n n REFo D V V 2-=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )伏。
A )3210-B ) 210-C ) 3210D ) 210 二、填空题:(24%)1.与十六进制(2D )16对应的二进制数是(101101)2 。
(完整word版)数电试题及答案
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷题号 一 二 三 四 五 六 七 八 九总成绩得分一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1A B C F 0 0 0 0 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 0 1 1 0 01 1 1 19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
数字电子技术试卷和答案
数字电子技术试卷和答案(总59页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD码,其十进制为861 。
3.逻辑代数的三种基本运算是与,或和非。
4.三态门的工作状态是0 , 1 ,高阻。
5.描述触发器逻辑功能的方法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。
6.施密特触发器的主要应用是波形的整形。
7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。
8.实现A/D转换的主要方法有,,。
二.判断题(10)1.BCD码即8421码(错)2.八位二进制数可以表示256种不同状态。
(对)3.TTL与非门与CMOS与非门的逻辑功能不一样。
()4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
(对)5.计数器可作分频器。
(对)三.化简逻辑函数(14)1.用公式法化简--+++=ADDCEBDBAY,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
数字电子技术基础A卷参考答案及评标
铜 陵 学 院2007-2008学年第2学期《数字电子技术基础》考试试卷(A 卷)参考答案与评分细则一、填空题(每空1分,共20分)1、时间,幅值2、 27,1B3、 A ,04、 BCD ,8421BCD5、 加法,减法6、 同步,异步7、 1024,4,8 8、 与阵列,或阵列 9、 与,或,非二、判断题(第小题2分,共12分)1、3、5正确,2、4、6错误三、选择题(每小题3分,共18分)1、③;2、①;3、④;4、④;5、②;6、①。
四、分析题(共50分) 1、(6分)解: C B A B A C A B A C B A B A C B A F +++=+++=)(B A B AC B F F ++==2、(8分)解:由电路图易得逻函为:B A B B A C B A B B A C B A Y +=++=+++++= 由简化逻函可得真值表为:00 01 11 100 1ABCF 1 1110 1姓名 班级 ―――――――――装――――――――――订―――――――――线―――――――――――0100 0101 0110 0111 100010011010101111001101111011110000 0001 0010 0011 A B Y 0 0 1 0 1 1 1 0 1 1 1显然,该电路具有与非逻辑功能。
3、(6分) 解: 4、(6分)解:解:八选一数据选择器的出入关系为:126012501240123012201210120012A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A Y +++++++=需实现的逻函表达式为:C B A C B A ACZ ++=若令Z Y D D C A B A A A i =====,,,,012,则比较以上两表达式易知:0,164307521========D D D D D D D D 。
数字电子技术春季A卷答案
2、密封线左边请勿答题,密封线外不得有姓名及相关标记。
年级 :
线
封-
密-
学院:
-------------------------------------------------
得分
一、 填空题(每空 0.5 分,共 10 分)
1、逻辑等式 F = AC + BC + D 的对偶式是 F* = ABC + AD + CD ; 反演式是 F = ABC + AD + C D (均化成最简“与或”式)。
姓名 :
学号:
第1页共8页
PDF 文件使用 "pdfFactory Pro" 试用版本创建
6、设计模值为 61 的二进制计数器和十进制计数器分别需要 6 级和 8 级触
发器。一个五位二进制加法计数器,由 00000 状态开始,问经过 109 个输入脉冲后,
此计数器的状态为 1101 。
(D)7
8、在下列器件中,不属于时序逻辑电路的是 (B) 。
(A)移位寄存器
(B)数据选择器
(C)顺序脉冲发生器
(D)序列信号发生器
9、石英晶体多谐振荡器的输出脉冲频率取决于 (C) :
(A)电路 RC 参数大小
(B)组成振荡器的门电路的平均传输时间
(C)晶体的固有频率 f0
(D)晶体的固有频率 f0 和 RC 参数值
专业:
年级 :
得分
六、下图所示为一可变进制计数器。该计数器由 4 个 JK 触发器, 一个 3 线-8 线译码器 T330 和一个 4 选 1 数据选择器 T1153 组成( S
为片选端)。T330 输出表达式为 Y0 = E A2 A1 A0 ;L;Y7 = EA2 A1 A0 ,式中
数电试题及答案(共11套)
《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A A , =⊕1A 。
2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。
3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。
6、一个四选一数据选择器,其地址输入端有 2 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
数字电子技术考试卷及答案 (5)
七、(本题12分)画出用74161的异步清零功能构成的80进制计数器的连线图。
八、(本题15分)用D触发器设计一个按自然态序进行计数的同步加法计数器。
要求当控制信号M=0时为5进制,M=1时为7进制(要求有设计过程)。
7《数字电子技术基础》期末考试A卷标准答案及评分标准8910北京航空航天大学2004-2005 学年第二学期期末《数字数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2007年1月18日班号学号姓名成绩《数字电路》期末考试A卷注意事项:1、答案写在每个题目下面的空白处,如地方不够可写在上页背面对应位置;2、本卷共5页考卷纸,7道大题;((a)74LS85四、逻辑电路和各输入信号波形如图所示,画出各触发器Q 端的波形。
各触发器的初始状态为0。
(本题12分)五、由移位寄存器74LS194和3—8译码器组成的时序电路如图所示,分析该电路。
(1)画出74LS194的状态转换图;(2)说出Z 的输出序列。
(本题13分)CP CP六、已知某同步时序电路的状态转换图如图所示。
(1)作出该电路的状态转换表;(2)若用D触发器实现该电路时写出该电路的激励方程;(3)写出输出方程。
(本题15分)七、电路由74LS161和PROM组成。
(1)分析74LS161的计数长度;(2)写出W、X、Y、Z的函数表达式;(3)在CP作用下。
分析W、X、Y、Z端顺序输出的8421BCD码的状态(W为最高位,Z为最低位),说明电路的功能。
(本题16分)《数字电子技术基础》期末考试A卷标准答案及评分标准一、1、按照波形酌情给分。
北京航空航天大学2005-2006 学年第二学期期末《数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2006年7月12日班号学号姓名成绩N图712Q Q Y(状态转换、设计过程和步骤对得10分,化简有误扣3-5分)七、MN=00时,是5进制,显示最大数字为4;MN=01时,是6进制。
数字电子技术试题库及答案解析
数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。
A .15B .8C .7D .17. 随机存取存储器具有( )功能。
A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。
9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。
数字电子技术模拟试题与解答A
4、下列逻辑电路中,不是时序逻辑电路的是(A )。 、下列逻辑电路中,不是时序逻辑电路的是( (A)只读存储器 只读存储器ROM; (B) 序列信号发生器; 序列信号发生器; 只读存储器 ; (C)计数器; 计数器; (D) D触发器。 触发器。 计数器 触发器 对于J 触发器,输入J=1,K=1,CP J=1,K=1,CP脉冲作用后触发 5、对于J-K触发器,输入J=1,K=1,CP脉冲作用后触发 器的状态为( 器的状态为( B )。 (A) 1; (B) Q n ; d; Z。 (C) d; (D) Z。 6、8421BCD码( B ) 、 码 (A) 编码方案不是唯一的: 编码方案不是唯一的: (B)最低位为 对应奇数 最低位为1对应奇数 最低位为 (C) 最低位为 对应奇数 最低位为0对应奇数 (D)0111代表 代表9 代表 7、图中 触发器实现逻辑功能为(D )。 触发器实现逻辑功能为( 、图中JK触发器实现逻辑功能为 (A)或非门; (B)与非门; )或非门; )与非门; (C)异或门; (D)Tˊ触发器 )异或门; ) ˊ
X 0 1 Q1Q0 00 01/0 01 10/0
n+1 0
X/Z Q1Q0
0/0 01 1/0
11 11/0 00/1
10 10/0 11/0
0/0
00 1/1 11 0/0
10 1/0
0/0
00/0 01/0
Z = XQ1Q0 Q
= XQ0 + XQ0
D0 = XQ0 + XQ0
Q1n+1 = XQ1Q0 + XQ1 +Q1Q0 D 1= XQQ0 + XQ1+QQ0 1 1
CO = Y 3Y 5Y 6Y 7 = ∑m(3,5,6,7)
《数字电子技术基础》期末试卷A答案
《数字电子技术基础》期末试卷(A)答案: 学号: 专业班级: 总成绩:一、客观题:请选择正确答案,将其代号填入( );(本大题共10小题,每空2分,共20分)⒈当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将就是:A.与非门及或非门;B.与门及或门;C.或门及异或门;D.与门及或非门.( B )⒉在如下所列4种门电路中,与图示非门相等效的电路就是:( B )⒊已知,则函数F与H的关系,应就是:( B )A.恒等;B.反演;C.对偶;D.不确定.⒋若两个逻辑函数恒等,则它们必然具有唯一的:( A)A.真值表;B.逻辑表达式;C.电路图;D.逻辑图形符号.⒌一逻辑函数的最小项之与的标准形式,它的特点就是:( C)A.项数最少;B.每个乘积项的变量数最少;C.每个乘积项中,每种变量或其反变量只出现一次;D.每个乘积项相应的数值最小,故名最小项.⒍双向数据总线可以采用( B )构成。
A.译码器;B.三态门;C.与非门;D.多路选择器.⒎在下列逻辑部件中,不属于组合逻辑部件的就是( D )。
A.译码器;B.编码器;C.全加器;D.寄存器.⒏八路数据选择器,其地址输入端(选择控制端)有( C )个。
A.8个B.2个C.3个D.4个⒐为将D触发器转换为T触发器,如图所示电路的虚线框内应就是( D )。
A.或非门B.与非门C.异或门D.同或门⒑为产生周期性矩形波,应当选用( C )。
A.施密特触发器B.单稳态触发器C.多谐振荡器D.译码器二、化简下列逻辑函数(每小题5分,共10分)⒈用公式法化简逻辑函数:⒉用卡诺图法化简逻辑函数:Y(A,B,C,D)=∑m(2 ,3,7,8,11,14)给定约束条件为m0+m5+ m10+m15 =0三、非客观题(本题两小题,共20分)⒈如图所示为三输入变量的或门与与门的逻辑图。
根据两种不同的输入波形(见图b),画出Y1、Y2的波形。
(本题共8分,每个Y1、Y2各2分)解:2.某一组合逻辑电路如图所示,试分析其逻辑功能。
数字电子技术试题库及答案学霸专用,用了都说好
数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,以下接收端收到的校验码中,〔 A 〕是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是〔 B 〕A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在以下逻辑电路中,不是组合逻辑电路的是〔 D 〕A、译码器B、编码器C、全加器D、存放器4、以下触发器中没有约束条件的是〔 D 〕A、根本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成 D 。
A.多谐振荡器B.单稳态触发器C.施密特触发器触发器6、编码器〔A 〕优先编码功能,因而〔 C 〕多个输入端同时为1。
A、有B、无C、允许D、不允许7、〔 D 〕触发器可以构成移位存放器。
A、根本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是〔 A 〕电路A、并行比拟型B、串行比拟型C、并-串行比拟型D、逐次比拟型9、某触发器的状态转换图如下图,该触发器应是( C )A.J-K触发器B.R-S触发器C.D触发器D.T触发器10.〔电子专业作〕对于VHDL 以下几种说法错误的选项是〔A 〕VHDL程序中是区分大小写的。
一个完整的VHDL程序总是由库说明局部、实体和结构体等三局部构成C VHDL程序中的实体局部是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚结构体是描述元件内部的结构和逻辑功能组:1、微型计算机和数字电子设备中最常采用的数制是-------------------------------- 〔 A 〕A.二进制B.八进制C.十进制D.十六进制2、十进制数6在8421BCD码中表示为------------------------------------------------- 〔 B 〕C.0111D.1000__3、在图1所示电路中,使Y A的电路是--------------------------------------------- 〔A〕1A.○1B.○2C. ○3D.○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------ 〔 D 〕A.单稳态触发器B.施密特触发器C. D触发器D.多谐振荡器5、多谐振荡器有------------------------------------------------------------------------------- 〔C 〕A.两个稳态B.一个稳态C. 没有稳态D.不能确定6、输入A、B和输出Y的波形如以下图所示,那么对应的逻辑门电路是-------〔 D 〕A.与门B.与非门C. 或非门D.异或门7、以下电路中属于时序逻辑电路的是------------------------------------------------------ 〔B 〕A.编码器B.计数器C. 译码器D.数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------〔 A 〕A.延迟B.超前C.突变D.放大9、以下哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路-------------------------------------------------------------------------------- 〔 C 〕A.RS触发器B.JK触发器C. D触发器D.T触发器10、电路和波形如以下图,正确输出的波形是----------------------------------------------- 〔 A 〕A.○1B.○2C. ○3D.○4C组:1.十进制数25用8421BCD码表示为A。
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为: 、 和 。
4 . 主从型JK 触发器的特性方程 = 。
5 . 用4个触发器可以存储 位二进制数。
6 . 存储容量为4K×8位的RAM 存储器,其地址线为 条、数据线为 条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( )图。
图 12.下列几种TTL 电路中,输出端可实现线与功能的电路是( )。
A 、或非门B 、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术试卷A答案
第1页共8页
姓名:
学号:
得分
二、选择题(共 10 小题,每小题 2 分,共 20 分)
Q2n Q3n
⎪⎩Q3n+1 = Q2nQ1nQ3n + Q1nQ3n
3) 输出方程 Y: (2 分)
Q1n Q2n Q3n
/0
/0
000 001 011
/1
/0
100 110 111
/0
/1
/1
010
/1
101
Y = Q1n
4) 列状态转换表如下:(令 Q1n Q2n Q3n =000)
Q1n Q2n Q3n
解: W = ∑m (5, 11, 12, 14) X = ∑m (2, 4, 7, 8, 10, 13) Y = ∑m (0, 6, 7, 9, 13, 15) Z = ∑m (0, 1, 3, 4, 5, 8, 9, 10, 12, 13, 14, 15)
在 CP 作用下,由 WXYZ 组成的 8421BCD 码依次输出 3.141592653589793….. 即:是一个π常数存储器。
1、下列说法正确的是 C
。
(A)若 X+Y=X+Z,则 Y=Z
(C)若 X+Y=X+Z,且 XY=XZ,则 Y=Z
(B)若 XY=XZ,则 Y=Z (D)以上说法都不对
2、下列各门电路中 D
的输出端不可以并联使用;
(A)CMOS OD 门
数字电子技术A
数字电子技术A单选题十进制数3.625的二进制数和8421BCD码分别为( )A.11.11 和11.001B.11.101 和0011.011000100101C.11.01 和11.011000100101D.11.101 和11.101正确答案:B下列几种说法中错误的是( )A.任何逻辑函数都可以用卡诺图表示B.逻辑函数的卡诺图是唯一的。
C.同一个卡诺图化简结果可能不是唯一的D.卡诺图中1的个数和0的个数相同。
正确答案:D和TTL电路相比,CMOS电路最突出的优点在于( )A.可靠性高B.抗干扰能力强C.速度快D.功耗低正确答案:D为了把串行输入的数据转换为并行输出的数据,可以使用( )A.寄存器B.移位寄存器C.计数器D.存储器正确答案:B单稳态触发器的输出脉冲的宽度取决于( )A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值正确答案:C为了提高多谐振荡器频率的稳定性,最有效的方法是( )A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器D.保持环境温度不变正确答案:C已知时钟脉冲频率为fcp,欲得到频率为0.2fcp的矩形波应采用( )A.五进制计数器B.五位二进制计数器C.单稳态触发器D.多谐振荡器正确答案:AA.5VB.2VC.4VD.3V正确答案:BA.B.C.D.正确答案:CA.F3=F1F2B.F3=F1+FC.F2=F1F3D.F2=F1+F3 正确答案:BA.B.C.D.正确答案:CA.B.C.D.正确答案:BA.4.5VB.-4.5VC.4.25VD.-8.25V正确答案:B用1K×4位的DRAM设计4K×8位的存储器的系统需要的芯片数和地址线的根数是( )A.16片,10根 B.8片,10根 C.8片,12根 D.16片,12根正确答案:CA.与非B.同或C.异或D.或正确答案:BA.B.C.BC+AD+BDD.正确答案:D在下列逻辑部件中,不属于组合逻辑部件的是____A.译码器B.编码器C.全加器D.寄存器正确答案:D八路数据选择器,其地址输入端(选择控制端)有____个A.8B.2C.3D.4正确答案:CA.或非门B.与非门C.异或门D.同或门正确答案:D一位十进制计数器至少需要____个触发器。
数字电子技术试题及答案
数字电子技术试题及答案### 数字电子技术试题及答案#### 一、选择题1. 数字电路中,最基本的逻辑关系是:- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案: A2. 以下哪个不是数字电子技术中的逻辑门:- A. AND门- B. OR门- C. NOT门- D. ADD门答案: D3. 在数字电路中,触发器的主要用途是:- A. 存储信息- B. 放大信号- C. 转换信号- D. 滤波答案: A4. 以下哪个是组合逻辑电路的特点:- A. 有记忆功能- B. 无记忆功能- C. 需要时钟信号- D. 需要电源答案: B5. 在数字电路中,一个二进制数“1010”转换为十进制数是:- A. 8- B. 10- C. 14- D. 16答案: C#### 二、简答题1. 简述数字电路与模拟电路的区别。
- 数字电路主要处理数字信号,以二进制形式表示,具有离散性、抗干扰性强、易于集成等特点。
模拟电路则处理模拟信号,以连续变化的电压或电流表示,适合处理连续变化的物理量。
2. 解释什么是二进制数,并给出一个例子。
- 二进制数是一种数制,使用两个数字0和1来表示所有数值。
例如,二进制数“1101”表示十进制数13。
3. 描述一个基本的逻辑门如何工作。
- 一个基本的逻辑门,如AND门,接收两个或多个输入信号,并根据其逻辑功能产生一个输出信号。
例如,AND门只有在所有输入都为高电平时才输出高电平。
#### 三、计算题1. 给定逻辑表达式 Y = A'B + AB',求当A=0, B=1时的Y值。
- 首先计算A'和B'的值,A' = 1,B' = 0。
然后将这些值代入表达式,Y = 1*1 + 0*0 = 1。
2. 一个4位二进制计数器从0000开始计数,求它第10次计数后的二进制状态。
- 4位二进制计数器的计数序列是0000, 0001, 0010, 0011, 0100, 0101, 0110, 0111, 1000, 1001。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
1
一、单项选择题(每题2分,共20分)
1.将二进制数(11011101.1)转换为十进制数是( A )
A) 221.5 B) 222.5 C) 223.5 D) 257.5
2.按以下方法处理CMOS 或非门多余输入端,正确的是( C )
A )接电源正极
B )悬空
C )通过10K Ω电阻接地 D) 以上三种方法都不对
3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )
A )4-7线译码器
B )4-5线译码器
C )4-2线译码器
D )4-1线译码器
4.下列各门电路中,输出端可直接直连,实现线与的是( B )
A )一般TTL 与非门
B )集电极开路TTL 与非门
C )一般CMOS 与非门
D )一般TTL 或非门
5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输
2
入端。
设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )
A )1101
B )1110
C )1011
D )0111
6.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )
A )24
B )12
C )8
D )4
7.如下图中电路的名称是( D )
A )单稳态电路
B )JK 触发器
C )施密特电路
D )多谐振荡器
8.已知函数D C B A Y ++=)(,则其反函数为( B )
A )D C
B D
C A + B )
D C B A ++ C )AC D AB + D )D B C A +
9.可实现逻辑函数A Y =的是( D )
A ) A A ⋅
B ) A A +
C )0⊕A
D )
1⊕A
3
10.在倒T 形电阻网络D /A 转换器中,n n REF
o D V V 2
-
=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )
伏。
A )3210-
B ) 210-
C ) 3
2
10
D ) 210 二、填空题:(24%)
1.与十六进制(2D )16
对应的二进制数是
(101101)2 。
2.如图(1)所示,则Y= 。
=1
=1
&
o
A B
C
D
Y
图(1)
3.如图(2)示电路为反相器电路,当三极管处于截止状态时,输出为高电平,假设二极管的正向导通压降为0.7V,输出的高电
平为 3.7 伏。
A1 A0Y0 Y1 Y2 Y3
0 0
0 1
1 0
1 1
图(2)图(3)
4.如图(3)将二进制译码器的真值表补充完整,已知输出为低电平有效,A1A0=00时,Y0有效,A1A0=01时,Y1 有效,A1A0=10时,Y2 有效,A1A0 =11时,Y3有效。
4
5
5.由D 触发器转换为T 触发器时,则转换电路D= 。
6.在JK 触发器中,当J=K=1时,可实现 翻转 功能。
7.将3个三态门的输出接到同一条数据线上去,则在任何时刻应至少 2 个三态门输出处于高阻态。
8.n 个触发器构成的二进制计数器,其计数的最大容量是________。
三、化简下列逻辑函数:(8%)
(1)B AD CD B A Y +++=1(用公式法化简)
(2))15,14,13,12,10,9,8,6,4,1,0(),,,(2∑=
m D C B A Y (用卡诺图化简)
考
生
信息
栏
院(系) 班级 姓名 学号
…………………………………………装……………………订……………………线……………………………………
四、分析题:(34%)
1.由D触发器和T触发器组成的时序电路如图(4)所示,试画出在CP 脉冲作用下,Q 1和Q2的输出波形(设Q 1,Q 2的初始状态均为“0”)。
(8%)
图(4)
2.分析如图(5)所示电路的功能(要求画出状态转换图)。
(6%)
6
7
图(5)
74LS161
Q 0 Q 1 Q 2 Q 3 CT T CT P
CP
CR D 0 D 1 D 2 D 3
CO LD O
O
O
&
cp
1
3.如图(6)(a)是一个反相输出的施密特触发器,已知Vi波形,画出图(b)中Vo波形。
(5%)
Vi
VT-
V o
(a)(b)
图(6)
4.逻辑电路如图(7)所示,试写出逻辑式,并化简之。
(6%)
8
9
1
&
&
A B F
≥1&
&
C
图(7)
5.如下图所示的电路(设初始状态Q1、Q2为0),要求:(9%)
(1)写出触发器驱动方程及状态方程;
(2)画出状态转换图,说明其功能;
(3)画出4个CP 作用下的时序图。
五、设计题:(22%)
10
1.用3线—8线译码器74LS138实现下列函数:(要求写出变换过程)(10%)
)
)((21C A B A Z AC BC AB Z ++=++=
74LS138
Y 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7
A 0 A 1 A 2 O
O
O O O O O O O ST B ST C ST A
O
11
2. 用下降沿触发的D 触发器设计同步时序电路,电路状态图如下图所示。
(要求写出设计过程)(12%)
n n n Q Q Q 210 000 001 011
100 110 111
09级电子信息工程专业《数字电子技术》期末试卷(A )
参考答案
一、选择题:
1、A
2、C
3、A
4、B
5、B
6、C
7、D
8、B
9、D 10、B
二、填空题:
/Y
/0 /0
/0 /0
/0
/1
12 1、(101101)
2、D C B A Y )(⊕⊕=
3、反相器;截止;3.7V ;
4、
5、n Q T D ⊕=
6、翻转
7、两个
8、n 2
三、(1)B CD A Y ++=1 A 1 A 0 Y 0 Y 1 Y 2 Y 3
0 0 0 1 1 1
0 1 1 0 1 1
1 0 1 1 0 1
1 1 1 1 1 0。