低功耗格雷码计数器ASlC设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

低功耗格雷码计数器ASlC设计
李镇
【期刊名称】《工业控制计算机》
【年(卷),期】2015(000)008
【摘要】A Low-power,High-reliability chip is designed as a Gray code counter working in industrial rotary encoder system.The methods of multi-level quiescence and clock gating provide a battery life of 5~10 years,with an average power consumption lower than 30μA.Clock calibration and code distance filter are applied to deal with the frequency drift of RC clock and Gray code instability,respectively.Though designed under 0.25μm,2.5V process,the use of dual-edge triggered register,instead of standard
DFF,makes the circuit also suitable for 1.8V power supply voltage.%针对工
业用旋转编码器圈数计量需求,设计了一种低功耗、高可靠性的格雷码计数器芯片。

采用多级休眠唤醒模式配合时钟门控,保证平均工作功耗小于30μA,电池供电续航5~10年。

针对RC时钟频率漂移,格雷码信号不稳定等问题,引入了时钟校
准和码距滤波方式加以解决,增强了系统的可靠性。

采用双时钟沿触发寄存器取代标准D触发器的设计,保证了0.25μm 2.5V工艺电路,在1.8V供电条件下也可正常工作。

【总页数】4页(P17-19,22)
【作者】李镇
【作者单位】浙江大学超大规模集成电路设计研究所,浙江杭州 310027
【正文语种】中文
【相关文献】
1.格雷码计数器的低功耗分析与设计 [J], 叶卫东;谢建华
2.多位格雷码计数器的Verilog HDL描述方法 [J], 李慧静;刘慧文
3.奇产生器预置型格雷码计数器的GAL实现 [J], 李正生;马文彦;闫杰
4.二进制计数器型真格雷码计数器及其多路测时 [J], 李正生;马文彦;闫杰
5.基于低功耗双边沿JK触发器的异步减法计数器和可逆计数器设计 [J], 王芳;唐骞;陈偕雄
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档