基于AD9851的正弦信号发生器设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于AD9851的正弦信号发生器设计
挺直数字频率合成DDS(Direct Digital Syndaesis)是实现数字化的一项关键技术,广泛应用于电信与仪器领域DDS通常是在或内设置规律实现的,但因为DDS输出受到D/A转换器的速率及D/A转换后I/V转换中运放的带宽增益和响应时光的限制,CPLD和FPGA内部实现计划在高频段信号幅值已不稳定。

因此,这里介绍一种基于DDS器件AD9851的设计计划。

2 AD9851简介
AD9851是公司采纳先进技术生产的具有高集成度的挺直数字频率合成器。

该器件频带宽、频率与相位均可控,内部频率累加器和相位累加器互相自立,32位调频字使得其在180 MHz的系统时钟下输出频率可达0.04 Hz的高辨别率。

设相位累加器的位数为N,相位控制字的值为FK,频率控制字的位数为M,频率控制字的值为FM,内部工作时钟为FC,终于合成信号的频率F 相位和θ分离为:
F=FMFC/2N,θ=2πFN/2M
AD9851的最高工作时钟为180 MHz,实际电路中,外部晶体的频率为25 MHz,由经内部集成的6倍频器和高速得到150 MHz的时钟信号,这样可减小高频辐射,提高系统的电磁兼容能力。

AD9851内部集成高速DDS和10 bit高速A/D转换器,故无需D/A转换和I/V,转换等简单影响DDS输出的单元。

3 系统总体设计计划
图1为系统设计框图。

为了产生调制信号,需要在FPGA内部实现低频段的DDS模块以产生正弦波(模拟调制AM和FM)和二进制基带码(数字调制ASK/FSK/PSK)。

因为AD9851输出的正弦信号存在谐波,因此需加一个无源滤波。

因为无源滤波的衰减特性,为使信号源的终于输出信号幅值稳定,系统需加一级AGC电路。

PGA程控采纳7611作为基准控制输出信号的幅度。

AM电路采纳模拟乘法器AD835构成,ASK调
第1页共3页。

相关文档
最新文档