(完整版)数电题库填空题整理复习

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

考点 一 进制转换
1、(11101001)2=( 233 )10=( E9 )16
2、二进制码11100001表示的十进制数为 ( 225 ) ,相应的8421BCD 码为 (001000100101 )。

3.(406)10= ( 010*********)8421BCD
十进制数(75)10的8421BCD 编码是 01110101 。

4.(00101101)2 = ( 45 )10 = ( 01000101 )8421BCD 。

5、(1001.0110)B=( 9.6 )H
6.(01101001)2=( 105 )10=( 69 )16
7、十六进制数(7E.5C )16等值的二进制数为(01111110.01011100)2,等值的八
进制数为(176.270)8
8(37)10=(100101)2=( 25 )16
9.(B4)16 ,(178)10, (10110000)2中最大数为(B4)16,最小数为_(10110000)2
10将十进制数287转换成二进制数是100011111;十六进制数是11F 。


11位十六进制数转化为二进制数有_20_位
12十进制数238转换成二进制数是_11101110_;十六进制数是_ EE _。

13.(33)10=( 21 )16=( 100001 )2
14. 将十进制数45转换成十六进制为 (2D)16 。

15二进制数A=1011010,B=10111,则A-B= 1000011 。

16十进制数228转换成二进制数是_(11100100)2_;十六进制数是_(E4)16 _.
考点2 触发器的种类及特征方程 重点
1.根据触发器功能的不同,可将触发器分成四种,分别是 RS 触发器、
JK 触发器、 T 触发器和 D 触发器。

对于上升沿触发的D 触发器,它的
次态仅取决于CP__上升_沿到达时___D___的状态。

2、D 触发器的特征方程为( n n D Q
=+1 ) ,JK 触发器的特征方程为 (n n n Q K Q J Q +=+1 ),T 触发器的特征方程为
RS 触发器的特性方程为Q n+1=n Q R S R S ⋅+;约束方程为_RS=0__。

若将D 触发器转换成T 触发器,则应令D= T Q n
⊕ 3、对边沿JK 触发器,若现态为0时,若要次态为1有K= 0 ,J= 1和 K= 1 ,J= 1 两种方法。

3.对边沿JK 触发器,若现态为1时,若要次态为1有K= 0 ,J= 1 和K= 0 ,
J= 0 两种方法。

4.对主从RS 触发器,若现态为1时,若要次态为1有R= 0 ,S= 1 和 R= 0 ,S= 0 两种方法。

5.欲将触发器置为“1”态,应使D R '= 1 , D S '= 0 。

6.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接 高 电平
考点3A/D 装换
1能将模拟信号转换成数字信号的电路,称为A/D ;而将能把数字信号转换成模拟信号的电
路称为 D/A 。

2逐次逼近型ADC 的数码位数越多,转换结果越(精确),但转换时间越 (长)。

3A/D 转换器以输出二进制代码的位数表示分解度的好坏,其位数越多说明量化
误差 越小 ,转换精度 越高 。

4.若要求D/A 转换器的精度要小于0.25%,至少应选___9_位的D/A 转换器。

5、 转换精度 和 转换速度 是A/D 、D/A 转换器的两个最重要的指标
6在A/D 转换器中性能最稳定、抗干扰能力最强的是 双积分型A/D 转换器 ,而转换速
度最快的是 并联型A/D 转换器 。

A/D 转换的一般步骤包括 采样 、 保持 、 量化 和编码。

6、对8位D/A 转换器,若V REF =8V ,当输入数字量为时(01100010)2时,
输出电压为 -3.062 V 。

7.4位DAC 中,基准电压=10V ,D 3D 2D 1D 0=1010时对应的输出电压为 -6.25V 。

8、已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高
于( 20 )kHz ;完成一次转换所用的时间应小于( 50μs )。

考点 4 TTL 门电路
8.在TTL 类电路中,闲置输入端可悬空,其等效于接 高 电平,而CMOS
类门电路的闲置输入端绝不允许 悬空 。

1. 除去高、低电平两种输出状态外,三态门的第三态输出称为高阻状态。

8.一个三态门如图1,
当E ′=____0______时,Y=)('AB 。

13.图1所示电路中,Y 1 =_CD AB CD AB +=⋅_;
Y 2 =_B A AB B A B A +=++))((_;Y 3 =_AB _; Y 4= C AB + 。

≥1 Y 2
≥1 & 1 1 A B Y 1 ◇ V C C A
B
C
A B Y 3 & =1 A B C Y 4
& ≥1 “1” & & ◇ D
3.图1.1中G 1和G 2为三态门,G 3为TTL 或非门。

若取R=100k Ω,则F= 0 ;而当R=100Ω时, F=)(''+''X B X A 。

图1.1 图1.2
4.某计数器状态转换图如图该电路为_五_进制计数器,它有三个无效状态,电路能自启动。

考点5概念题
1、逻辑函数有五种不同的表示方法:_逻辑函数表达式 、_真值表_、卡诺图 、
_逻辑图 __及波形图。

2RAM 与ROM
2.1半导体存储器根据存取方式(读写方式)可分为 RAM 和 ROM 二种类型
2.2 ROM 电路主要由 存储矩阵 、 地址译码器 、 输出缓冲器 三部分组
成。

只读存储器(ROM )按照数据写入方式特点不同,分成 掩模ROM 、PROM 、
EPROM 三种。

RAM 电路主ROM 称为只读存储器,其特点是数据信息一旦存入
后,只能读出,不能随意更改,断电后,信息 不会 丢失。

要由 地址译码
器 、 存储矩阵 、读/写控制电路(输入/输出电路)部分组成。

.RAM 是 可
读可写的随机 存储器,ROM 是 只读 存储器
3、触发_器是时序逻辑电路最基本的部件;_加法_器是最基本的算术运算部件。

4、移位寄存器既能 _存贮__数据,又能完成_移位__功能。

6、数值比较器的比较结果有:_大于__、_小于___、_等于_。

5数字信号的特点是在 时间上和 数值上都是断续变化的,其高电平和低电平常
用 1 和 0 来表示.把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作 正
逻辑赋值。

组合逻辑电路不存在输出到输入的_反馈_通路,因此其输出状态不影
响输入状态。

在逻辑电路中,三极管通常工作在 饱和 和 截止 状态。

3、基
本逻辑运算有 与、或、非 三种。

7.半加器和全加器有何不同:半加器做加位时不考虑来自低位的进位,而全加
器做加位时考虑来自低位的进位。

8常用的七段数码显示器有发光二极管(LED )显示器和 液晶显示器( LCD )
显示器 两种。

9将BCD 码翻译成十个对应输出信号的电路称为 4位BCD 码译码器 ,
它有 4 个输入端, 10 输出端。

时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电
数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路
6其他类型
1卡诺图中_相邻_项只有一个因子不同,同时_两__个_相邻_项可以合并为一项,
并消去__一___个因子。

2.卡诺图中 相邻 项只有一个因子不同,同时 2n 个 相邻项 项
可以合并为一项,并消去 n 个因子。

1. n 个变量的逻辑函数有__2n ___个最小项,任意两个最小项的乘积为__0
2. 逻辑函数AB B A F +⋅=,它的反函数表达式为 = B A B A +。

3. 对于4变量逻辑函数(变量为AB 、C 、D ),其最小项m 6的表达式为过 D BC A 。

4. 函数 AC AB C B A F +=),,(的最小项之和形式是 C B A C AB ABC ++。

5. 逻辑变量的异或表达式为:B A B A B A +=⊕。

6若各门电路的输入均为A 和B ,且A=1,B=0;则与非门的输出为___1___,
或非门的输出为__0___,同或门的输出为__ 0 __。

12. 把高电压作为逻辑0,低电平作为逻辑1的赋值方法称作 负 逻辑赋值。

一种电路
若在正逻辑赋值时为与门,则在负逻辑赋值时为 或非 门
2两个M 进制计数器,第一个高位接第二个的时钟端,第一个时钟端输入计数
脉冲,此计数器组成_M 2_进制计数器。

两个N 进制计数器,第一个高位接第二个的时钟端,第一个时钟端输入
计数脉冲组成___N 2____进制计数器
3、施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。

4、已知Intel 2114是1k×4位的RAM 集成电路芯片,它有(10)条地址线,(4)
条数据线。

6、有一八位倒T 型电阻网络DAC ,已知REF U =10V ,当输入10000000时输出
的电压值为( 5 )V 。

5.单稳态触发器有两个工作状态 暂态和 稳态 ,其中 暂态 是暂时的
7.多谐振荡器是一种波形 产生 电路,它没有稳态,只有两个 暂稳态 。

2. 若用触发器组成某六进制加法计数器,需要_3_个触发器,有_2_个无效状态。

6.若要构成七进制计数器,最少用 3 个触发器,它有 4 个无效状态。

4. 当数据选择器的数据输入端的个数为16时,则其地址码选择端应有 4 位。

7. 两片中规模集成电路16进制计数器串联后,最大计数容量为 256 。

8.三位二进制编码器有_8_个输入端;3个输出端。

五位二进制译码器有_5_个输
入端;_32_个输出端。

四位二进制编码器有 16 个输入端; 4 个输出
端。

5.有6条地址线和8条数据线的存储器有 512 个存储单元。

6.单稳态触发器有一个稳态和一个暂稳态,在触发脉冲作用下,它由稳转换到暂稳态,在暂稳态停留一段时间后,又自动返回到稳态。

1.存储器的存储容量是指存储单元的数目。

某一存储器的地址线为A14~
A0,数据线为D3~D0,其存储容量是32K×4位。

5.为了构成8K×32bit的RAM,需要 4 块2K×8bit的RAM,地址线的高 2 位作为地址译码的输入。

6某EPROM有8位数据线,13位地址线,则其存储容量为213×8(64KB)位。

1、一个译码器若有100个译码输出端,则译码器地址输入端至少有_7_个。

8、一个容量为256×4位的静态RAM,它的地址线为8 条。

6. 要构成17进制计数器最少需要 5个触发器。

≈ 1.1RC 。

7.由555定时器构成的单稳触发器,输出脉宽T
W
8.对于同步计数器74161,如果输入时钟是周期方波,在正常计数时,进位输
出保持高电平的时间为 1 个周期。

4.一个存储容量为4K×8的存储器,地址线有12 条,数据线有8 条。

相关文档
最新文档