总线形式接口电路原理图设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
在网络表中,以“[”和“]”将每个元件单独归纳为一项, 每项包括元件名称、标称值和封装形式;以“(”和“)”把 电气上相连的元件管脚归纳为一项,并定义一个网络名。
3.生成设计项目的网络表
对于存在多个原理图的设计项目,如层次电路图,一般要采用生 成设计项目网络表的方式产生网络表文件,这样能保证网络表文 件的完整性。
执行菜单“设计”→“设计项目的网络表”→“Protel”,系 统自动生成Protel格式的网络表,在工作区面板中可以打开网 络表文件(*.NET)。
生成元件清单
一般电路设计完毕,需要产生 一份元器件清单,以便于采购 与管理。
执行菜单“报告”→“Bill of Materials”,可以产生元件 清单,在【其它列】中可选择 输出的内容。图中给出了标号、 标称、描述、封装、库元件名 及数量等信息。
三、放置网络标号
1 具有相同网络标号的图件之 间在电气上是相通的。
2 通过执行菜单“放 置”→“网络标签”,系统 进入放置网络标号状态,默 认网络标号 “Netlabel1”,按键盘 上 的 < Ta b > 键 ( 或 者 在 放 置网络标号后直接双击网络 标号),系统弹出属性对话 框,可以修改网络标号名、 标号方向等。
2.放置总线入口
元件引脚与总线的连接通过总线入 口实现,总线入口是45°或135°倾 斜的短线段。
执行菜单“放置”→“总线入口”, 进入放置总线分支的状态,此时光 标上带着悬浮的总线入口线,将光 标移至总线和引脚引出线之间,按 空格键变换倾斜角度,单击鼠标左 键放置总线入口线,如图2-72所示。
生成网络表
参数一般默认,单击 确认完成设置
Байду номын сангаас
2.生成文档的网络表
在生成网络表前,必须在原理图中对所有的元件设置好元件 标号(Designator)和封装形式(Footprint)。
执行菜单“设计”→“文档的网络表”→“Protel”,系 统自动生成Protel格式的网络表,在工作区面板中可以打 开网络表文件(*.NET)。
单击图中的“报告”按钮,屏幕弹出“报告预览”对话框,可以打印报告文件,也可以将文件 另存为电子表格形式(*.xls)、PDF格式(*.pdf)等。
单击图中的“输出”按钮,可以导出输出文件。
单击图中的“Excel”按钮,可以输出Excel文件。
感谢观赏
THANK FOR YOU WATCHING
演讲人姓名 演讲时间
总线形式接口电路原理图设计
一、总线与网络标号
所谓总线,就是代表数条并行导线的一条线。总线通常用于元件的数 据总线或地址总线上,其本身没有实质的电气连接意义,电气连接的 关系要靠网络标号来定义。利用总线和网络标号进行元器件之间的电 气连接不仅可以减少图中的导线,简化原理图,而且清晰直观。
使用总线来代替一组导线,需要与总线分支和网络标号相配合,总线 本身没有实质的电气连接意义,必须由总线接出的各个单一入口导线 上的网络标号来完成电气意义上的连接。
从违规信息中可以看出来,有三个错误 (Error)和1个警告(Warning),错误在于 C1的1脚、C2的1脚和C3的1脚没有驱动 信号,警告在于网络NetC2_2没有驱动信 号源,以上违规对于电路仿真来说影响很 大,而对于PCB设计来说是没有影响的, 可以忽略,故本电路没有违反设计规则。
执行菜单“项目管理”→“Compile Document 单管放大(最终).SCHDOC”, 系统自动检查电路,并弹出“Messages”对话框,显示违规信息,若没有违规地方, 输出的“Messages”对话框为空白。本例中的违规信息如图2-101所示。
具有相同网络标号的导线在电气上是连接的,这样做既可以节省原理 图的空间,又便于读图。
下面以下图所示电路为例介绍设计方法。
总线入口
网络标号 本例中要 求先放置 好各元件
普通导线 总线
二、放置总线
1.放置总线 在应用总线绘制原理图时,一般 先画元件管脚的引出线,然后再绘 制总线。 执行菜单“放置”→“总线”, 进入放置总线状态,将光标移至合 适的位置,单击鼠标的左键,定义 总线起点,将光标移至另一位置, 单击鼠标左键,定义总线的下一点, 如图2-71所示。连线完毕,单击鼠 标的右键退出放置状态。
3 将网络标号移动至需要放置 的对象上方,当网络标号和 对象相连处的光标变色,表 明与该导线建立电气连接, 单击鼠标左键即可放下网络 标号,将光标移至其它位置 可继续放置。
四、阵列式粘贴
上图中放置引脚引出线、总线分支和网络标号需重复8次,采用 阵列式粘贴,可以一次完成作,大大提高速度。
⑵连⑶辑粘鼠线执”贴⑸贴左⑷辑弹对⑴线标标和行→的将的键执”出话在、号拉网菜“内光起完行“框→元总P框络单复容菜设“标点成C件线选标“制1单定粘移,粘入U中号编”“粘贴4至单贴口要,放编贴队需 击及复复置队列网制制要 鼠连列”络的要粘 标”,
五、独立原理图电气检查
电气检查是按照一定的电气规则,检查已绘 制好的电路图中是否有违反电气规则的错误。 电气检查报告一般以错误(Error)或警告 (Warning)来提示。 对于不属于任何项目文件的独立原理图是不 能进行电气检查规则设置的,但仍可以使用 默认规则进行电气规则检查。下面以图2-15 所示的电路为例介绍独立原理图的电气检查, 独立原理图标志如图2-100所示。
相关文档
最新文档