《计算机组成原理》期末试卷样卷一
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《计算机组成原理》期末试卷样卷一
一.单项选择题(每小题3分,共60分)
1.目前的计算机,从原理上讲______。
A.指令以二进制形式存放,数据以十进制形式存放
B.指令以十进制形式存放,数据以二进制形式存放
C.指令和数据都以二进制形式存放
D.指令和数据都以十进制形式存放
2.有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为______。
A. 数值计算
B. 辅助设计
C. 数据处理
D. 实时控制
3.“与非”门中的某一个输入值为“0”,那么它的输出值______。
A. 为“0”
B. 为“1”
C. 取决于正逻辑还是负逻辑
D. 要取决于其他输入端的值
4.设寄存器位数为8位,机器数采用补码形式(含一位符号位)。对应于十进制数-27,
寄存器内为______。
A.27H
B.9BH
C.E5H
D.5AH
5.运算器的主要功能除了进行算术运算之外,还能进行______。
A. 初等函数运算
B. 逻辑运算
C. 对错判断
D. 浮点运算
6. CPU主要包括______。
A.控制器
B.控制器、运算器、cache
C.运算器和主存
D.控制器、ALU和主存
7.一个256KB的存储器,其地址线和数据线总和为______。
A.16
B.18
C.26
D.20
8.某计算机的字长16位,它的存储容量是64KB,若按字编址,那么它的寻址范围是______。
A. 0~64K-1
B. 0~32K-1
C. 0~64KB-1
D. 0~32KB-1
9. 在主存和CPU之间增加cache存储器的目的是______。
A. 增加内存容量
B. 提高内存可靠性
C. 解决CPU和主存之间的速度匹配问题
D. 增加内存容量,同时加快存取速度10.下列叙述不正确的是---。
A.计算机五大部件之间的连线都属于计算机的总线范畴
B.现代微机的总线结构是分层结构
C.PCI总线是一个与CPU有关的标准总线
D.接口通常是一块插在总线插槽中的印刷电路板
11.没有外存储器的计算机监控程序可以放在______ 。
A.RAM B.ROM C.RAM和ROM D.CPU
12. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。
A. SRAM
B. 闪速存储器
C. cache
D.辅助存储器
13. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。
A. 隐含寻址
B. 立即寻址
C. 寄存器寻址
D. 直接寻址
14.在CPU中,跟踪后继指令地址的寄存器是______。
A.指令寄存器
B.程序计数器
C.地址寄存器
D.状态条件寄存器
15.假设下列字符码中有奇偶位校验,但没有数据错误,采用偶校验的字符码是______。
A. 11001011
B. 11010110
C. 11000001
D. 11001001
16.堆栈寻址方式中,设A为累加器,SP为堆栈指示器,M SP为SP指示的栈顶单元。如果进栈操作的动作顺序是(A)→M SP,(SP)-1→SP。那么出栈操作的动作顺序应为______。
A.(M SP)→A,(SP)+1→SP
B.(SP)+1→SP,(M SP)→A
C.(SP-1)→SP,(M SP)→A
D.(M SP)→A,(SP)-1→SP
17.下面有关“中断”的叙述,______是不正确的。
A.一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求
B.CPU响应中断时暂停运行当前程序,自动转移到中断服务程序
C.中断方式一般适用于随机出现的服务
D.为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程
序,必须进行现场保存操作
18.在微型机系统中,外围设备通过______与主板的系统总线相连接。
A. 适配器
B. 设备控制器
C. 计数器
D. 寄存器
19.为了便于实现多级中断,保存现场信息最有效的方式是采用______。
A. 通用寄存器
B. 堆栈
C. 存储器
D. 外存
20.微程序控制器中,机器指令与微指令的关系是______。
A.每一条机器指令由一组微指令编成的微程序来解释执行
B.每一条机器指令由一条微指令来执行
C.一段机器指令组成的程序可由一条微指令来执行
D.一条微指令由若干条机器指令组成
二. 简答题(每小题10分,共40分)
1. 下图是某种型号SRAM 存储器的写入时序图. 其中CS 是片选信号,低电平有效;R/W 是读/写控制信号,当R/W低电平时,存储器按给定地址把数据线上的数据写入存储器.试指出其中的一处错误.
2.某计算机的指令格式如图所示: OP X D
15 10 9 8 7 0
图中 X 为寻址特征位,且X=0时,不变址;X=1时,用变址寄存器X1进行变址;X=2时,用变址寄存器X2进行变址;X=3时,相对寻址。设(PC )=1234H,(X1)=0037H,(X2)=1122H,请确定指令(用十六进制表示为4410H ) 的有效地址(用十六进制表示)。
3. 现有某种型号的CPU 如图1,其中有关的引脚如下:A0--A19是20条地址线,D0--D15是16条数据线,R/W 是读/写控制线;现有某种型号的SRAM 如图2,其中有关的引脚如下:A0--A18是19条地址线,D0--D7是8条数据线,R/W 是读/写控制线,CS 是片选信号线。试用上述器件构成一个1M*16位存储器。问
(1) 是否需要地址译码器?简述理由.
(2) 完成CPU 和SRAM 的硬件连接图.
4.某计算机的实验样机的部份原理框图如图所示。其模拟的指令系统有10条指令, 第一条指令LDA (R4),R5(R4寄存器的内容为存储器的地址,其内容存在R5寄存器中)的执行周期的流程如下所示。平均每条指令由4条微指令组成,其中有一条取指微指令是所有指令公用的。已知微指令长度为32位。问
(1) 第一条指令的两个操作数其寻址方式各是什么?
(2) 控制存储器容量是多少字节?
(2) 画出第二条指令ADD R4,R5(R4寄存器的内容加R5寄存器的内容,结果存
在R5寄存器中)的执行周期的流程,并列出相应的微操作控制信号
A0
A19
R/W
D0 D15 A0 A18 R/W D0 D7 CS