浅谈RISC技术

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

浅谈RISC技术发展状况及前景

摘要:精简指令系统计算机(简称RISC)的主要特点是CPU的指令集大大简化,用简单的指令来提高机器的性能,特别是提高CPU执行程序的速度。本文介绍了RISC技术的起源和它的技术要点,并介绍了它的优缺点,以及RISC技术的发展状况和应用前景。

关键词:RISC 技术要点优缺点发展状况应用前景

Abstract:Reduced instruction system computer (RISC) whose main characteristic is that the set of instructions of CPU is simpliftied , use simple simplifies the instructions to improve the performance of the machine, especially the speed of increase CPU execution procedures. The paper introduces the origin and the technical key points of RISC, and introduces its advantages and disadvantages, and status of development and application prospect.

Key words:RISC, the technical key points , advantages and disadvantages, status of development, application prospect

一、RISC技术的起源

传统的CISC结构(复杂指令系统计算机的简称)采用复杂的指令系统来支持高级语言和操作系统,以达到增强机器功能和提高机器速度的目的,但同时也导致机器的结构特别是机器的指令系统变得越来越庞杂。

到了70年代中期,计算机结构设计者开始感到这种日益庞大复杂的指令系统不但实现起来越来越困难,还有可能降低整个系统的性能。国外一些公司和大学开展了对指令系统合理性的研究。IBM公司从1975年就开始组织力量着手于这方面的研究工作,并试探用减少和精简机器的指令系统的思路来设计算机系统。1979年,美国加州大学伯克利分校以David Patterson为首的研究小组对此作了进一步的研究,并发现了CISC结构和思路存在的许多问题:其一,由于指令系统庞大,寻址方式、指令格式和指令长度都多,不利于自动化技术的设计,且设计成本高,还降低了系统的可靠性;其二,指令的操作复杂,使得执行速度很低,难以优化编译生成真正高效的机器语言程序,也使编译程序本身太长.太复杂;其三,指令系统庞大,各种指令使用频度都不会高,增加了机器设计人员的负担,也降低了系统的性能价格比,等等。针对这些问题,Patterson等人提出了精简指令系统计算机的设想,通过精简指令系统来使计算机结构变得简单、合理、有效,并克服了CISC结构的上述缺点。

进入80年代时,特别是在微型机和小型机已开始走向商品化实用阶段,RISC 的结构和思路很快就受到许多公司和大学的重视,同时,对RISC技术的研究和应用也进人了一个崭新的阶段。

二、RISC技术要点

RISC的特点是指令及其格式精少,操作和控制简捷。具体有下列几个方面。

采用精简的指令集

RISC结构采用精简的,长短划一的指令集,使大多数的操作获得了尽可能高的效率。某些在传统结构中要用多周期指令实现的操作,在R1SC结构中,通过机器语言编程,就代之以多条单周期指令了。精简的指令集大大改善了处理器的性能,并推动了R1SC的设计

●所有的指令都在一个时钟周期完成,且指令长度相等。

R1SC的设计目标是实现一个机器周期执行一条指令,使得系统操作更加有效。接近这个目标的技术包括指令流水线及特定的装/存结构等。

典型的指令可包括取指、译码、执行和存缝果等阶段。单周期指可通过让所有指令为标准长短来实现。标准指令长短应与计算机系统的基本字长相等,通常与系统中数据线数相等。在任何取指周期,完整的单个指令要传给CPU。例如,如果基字长是32位,且系统总线的数据部分是32线,则标准指令长度是32位。要让所有指令的执行时间一致较困难有些指令,包含简单的在CPU寄存器上的逻辑操作(清寄存器等),则可容易地在一个CPU 时钟周期内执行;其它指令可能包含内存存取(对内存的读写、取数等)或多周期操作(乘、除等),可能无法在单周期内执行。这给设计者提出了这样的要求:让大多数经常使用的指令碍以在一个单周期内执行。

●指令流水线

减少执行一条指令所需周期数的方法是重叠执行多条指令。指令流水线采用这样的工作方式:将每条指令的执行分为几个离散部分,然后同时执行多条指令。任何指令的取指和执行阶段占据相同时间,理想的是一个单周期。这可说是RISC 最重要的一条设计原则。所有从内存到CPU执行的指令,都遵循一种恒定的流的形式。每条指令都以同样的步调执行,无等待的指令。CPU始终是忙的。达到流水线操作的必要条件是:标准的,固定长短的指令,它与计算机字长和数据线的字长相等;所有指夸的标准执行时间,最好在一个单CPU 周期内。

●装人和存数(LOAD/Store)结构

执行与内存有关的操作指令,不是要求增加每个周期的时间,就是要求增加指令的周期数,二者必取其一因为这些指令要计算操作数的地址,将所需的操作数从内存中读出,计算得出结果,再把结果送回内存,所以它们执行的时间就长得多。为了消除这种指令的负作用,RISC采用了这样的装入和存数结构:只有装入(Load)和存数(Store)指令才去访问内存,所有其它操作只访问保存在处理器寄存器中的操作数其优点在于:

·减少访问内存的次数,降低了对内存带宽的要求。

·将所有的操作限制于只针对寄存器,帮助了指令集的简化。

·取消内存操作可使编释器优化寄存的分配更容易——这种特性减少对内存的存取,同时也减少了每一任务的指令数。

●拥有较大寄存器组

为了便于实现多数指令在寄存器之间的操作,即所谓的寄存器到寄存器操作,必须有足够量的CPU 通用寄存器。足量的寄存器使得在随后操作中需作为操作用的中间结果暂存在CPU 寄存器中,固而就减少了对内存的装入和存数,加快了运行速度。工业化RISC系统中至少采用32个通用CPU 寄存器。

●采用硬连线控制

由于微程序设计给设计者提供的灵活性,许多CISC系统是微程序控制的不同的指令通常具有不同长度的微程序,这意味着每条指令执行的周期数不一样,这与所有指令一致的、流线的处理原则相矛盾。但这可由硬连线控制来解决,而且速度会更快。固此RISC应该是硬连接线控制的。当每条指令与一单条徽指令有一对一相相符合的关系时可有例外,也就是每个微程序由一单个控制字组成这种设计可与用硬连线控制一样快,一样高效,并使设计者得益于微程序设计的优越性。采用硬连线控制可使RISC系统控制器简单。设计的简单又使机器的布局

相关文档
最新文档