一种基于FPGA的抗辐射加固星载ASIC设计方法

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一种基于FPGA的抗辐射加固星载ASIC设计方法
常克武;王海涛;张弓;汪路元
【期刊名称】《航天器工程》
【年(卷),期】2016(025)004
【摘要】针对静态随机存储器(SRAM)型现场可编程门阵列(FPGA)空间应用的问题,提出了基于FPGA星载抗辐射加固专用集成电路(ASIC)设计的全流程,并重点对扫描链设计、存储器内建自测试、自动向量生成、ASIC封装设计、散热设计、加电振动试验等关键点的设计方法和注意事项进行了介绍.通过设计、测试、封装、试验,实现了基于静态随机存储器型FPGA转化为抗辐射加固ASIC.ASIC抗辐射总剂量大于100 krad (Si),抗单粒子闩锁(SEL)阈值大于75 MeV· cm2/mg,抗单粒子翻转(SEU)阈值大于22 MeV· cm2/mg,满足空间应用的要求,具有很好的应用前景.【总页数】7页(P74-80)
【作者】常克武;王海涛;张弓;汪路元
【作者单位】中国卫星导航系统管理办公室,北京 100054;北京空间飞行器总体设计部,北京 100094;北京空间飞行器总体设计部,北京 100094;北京空间飞行器总体设计部,北京 100094
【正文语种】中文
【中图分类】V473
【相关文献】
1.一种基于多处理器的星载计算机抗辐射加固设计方案 [J], 彭小燕;彭飞;刘凯俊;杨鹿;蔡曦
2.星载65nm抗辐射GNSS接收机ASIC的SEFI实验方法 [J], 李梦良;乐立鹏;张建军;郑宏超
3.星载计算机SRAM抗辐射加固策略与应用设计 [J], 范延芳;张睿
4.星载抗辐射加固接收DBF ASIC设计与实现 [J], 袁雅婧;贾亮;巨艇;赖晓玲;周国昌
5.星载数字ASIC抗辐射加固设计与实现方法 [J], 袁雅婧;赖晓玲;朱启;巨艇;周国昌
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档