数电试卷和答案
数字电路试题五套(含答案)

五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。
[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X2、以下各电路中,( B )可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是( C )。
[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器4、同步时序电路和异步时序电路比较,其差异在于后者( B )。
[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有( A )。
[A] 触发器[B] 晶体管[C] MOS管[D] 电容6、能将输出端直接相接完成线与的电路有( C )。
[A] TTL与门[B] 或门[C] 三态门[D] 三极管非门7、TTL与非门的多余脚悬空等效于( A )。
[A] 1 [B] 0 [C] Vcc [D] Vee8、以下哪一条不是消除竟争冒险的措施( B )。
[A] 接入滤波电路[B] 利用触发器[C] 加入选通脉冲[D] 修改逻辑设计9、主从触发器的触发方式是( D )。
[A] CP=1 [B] CP上升沿[C] CP下降沿[D] 分两次处理10、组合型PLA是由( A )构成。
[A] 与门阵列和或门阵列[B] 一个计数器[C] 一个或阵列[D] 一个寄存器11、下列四个数中,最大的数是( B )。
[A] (AF)16[B] (001010000010)8421BCD[C] (10100000)2[D] (198)1012、触发器有两个稳态,存储8位二进制信息要( B )个触发器。
数字电子技术测试试卷与答案精选全文完整版

可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
数电试题册及答案

数电试题册及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的特点?()A. 抗干扰能力强B. 工作速度快C. 体积大D. 功耗低3. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 44. 一个完整的数字系统通常包括以下哪几个部分?()A. 组合逻辑电路B. 时序逻辑电路C. 存储器D. 所有上述部分5. 以下哪个是数字电路设计中常用的优化方法?()A. 简化电路B. 增加冗余C. 降低频率D. 增加电源电压6. 在数字电路中,一个基本的逻辑门可以由以下哪种材料实现?()A. 金属B. 陶瓷C. 半导体D. 塑料7. 以下哪个是数字电路中常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 所有上述类型8. 一个D触发器的输出Q与输入D的关系是()。
A. Q = ¬ DB. Q = DC. Q = D + 1D. Q = ¬ D + 19. 在数字电路中,同步电路与异步电路的主要区别在于()。
A. 同步电路使用时钟信号B. 异步电路使用时钟信号C. 同步电路比异步电路更快D. 异步电路比同步电路更稳定10. 以下哪个不是数字电路中常见的存储元件?()A. 触发器B. 寄存器C. RAMD. 运算放大器答案:1. A2. C3. A4. D5. A6. C7. A8. B9. A 10. D二、简答题(每题10分,共20分)1. 简述数字电路与模拟电路的区别。
答:数字电路主要处理离散的数字信号,具有抗干扰能力强、工作速度快、功耗低等特点。
模拟电路则处理连续变化的模拟信号,通常用于信号放大、滤波等。
数字电路使用二进制逻辑,而模拟电路则使用连续的电压或电流。
2. 解释什么是时序逻辑电路,并给出一个例子。
答:时序逻辑电路是一种包含存储元件(如触发器、寄存器等)的数字电路,其输出不仅取决于当前的输入,还取决于电路的过去状态。
数电试题及答案

数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
数电考试题及答案

数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。
A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。
A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。
A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。
A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。
A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。
2. 一个2进制计数器的计数范围是___________。
3. 一个3位二进制数可以表示的最大十进制数是___________。
4. 在数字电路中,逻辑“或”运算的符号是___________。
5. 一个4位二进制数可以表示的最大十进制数是___________。
6. 在数字电路中,逻辑“非”运算的符号是___________。
7. 一个5位二进制数可以表示的最大十进制数是___________。
数电试题及答案

数电试题及答案一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、非、异或D. 与、或、非、同或、非门答案:C2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 功耗低C. 运算速度快D. 模拟信号处理答案:D3. 逻辑门电路中,"0"和"1"分别代表的电压值是:A. 低电压和高电压B. 高电压和低电压C. 低电压和任意电压D. 任意电压和高电压答案:A二、填空题1. 数字电路是由_______和_______构成的电路。
答案:逻辑门;组合逻辑2. 一个基本的逻辑门至少需要_______个输入端。
答案:13. 一个完整的数字系统通常包括_______、_______和_______。
答案:输入设备;处理单元;输出设备三、简答题1. 请简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,使用二进制逻辑来表示和处理信息,具有抗干扰能力强、功耗低、运算速度快等特点。
而模拟电路处理连续变化的模拟信号,能够模拟自然界的物理量变化,但易受干扰,运算速度相对较慢。
2. 什么是组合逻辑电路?它有哪些特点?答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不包含存储元件。
其特点是输出对输入具有即时响应,没有记忆功能,且输出状态的确定性使得电路设计和分析相对简单。
四、计算题1. 给定一个逻辑表达式:Y = A'B + AB',其中A和B是输入变量,Y是输出。
如果A=1,B=0,求Y的值。
答案:将A=1,B=0代入表达式,得到Y = 1'0 + 10' = 0 + 0 = 0。
2. 计算以下逻辑电路的输出Z,当A=1,B=0,C=1时。
逻辑电路表达式:Z = (A + B')(A' + B + C)答案:将A=1,B=0,C=1代入表达式,得到Z = (1 + 0')(1' + 0 + 1) = (1)(1 + 1) = 2,但由于逻辑运算中只考虑0和1,因此Z的实际值为1。
数电考试题及答案大学

数电考试题及答案大学一、选择题(每题3分,共30分)1. 在数字电路中,最基本的逻辑关系不包括以下哪一项?A. 与(AND)B. 或(OR)C. 非(NOT)D. 异或(XOR)答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 11C. 13D. 15答案:D3. 下列哪个触发器可以实现边沿触发?A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C4. 在CMOS技术中,一个N型MOSFET在其栅极施加()时导通。
A. 低电平B. 高电平C. 任意电平D. 不确定答案:B5. 一个4位二进制计数器的最大计数范围是多少?A. 4B. 8C. 16D. 32答案:C6. 以下哪个是数字电路的优点?A. 高速度B. 低功耗C. 高稳定性D. 所有以上答案:D7. 在数字电路中,逻辑0通常对应于哪个电压范围?A. 0VB. 接近0VC. 接近电源电压D. 任意电压答案:B8. 一个简单的RAM存储单元通常由多少个晶体管组成?A. 4B. 6C. 8D. 16答案:A9. 在数字电路设计中,布尔代数主要用于实现什么?A. 逻辑简化B. 信号放大C. 电源管理D. 时钟分配答案:A10. 以下哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D二、填空题(每题4分,共20分)11. 在数字电路中,一个基本的逻辑门至少需要________个输入端。
答案:212. 一个8位的寄存器可以存储的最大十进制数是________。
答案:25513. 在TTL电路中,逻辑1的最小输出电压是________V。
答案:2.014. CMOS门电路的功耗主要取决于________。
答案:开关频率15. 一个3-8线译码器可以将3位二进制信号转换为________个独立信号。
答案:8三、简答题(每题10分,共30分)16. 解释什么是同步计数器和异步计数器,并说明它们的区别。
数字电子技术试卷及答案五套

数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 B 。
数字电路试题五套(含答案)

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
数电考试题及答案

数电考试题及答案一、选择题(每题1分,共10分)1. 数字电路中最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点?()A. 抗干扰能力强B. 功耗低C. 体积小D. 工作速度慢3. 一个二进制数1011转换为十进制数是()。
A. 10B. 11C. 13D. 154. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 放大门5. 触发器的主要用途是()。
A. 放大信号B. 存储信息C. 转换信号D. 滤波6. 一个完整的数字系统包括()。
A. 逻辑电路B. 电源C. 输入设备D. 所有选项7. 以下哪个不是数字电路的分类?()A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 存储电路8. 一个4位二进制计数器最多可以计数到()。
A. 8B. 16C. 32D. 649. 以下哪个是数字电路的优点?()A. 易受干扰B. 集成度高C. 功耗大D. 灵活性差10. 一个简单的数字钟至少需要多少个触发器?()A. 1B. 2C. 4D. 6二、填空题(每空1分,共10分)1. 数字电路中,最基本的逻辑运算包括________、________和________。
2. 一个二进制数1101转换为十进制数是________。
3. 触发器的两个稳定状态是________和________。
4. 一个数字电路系统由________、________和________组成。
5. 一个4位二进制计数器的计数范围是________到________。
三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
2. 解释什么是组合逻辑电路和时序逻辑电路。
3. 描述数字电路中的触发器是如何工作的。
4. 什么是数字电路的抗干扰能力?四、计算题(每题10分,共20分)1. 给定一个二进制数101101,转换为十进制数是多少?2. 如果一个数字钟使用4位二进制计数器,计算它的计数周期是多少秒?(假设时钟频率为1Hz)五、综合题(每题15分,共30分)1. 设计一个简单的数字电路,实现两个输入信号A和B的异或逻辑功能。
大学数电测试题及答案

大学数电测试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 以下哪个不是数字电路的组成部分?A. 逻辑门B. 触发器C. 电阻D. 电容器答案:C3. 一个基本的RS触发器由几个逻辑门组成?A. 1个B. 2个C. 3个D. 4个答案:B4. 在数字电路中,一个D触发器的输出在时钟脉冲的哪个时刻更新?A. 上升沿B. 下降沿C. 任何时刻D. 时钟脉冲的中间时刻答案:A5. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 输出依赖于历史输入D. 需要时钟信号答案:B6. 一个4位二进制计数器的最大计数是:A. 8B. 16C. 32D. 64答案:B7. 在数字电路中,一个锁存器与一个触发器的主要区别是什么?A. 锁存器可以保持数据,触发器不能B. 触发器可以保持数据,锁存器不能C. 锁存器和触发器没有区别D. 锁存器需要外部时钟信号,触发器不需要答案:B8. 以下哪个逻辑门可以实现逻辑非运算?A. 与门B. 或门C. 非门D. 异或门答案:C9. 一个典型的二进制加法器可以处理的最大输入是:A. 0和1B. 1和0C. 1和1D. 0和0答案:C10. 在数字电路中,一个寄存器的主要功能是什么?A. 进行算术运算B. 存储数据C. 产生时钟信号D. 转换模拟信号为数字信号答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“1”通常表示为电压______。
答案:高电平2. 一个完整的数字系统通常包括输入设备、______和输出设备。
答案:处理单元3. 一个8位二进制数可以表示的最大十进制数是______。
答案:2554. 在数字电路中,一个计数器的进位输出通常在计数到______时发生。
答案:最大值5. 一个典型的二进制减法器在减法运算中使用的是______。
数电考试题及答案

数电考试题及答案一、选择题1. 以下哪种数字系统不是使用“0”和“1”来表示数值的?A. 二进制 (B. 十进制C. 八进制D. 十六进制)2. 在逻辑电路中,与门的输出信号只有在________都是高电平时才为高电平。
A. 所有输入端 (B. 任意一个输入端C. 两个输入端D. 没有输入端)3. 下面哪个元器件可以储存数字数据?A. 反相器 (B. 与门C. 键盘D. 线性放大器)4. 在 TTL 逻辑门电路中,晶体管工作在________工作区。
A. 放大 (B. 饱和C. 过饱和D. 切断)5. 在数字系统中,流水线的作用是:A. 加快运算速度 (B. 储存数据C. 降低功耗D. 过滤噪声)二、填空题1. 二进制数101010的十进制表示为________。
2. 用两个2-4译码器可以实现一个________译码器。
3. 用逻辑门实现与非门时,可以将输入端连在一起,通过_______门的输出,再经过一次_______门得到与非门的输出。
4. 在组合逻辑电路中,输出仅和_______有关。
5. 在时序逻辑电路中,输出不仅和_______有关。
三、简答题1. 简述同步计数器和异步计数器的工作原理和区别。
2. 什么是门电路的逻辑功能?简述与门、或门和非门的逻辑功能及其真值表。
3. 解释存储器的读写过程,并简述静态存储器和动态存储器的区别。
4. 请解释卡诺图,并给出一个实际应用的例子。
5. 解释数字系统中的逻辑运算,并给出一个例子说明。
【答案部分】一、选择题1. B2. A3. C4. B5. A二、填空题1. 423. 与门,反相器4. 输入5. 当前状态和输入三、简答题1. 同步计数器在所有触发器的CLK输入端连在一起,采用同步时钟信号驱动,所有触发器的状态同时改变;而异步计数器则不需要同步时钟信号,每个触发器的CLK输入端独立控制。
二者的区别在于输入的控制方式不同。
2. 与门的逻辑功能是只有当所有输入端都为高电平时,输出才为高电平;或门的逻辑功能是只要有一个输入端为高电平,输出就为高电平;非门的逻辑功能是输入端电平取反,即高变低、低变高。
数电试题及答案五套

《 数 字 电子技 术基 础》试题 —*> , 填空题(22分每空2分)1、 A 0 , A 1。
2、 JK 触发器的特性方程为: 。
3、 单稳态触发器中,两个状态一个为态,另一个为 态.多谐振荡器两个状态都为态,施密特触发器两个状态都为 _____________ 态.4、 组合逻辑电路的输出仅仅只与该时刻的 ____________ 有关,而与 _______ 无关。
5、 某数/模转换器的输入为8位二进制数字信号(D 7〜Do ),输出为0〜25.5V 的模拟电压。
若数字信号的最低位是 “ 1其余各位是“0”则输岀的模拟电压为 _________________ 。
6、 一个四选一数据选择器,其地址输入端有 _____________ 个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画岀卡诺圈1)Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15)2)L (A,B,C,D ) m (0,13,14,15) d (1,2,3,9,10,11)利用代数法化简逻辑函数,必须写岀化简过程3)F(A,B,C) AB ABC A(B AB)画图题(10分每题5分)据输入波形画输岀波形或状态端波形(触发器的初始状态为 1、 2、请用反馈预置回零法设计一个六进制加法计数器。
( 8分)六、分析画图题(8分)画岀下图所示电路在 V j 作用下,输岀电压的波形和电压传输特性 74LS138功能表如下:0).四、分析题(17分)1、分析下图,并写岀输岀逻辑关系表达式,要有分析过程( 6 分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电 路的逻辑功能,要有分析过程(11分) 五、设计题(28分)1、 用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台 不正常;红、黄灯全亮表示三台都不正常。
列岀控制电路真 值表,要求用74LS138和适当的与非门实现此电路(20 分) 2、中规模同步四位二进制计数器 74LS161的功能表见附表所示;清零 预置 使能 时钟 预置数据输入 输出 RD LDEP ETCPD C B AQ D Q C Q B Q A L XX X X XXXXL L L L H L X XT D C B AD C B A H H LX X XXXX 保 持 H H X LXXXXX 保 持 HHHHTXXXX计 数、填空题(22分每空2 分)3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15) = A BDG1 G 2A G 2BCBAY o Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7 X H X X X X H H H H H H H H XX HX X X H H H H H H H H L X X X X XH HH HH H H H H L LL L L L H H H H H H HLL H H L H H H H H H H L LL H L H H L H H H H HLHHH HH L H H H H H L LHLLH HH H L H H HH L LHLHH HH HH L H HH L LHHLH HH HH H L HH L LH H H H HH H H H H LH L LH L L输 入输 出74LS161功能表 AB AD AC1、A ,A2、 Q n 1 JQ nKQ四、分析题(17分)根据逻辑函数表达式选用译码器和与非门实现,画岀逻辑电路图。
数电试卷含答案很全

一、简答题(共38分),请将答案写在题下的横线上或指定位置!1.门电路如图所示,请写出各门电路输出Y 1~ Y 4的逻辑电平(高,低)。
(4)答: 高,高,低,高,2.74HC 系列CMOS 集成电路在5V 典型工作电压时的参数(输入和输出电压值)如下表,请将该系列电路的高电平噪声容限V NH 和低电平噪声容限V NL 填入下表。
(2分)3.在工程实践中,往往需要将多个门电路的输出端并联以实现“与”逻辑的功能,称为“线与”,但如果将普通CMOS 门或TTL 门电路的输出端直接并联,有可能导致器件损坏并且无法确定输出是高电平还是低电平,这一问题可以采用那些门电路来解决?(3分) 答: OC 门(接上拉电阻),OD 门(接上拉电阻),三态门(同时只能有一个门的三态控制端有效)4.请写出JK 触发器在J=K=1时,时钟信号有效沿到来后触发器状态Q n+1的逻辑表达式。
(3分) 答: n1n Q Q =+Y 1Y 3 Y 2 Y 45.下图(a)、(b)和(c)所示的逻辑电路是否能正常工作?写出能正常工作的电路的输出信号逻辑表达式(不能正常工作的不写)。
(6分)(a) (b) (c)答:(a) 能 F= A(b) 能 L=E D BC AB ⋅⋅⋅ (c) 不能 F=0时两个门同时导通6. 下图所示为加法器构成的代码变换电路,若输入信号b 3、b 2、b 1、b 0为8421BCD 码,则输出端S 3、S 2、S 1、S 0是何种代码?(4分)答: 余3码7.带有使能端的2-4译码器构成的电路如下图,请写出输出H 的逻辑表达式。
(3分)图中,E 是译码器的使能端,高电平有效;A 1,A 0是译码地址输入,A 1是高位;Y 3~Y 0是译码输出,高电平有效。
答: B A B B A B B A B H ⋅+⋅+⋅=8. 分析下图所示用8路数据选择器构成的电路,写出其逻辑表达式。
(4分)答:+++++++=D C B A D C B A C B A D C B A D C B A C B A D C B A F19. 在CP 脉冲作用下,具有下图所示功能的触发器分别是触发器?(4分)X =0X =1X =0X =1(a) (b)答: (a) D 触发器,X=D(b) JK 触发器,X = J ,Y = K10. 分析下图所示各电路的逻辑功能,写出输出逻辑函数式。
(完整版)数电试题及标准答案(五套)。

《数字电子技术基础》试卷一一填空题(22分每空2分)1、A 0 , A 1 ________ 。
2、JK触发器的特性方程为:。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态,施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D7~D0),输出为0〜25.5V的模拟电压。
若数字信号的最低位是“1其余各位是“0”则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画岀卡诺圈1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15)2) L(A, B,C,D) m(0,13,14,15) d(1,2,3,9,10,11)利用代数法化简逻辑函数,必须写岀化简过程3)F(A,B,C) AB ABC A(B AB)三、画图题(10分每题5分)据输入波形画输岀波形或状态端波形(触发器的初始状态为0)1、AJLBB丁L2、rLrmrLHT1 ~h 1< [i ~~i~■四、分析题(17分)1、分析下图,并写岀输岀逻辑关系表达式,要有分析过程(2、电路如图所示,分析该电路,画出完全的时序图,并说明电五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列岀控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)画岀下图所示电路在V作用下,输岀电压的波形和电压传输特性74LS138功能表如下:2 / 26(勿74LS161功能表 清零 预置 使能 时钟 预置数据输入 输出 RD LDEP ETCPD C B AQ D Q C Q B Q A L XX X X XXXXL L L L H L X XT D C B AD C B A H H LXX XXXX 保 持 HH X LX XXXX 保 持 HHH HTXXXX计 数《数字电子技术基础》试卷一答案一、 填空题(22分每空2分)n 1nn1、A ,A2、Q JQ KQ3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、 化简题(15分 每小题5分)1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15) = A BDG1 G 2A G 2BC BAY 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7 X H X X X XHHHHHHHHXX HX X XHHHHHHHHL XX XXXHHHHHHHHH L LL L L LHHHHHHHLL H HLHHHHHH H L LL H L HHLHHHHHLHHHHHLHHHHH L LH L L HHHHLHHH H L LH LH HHHHHLHH H L LH HLHHHHHHLHH L LH HHHHHHHHHLH L LH L L输 入输出2)L(A,B,C,D) m(0,13,14,15) d(1,2,3,9,10,11) AB AD AC3)F(A,B,C) AB ABC A(B AB) A B BC AB AB A B BC A 0 三、画图题(10分每题5分) 1、n2、 rA 1钉厂LTLrLTLRr 1 U1―r丁 H : ■ : um四、分析题(17分)1、(6 分) L A B2、(11 分) 五进制计数器12 34 5 67 8 9.JWWWWL五、设计题(28分) 1、(20 分) 1 )根据题意,列岀真值表 由题意可知,令输入为 A 、B 、C 表示三台设备的工作情况,A B C R Y G 0 0 01 1 0 00 10 1 0 0 1 0 0 1 0 0 1 1 1 0 0 1 0 0 0 1 0 1 0 1 1 0 0 11 0 1 0 0 11 10 0 1“1”表示正常,“0”表示不正常,令输岀为 R ,Y ,G 表示红、黄、绿二个批示灯的状态,“1”表示亮,“0”表示灭。
数电试题及答案

数电试题及答案第一题:选择题1. 二进制数1101对应的十进制数是:a. 9b. 11c. 13d. 15答案:c. 132. 在减法运算电路中使用的补码是为了:a. 简化电路设计b. 提高计算速度c. 实现负数的表示d. 实现浮点数的表示答案:c. 实现负数的表示3. 一个JK触发器在CP=1的时候,J=1,K=0,则在时钟信号下触发器状态将:a. 保持不变b. 清零c. 置1d. 取决于触发器的初始状态答案:a. 保持不变4. 一个带有使能引脚的逻辑门元件,在使能引脚为高电平时,输出始终为:a. 低电平b. 高电平c. 不确定d. 取决于输入信号答案:c. 不确定5. 一个8位寄存器的存储容量是:a. 8个字节b. 64个字节c. 8个位d. 64个位答案:c. 8个位第二题:填空题1. 用JK触发器构成的2位二进制计数器,下一个状态从00到01的时候,J和K的取值分别为______。
答案:J = 1, K = 02. 对于二进制补码,最高位为符号位,0表示正数,1表示负数。
那么10100001的十进制值为_______。
答案:-953. 将十进制数57转换为二进制数,需要______位二进制数来表示。
答案:64. 在门电路中,与门的输出为1当且仅当_______。
答案:所有输入的逻辑值都为1第三题:计算题1. 设有2个8位二进制数A和B,求A和B的和,并将结果转换为十进制。
请给出计算过程和结果。
解答:A = 11001010B = 00111101首先进行二进制加法,从最低位开始逐位相加:1 1 0 0 1 0 1 0 (A)+ 0 0 1 1 1 1 0 1 (B)------------------------1 0 0 0 0 1 1 1 1 (求和结果)将二进制求和结果转换为十进制:10000111 = 135所以A和B的和为135。
2. 设有一个4位二进制数补码操作,求该数的补码。
数电试题及答案

数电试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算有哪几种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或2. 下列哪个不是数字电路的特点?A. 离散性B. 可编程性C. 模拟性D. 可重复性3. 触发器的主要用途是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 放大信号4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出可以延迟于输入C. 没有记忆功能D. 可以进行复杂的逻辑运算5. 以下哪个是同步计数器的特点?A. 所有触发器的时钟输入端连接在一起B. 计数过程可以异步进行C. 计数速度慢D. 计数精度低二、填空题(每空1分,共10分)6. 数字电路中最基本的逻辑门是_________、_________、_________。
7. 一个4位二进制计数器可以表示的最大十进制数是_________。
8. 一个D触发器具有_________个稳定状态。
9. 在数字电路设计中,_________是用于描述电路逻辑功能的图形符号。
10. 一个完整的数字钟电路至少需要_________个计数器。
三、简答题(每题5分,共20分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是同步时序逻辑电路,并给出一个常见的同步时序逻辑电路的例子。
13. 说明什么是寄存器,并描述其在数字系统中的作用。
14. 什么是二进制计数器?简述其工作原理。
四、计算题(每题10分,共20分)15. 给定一个由与门、或门和非门组成的电路,输入A=0, B=1, C=0,D=1,请计算输出结果。
16. 设计一个3位二进制计数器,并给出其状态转移图和时序图。
五、设计题(每题15分,共30分)17. 设计一个简单的数字频率计,要求能够测量输入信号的频率,并在七段显示器上显示结果。
18. 设计一个简单的数字电压表,能够测量并显示0-5V范围内的电压值。
数字电路试题及答案

数字电路试题及答案一、单项选择题(每题2分,共10分)1. 在数字电路中,最基本的逻辑门是:A. 与门B. 或门C. 非门D. 异或门答案:C2. 以下哪个不是数字电路的特点?A. 离散性B. 线性C. 确定性D. 可预测性答案:B3. 一个D触发器的输入端是:A. SB. RC. DD. Q答案:C4. 在TTL逻辑门中,高电平的最小值是:A. 0.8VB. 2.0VC. 3.5VD. 5.0V答案:A5. 以下哪个是组合逻辑电路?A. 计数器B. 寄存器C. 译码器D. 触发器答案:C二、填空题(每题2分,共10分)1. 一个标准的二进制数由______和______组成。
答案:0,12. 一个完整的触发器可以存储______位二进制信息。
答案:13. 一个4位二进制计数器可以计数到______。
答案:154. 一个8x3的译码器可以产生______个输出。
答案:85. 在数字电路中,______是最小的可识别信号单位。
答案:位三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
答案:数字电路处理的是离散信号,具有确定性,而模拟电路处理的是连续信号,具有不确定性。
2. 解释什么是上升沿触发。
答案:上升沿触发是指在时钟信号的上升沿(从低电平变为高电平)时,触发器会根据输入信号更新其状态。
3. 什么是同步电路和异步电路?答案:同步电路是指电路中的各个部分都由同一个时钟信号控制,而异步电路则没有统一的时钟信号,各个部分可以独立工作。
4. 描述一个典型的数字电路设计流程。
答案:数字电路设计流程通常包括需求分析、逻辑设计、电路设计、仿真测试、PCB布局布线、调试和验证。
四、计算题(每题10分,共20分)1. 给定一个逻辑表达式:Y = AB + A'C,请计算当A=0, B=1, C=0时,Y的值。
答案:Y = 0*1 + 0'*0 = 0 + 1 = 12. 一个4位二进制计数器,初始状态为0000,每次计数加1,求经过5次计数后的状态。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
电子线路分析与实践2期末复习辅导2010年10月练习题一、填空题1.(11011)2 =(________)102.8421BCD码的1000相当于十进制的数值。
3.格雷码特点是任意两个相邻的代码中有_______位二进制数位不同。
4.逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的_________互换,_________互换,_________互换,就得到F的反函数⎺F。
5.二极管的单向导电性是外加正向电压时,外加反向电压时。
6.晶体三极管作开关应用时一般工作在输出特性曲线的区和区。
7.TTL三态门的输出有三种状态:高电平、低电平和状态。
8. 集电极开路门的英文缩写为门,工作时必须外加和。
9.一个2线-4线译码器,其输入端的数目与输出端数目相比较,后者较。
10.输出n位代码的二进制编码器,一般有__________个输入信号端。
11.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。
12.时序逻辑电路的输出不仅与有关,而且与有关。
13.与非门构成的基本RS 锁存器的特征方程是,约束条件是。
14.时序逻辑电路中,按照触发器的状态是否同时发生变化可分为和。
15.JK触发器当J=K=________时,触发器Q n+1=⎺Q n。
16.用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T≈____________。
17.A/D转换需要经过、、和四个步骤。
18.根据D/A转换器分辨率计算方法,4位D/A转换器的分辨率为。
19.DAC的转换精度包括和。
20.为使采样输出信号不失真地代表输入模拟信号,采样频率f s和输入模拟信号的最高频率f i max的关系是。
21.在A/D转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称。
22.在A/D转换中,用二进制码表示指定离散电平的过程称为。
23.CPLD的含义是。
24.MAX+PLUSⅡ中用于仿真文件的编辑器是。
25.MAX+PLUSⅡ中采用图形编辑器设计时的后缀名为。
26.在MAX+PLUSⅡ集成环境下,为图形文件产生一个元件符号的主要用途是。
27.VHDL语言中,定义设计的输入输出端口。
28.是VHDL语言的标准库,包含了VHDL语言中的标准包集合。
29.VHDL语言程序中,关键字实体的英文是。
30.VHDL 语言程序中,关键字结构体的英文是 。
31.VHDL 语言程序保存时的文件名必须与 相同。
32.F<=(A AND B)OR(NOT A AND NOT B)运算的结果是 。
33.VHDL 语言中,逻辑操作符“NXOR ”的功能是 。
二、选择题1. 十进制数85转换为二进制数为( )A .1001011B .1010011C .1100101D .1010101 2. 二进制数11011转换为十进制数为( )A .32B .27C .64D .128 4. 8421BCD 码110011.001表示十进制为( )A .33.2B .51.0125C .63.2D .51.25.在下列一组数中,与2)111001(相等的数是( ) A .16)34( B .(65)8 C . 10)57(6.下列数码均代表十进制数6,其中按余3码编码的是( ) A .0110; B . 1100; C .1001 7. “异或”逻辑与以下哪种逻辑是非的关系( ) A .“与”逻辑 B .“或”逻辑 C . “同或”逻辑 8. c b c b F +=1与c b bc F +=2两函数的关系为( )A . 相同B .对偶C .反函数9. n 个变量,有多少个最小项( )A .2nB .2nC .n10. 利用三极管的截止状态和什么状态实现开关电路的断开和接通( )A .放大状态B .击穿状态C .饱和状态D . 导通状态 11. TTL 门电路是采用以下什么设计的门电路( )A .双极型三极管B .单极型MOS 管C .二极管D .三态门14.逻辑电路的分析任务是( )A .给定功能,通过一定的步骤设计出电路B .研究电路的可靠性C .研究电路如何提高速度D .给定电路,通过一定的步骤说明电路的功能 15.组合逻辑电路不含有( )A .记忆能力的器件B .门电路和触发器C .门电路D .运算器 16. 常用的一种3-8线译码器是( )A .74148B .74138C .7448D .74151 17.74138是( )A .时序逻辑器件B .组合逻辑器件C .定时器件D .整形器件 18.共阳型七段数码管各段点亮需要( )A .高电平B .接电源C .低电平D .接公共端 19. 由门电路组成的全加器是 ( )A .时序逻辑器件B .组合逻辑器件C .脉冲逻辑器件D .以上答案都不正确20. TTL门电路的工作电源一般是()A.25 v B.+5V C.3V—18V22.输入100Hz脉冲信号,要获得10H Z的输出脉冲信号需要用多少进制计数器实现()A.100进制B.10进制C.50进制D.5进制23.时序逻辑电路设计的任务是()A.给定功能,通过一定的步骤设计出时序电路B.研究电路的可靠性C.研究电路如何提高速度D.给定电路,通过一定的步骤说明电路的功能24.计数器是()A.时序逻辑器件B.组合逻辑器件C.定时器件D.整形器件25.以下何种电路具有记忆能力()A.门电路B.组合逻辑电路C.时序逻辑电路D.多谐振荡电路26.时序逻辑电路一般可以分两类,即()A.组合逻辑电路和时序逻辑电路B.门电路和触发器C.同步型和异步型D.模拟电路和数字电路28.时序逻辑电路通常由门电路和()组成。
A.存储电路B.寄存器C.译码器29.利用定时器555可以设计实现()A.全加器B.多谐振荡器C.寄存器D.译码器三、判断题1.8421BCD码是二——十进制码。
()2.与逻辑是至少一个条件具备事件就发生的逻辑。
( )3.L等于A和B的异或,其表达式是L=A+B。
( )4.“同或”逻辑功能是两个输入变量A、B相同时,输出为1;A、B不同时,输出为0。
( )6.三态与非门的三个输出状态分别是高电平、低电平和接地状态。
()7.OC门实现“线与”时必须要加上拉电阻。
()8.74LS是TTL低功耗肖特基系列产品。
()9.实现两个一位二进制相加产生和数及进位数的电路称为全加器。
()10.实现两个一位二进制数和低位进位数相加产生和数及进位数的电路称为半加器。
( )11.译码器的输入端是特定的输入信号,输出端是二进制代码。
()13.基本RS触发器具有“不定”问题。
( )14.JK触发器有保持功能,但无翻转功能。
()15.逻辑器件74161是集成寄存器。
()16.计数器不能作为分频器。
()17.对于TTL门电路来说,如果输入端悬空即代表输入低电平。
()18.ADC是将数字信号转换成模拟信号的转换电路。
()19.集成D/A转换器中,集成度是描述其性能参数的重要指标之一。
()20.D/A转换器的位数越多,转换精度越高。
()21.双积分型A/D转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。
()22.某CD音乐的频率范围是0.02~20.0KHz,A/D转换进行采样时,则采样频率可选择50.7KHz。
()23.建立图形编辑文件时,保存的路径可以包含中文名。
()24.相比FPGA,CPLD的单元数目多。
()25.相比FPGA,CPLD的单元功能强。
()四、分析、设计、化简题(一)将下列逻辑函数化简成最简与或表达式。
(1)ADAABDABF+++=1),,,,,,,1513875410(),,,(2mDCBAF∑=(2)CBACCBAF+++=1),,,,,,,15131087520(),,,(2mDCBAF∑=(二)SSI逻辑电路的分析1.分析组合逻辑电路图,写出F的逻辑函数表达式。
2.分析下图,试写出F的表达式,并说明逻辑电路的功能。
(三)译码器的应用1.试用74LS138和门电路实现逻辑函数F = AB + AC + BC译码器的示意图和功能表达式如下:选通时,S1=1,⎺S2=⎺S3=0;输出低电平有效。
2.下图为3线―8线译码器74LS138图中三个允许端S1=1、2S=3S=0时,译码器才能正常译码;输入端的输入代码1 &≥11 &ABF1F2F3A2 A1 A07654321YYYYYYYY74LS1381S2S3S≥1=1&ENABCF7654321YYYYYYYY74LS138顺序为A 2 A 1 A 0 ;输出端0Y ~7Y 输出低电平有效。
试用此二进制译码器和与非门实现函数)(C B A ABC Y ++=,要求画出连线图。
(四)触发器的应用1.触发器电路如下图所示,试根据图中CP 、A 的波形,对应画出输出端Q 的波形,并写出Q 的状态方程。
设触发器的初始状态均为0。
2.触发器电路如下图所示,试根据图中CP 、D 的波形,对应画出输出端Q 的波形,并写出Q 的状态方程。
设触发器的初始状态均为0。
(五)计数器的应用1.已知74LS161是同步四位二进制加法计数器,计数器功能见下表,试用置数法构成七进制加法计数器,要求写出LD 的表达式;画出连线图。
2.已知74LS161是同步四位二进制加法计数器,其功能表如表所示。
试分析图电路为几进制计数器,要求(1)写出LD 的表达式;(2)指出进制数;(3)画出状态转换图。
74LS161的功能表 Q CC(六)DA 转换器的应用十位的D/ A 电路如下图所示,当R f = 2R ,V REF = 5V ,若电路的输入数字量D 9 D 8 D 7 D 6D 5D 4D 3D 2D 1D 0时=0000110001,试求:输出电压为多少?练习题参考答案一、填空题1.27 2.8 3.循环 一 4.与或运算 0、1 原变量、反变量; 5.导通 截止; 6.饱和 截止; 7.高阻 8.OC 上拉电阻 电源 9.多10.2n; 11.(低位)进位信号; 12. 当前输入状态 输出的原始状态13.S+ nQ R RS=0 14. 同步时序电路 异步时序电路 15.1;16.0.7(R1+2R2)C17.采样 保持 量化 编码 18. 6.7% 19.分辨率、转换误差 20.f s ≥2f imax 21.采样 22.量化 23.复杂可编程逻辑器件 24.波形编辑器 25..gdf 26.被高层次电路设计调用 27.实体 28.STD 库 29.entity 30.Architecture 31.实体名32.B A AB (同或)33.同或二、选择题1.D ; 2.B ; 4.A ;5. C ;6.C ; 7.C ; 8.C ; 9.A ; 10.C ;11.A ; 12.B ;13.B ;14.D ;15. A ;16. B ;17. B ;18. C ;19. B ;20. B ;21.B ;22.B ; 23.A ; 24.A ;25.C ; 26.C ; 27.C ; 28.A ; 29.B ; 三、判断题1. √2. ×3.×4.√5.√6. ×7.√8.√9. × 10.× 11.× 12.× 13.√ 14.× 15.× 16.×17.× 18.×19.×20.×21.√22.√23.×24.×25.√ 四、分析、设计、化简题74LS161的功能表1D D ov MSB )()LSB ((一)将下列逻辑函数化简成最简与或表达式。