计组练习题
计算机组成原理作业练习题
第四章作业1填空题1. 计算机中的存储器是用来存放数据和程序的,随机访问存储器的访问速度与储存单元的物理位置无关。
2. 对存储器的访问包括_直接访问_和_串行访问_两类。
3. 2计算机系统中的存储器分为内存_和_外存_。
在CPU执行程序时,必须将指令存在_内存③____中。
4. 主存储器的性能指标主要是储存容量、存取速度②、存储周期和存储器带宽。
5. 存储器中用单元地址号来区分不同的存储单元,1GB=②KB。
6. 半导体存储器分为①、②、只读存储器(ROM)和相联存储器等。
7. RAM的访问时间与存储单元的物理位置①,任何存储单元的内容都能被②8. 存储揣芯片由①、②、地址译码和控制电路等组成。
9. 地址译码分为①方式和②方式。
10.双译码方式采用①个地址译码器,分别产生②和③信号。
11.若RAM芯片内有1024个单元,用单译码方式,地址译码器将有①条输出线;用双译码方式,地址译码器有②条输出线。
12.静态存储单元是由晶体管构成的①,保证记忆单元始终处于稳定状态,存储的信息不需要②。
存储器芯片并联的目的是为了①,串联的目的是为了②。
14.计算机的主存容量与①有关,其容量为②。
1. 要组成容量为4MX8位的存储器,需要①片4MXl位的存储器芯片并联,或者需要②片1MX3的存储器芯片串联。
16.内存储器容量为256K时,若首地址为00000H,那么末地址的十六进制表示是17.主存储器一般采用①存储器件,它与外存比较存取速度②、成本③。
18.三级存储器系统是指______这三级:19.表示存储器容量时KB=_①_,MB=_②_;表示硬盘容量时,KB=③,MB=④。
20.只读存储器ROM可分为①、②、③和④四种。
21.SRAM是①;DRAM是②;ROM是③;EPROM是④。
22.半导体SRAM靠①存储信息,半导体DRAM则是靠②存储信息。
23.广泛使用的①和②都是半导体③存储器。
前者的速度比后者快,但④不如后者高,它们的共同缺点是断电后⑤保存信息。
计算机组成原理复习练习题
2. 在原码除法中,当余数为正时商 1 , 在原码除法中, 余数为负时商 0 。 3. 外设单独编址时,CPU常用 I/O 指令访问外设; 外设单独编址时, 指令访问外设; 常用 外设与主存统一编址时, 外设与主存统一编址时 CPU常用 数据传送 指令访 常用 问外设; 问外设; 4. 待执行的程序存放在 主存 中,而微程序存放在 控制存储器 中。
26. 为了缩短指令中地址信息的位数 可采用的方法是 为了缩短指令中地址信息的位数, (③ ) ① 指令中直接给出地址 ② 指令中直接给出操作数 ③ 指令中给出寄存器号 ④ 采用隐地址方式 27. 如果允许多重中断 则( ④ ) 如果允许多重中断, ① 在服务程序中应关中断 ② 离开服务程序时应开中断 ③ 离开服务程序时应关中断 ④ 保护现场后应开中断
8. 不同工作速度的设备之间交换信息 ③ ) 不同工作速度的设备之间交换信息(
① 必须采用异步控制 ② 必须采用同步控制
既可以采用同步控制, ③ 既可以采用同步控制 也可以采用异步控制
④ 不能用时钟周期提供时序基准
9. 向量中断的向量地址是 ① ) 向量中断的向量地址是( ① 由中断源硬件提供 ② 通过软件查询产生 ③ 由中断总服务程序产生 ④ 由处理程序查表获得 10. 在补码不恢复余数算法中 ( ② ) 在补码不恢复余数算法中, 够减商1, 不够减商0 ① 够减商 不够减商 余数与除数同号商1, 异号商0 ② 余数与除数同号商 异号商 够减商0, 不够减商1 ③ 够减商 不够减商 余数与除数同号商0, 异号商1 ④ 余数与除数同号商 异号商
23. 扩展同步总线 ④ )。 扩展同步总线( 。 ① 无时钟周期划分 ③ 允许时钟周期长度可变
② 无总线周期划分 ④ 允许总线周期长度可变
计算机组成原理作业习题集
计算机组成原理作业习题集名词解释:1、主机2、CPU3、主存4、存储单元5、存储元件6、存储字7、存储字长8、存储容量9、机器字长10、指令字长11、PC12、IR13、CU14、ALU15、ACC16、MQ17、MAR18、MDR19、I/O20、MIPS1、说明计算机更新换代的依据。
2、设想计算机的未来。
名词解释:1、总线2、系统总线3、总线宽度4、总线带宽5、时钟同步/异步6、总线复用7、总线周期8、总线的通信控制9、同步通信10、比特率11、分散连接12、总线连接13、存储总线14、I/O总线15、片内总线16、数据总线17、地址总线18、通信总线19、串行通信20、并行通信1、什么是全相联映射?2、什么是近期最少使用算法?3、什么是EPROM?4、CACHE的特点是什么?5、什么是动态存储器刷新?6、半导体动态RAM和静态RAM存储特点最主要的区别是什么?7、计算机的存储器采用分级存储体系的主要目的是什么?8、有一主存—CACHE层次的存储器,其主存容量1MB,CACHE容量是64KB,每块8KB,若采用直接映射方式,(1)写出主存的地址和CACHE 地址格式,(2)计算主存的地址各部分的位数。
(3)主存地址为25301H 的单元在主存的那一块,映射到CACHE的那一块?9、有一个组相联映像CACHE由64个存储块构成,每组包含4个存储块,主存包含4096个存储块,每块由128字节组成,(1)写出主存的地址和CACHE地址格式(2)计算CACHE和主存地址各部分的位数。
(3)主存地址为48AB9H的单元在主存的那一块,映射到CACHE的那一块?10、现有8K×8位的ROM芯片和8K×4位的RAM芯片组成存储器,按字节编址,其中RAM的地址为2000H~5FFFH,ROM的地址为A000H~DFFFH,(1)写出需要几片芯片组成此存储器。
(2)画出此存储器结构图及与CPU的连接图。
计算机组成考试题及答案
计算机组成考试题及答案一、单项选择题(每题2分,共20分)1. 在计算机系统中,CPU执行指令的顺序是:A. 取指令、译码、执行B. 取指令、执行、译码C. 译码、取指令、执行D. 执行、译码、取指令答案:A2. 计算机的存储器分为哪两种类型?A. 随机存取存储器和顺序存取存储器B. 只读存储器和随机存取存储器C. 只读存储器和顺序存取存储器D. 随机存取存储器和易失性存储器答案:B3. 下列哪个部件不属于计算机的输入设备?A. 键盘B. 鼠标C. 显示器D. 扫描仪答案:C4. 计算机的总线可以分为哪几类?A. 数据总线、地址总线和控制总线B. 内部总线和外部总线C. 并行总线和串行总线D. A和B5. 在计算机系统中,用于暂时存储指令和数据的存储器是:A. 硬盘B. 内存C. 光盘D. 软盘答案:B6. 计算机的字长是指:A. 计算机一次能处理的数据位数B. 计算机一次能处理的字节数C. 计算机一次能处理的字符数D. 计算机一次能处理的指令数答案:A7. 以下哪个不是计算机的输出设备?A. 打印机B. 显示器C. 键盘D. 音响答案:C8. 计算机的中央处理器(CPU)包括哪两个主要部分?A. 控制器和运算器B. 存储器和运算器C. 控制器和存储器D. 运算器和输入输出设备答案:A9. 在计算机系统中,用于长期存储数据的设备是:B. 硬盘C. 光盘D. 软盘答案:B10. 计算机的二进制数系统中,1+1的结果是:A. 2B. 10C. 11D. 0答案:B二、多项选择题(每题3分,共15分)1. 计算机的硬件系统主要包括以下哪些部件?A. 中央处理器B. 存储器C. 输入输出设备D. 操作系统答案:ABC2. 计算机的存储器按照存储介质可以分为:A. 磁存储器B. 光存储器C. 半导体存储器D. 纸带存储器答案:ABC3. 计算机的输入设备包括:A. 键盘B. 鼠标D. 打印机答案:ABC4. 计算机的软件系统可以分为:A. 系统软件B. 应用软件C. 操作系统D. 编程语言答案:AB5. 计算机的总线按照功能可以分为:A. 数据总线B. 地址总线C. 控制总线D. 通信总线答案:ABC三、填空题(每空1分,共20分)1. 计算机的存储器分为______和______两种类型。
《计算机组成原理》测试试题库和答案
《计算机组成原理》测试试题库参考答案一、填空题1、电子模拟计算机,电子数字计算机2、软件3、 [X]补= 1.0011 。
4、__00.0**___或__11.1**___5、__字节__。
6、_读写存储器和只读存储器7、__二___8、__指令的操作码__9、___状态___和__控制信息___10、__相容__11、算术运算和逻辑运算12、__中断处理优先级__13、___调用___14、 [X]原=_1.001101__,[X]补=_1.110011_。
15、___加法器__16、__地址__和___控制__17、_01.***__或_10.***_18、_操作码___和__地址码__19、___同步___和__异步___20、__并行___接口和 __串行___ 接口两大类。
21、___FIFO___和___LRU__22、 16 , 16i23、1010124、 [X]补= 11110101 。
25、动态RAM26、主存读/写周期27、局部性原理28、 25629、系统30、溢出标志位(V)31、控制存储器、微指令寄存器和地址转移逻辑32、微指令33、系统内部各大部件34、解决CPU和主存之间的速度匹配问题35、光盘存储器36、中断允许、中断屏蔽37、快速性、准确性、通用性、和逻辑性38、数据和程序39、__1946 _40、网络化计算机系统、分布式计算机系统和智能化计算机系统等方向发展__。
41、_自动化程度_42、_存储器、运算器、控制器、_输入设备和输出设备__43、_运算器和控制器_44、_机器数的二进制位数__。
45、_运算器和控制器_46、__指挥、协调机器个部分工作47、主存储器和外存储器48、_指一台计算机上的程序不加任何修改可在另一台计算机上正确运行的特性__49、__字长、主频、存储容量、兼容性、数据传送速率__50、__机器语言_51、__汇编语言__52、__一种符号语言_53、__变程容易、修改调试方便_54、__能直接被机器识别_55、_速度快、价格高__56、__灵活性好、但速度较慢_57、__指令系统___58、__计算机系统的某功能可以由硬件也可以由软件实现,在逻辑功能上是等价的59、860、可显示字符和控制字符二、单项选择题1—5BDBAC 6—10 BADAB 11—15 ADCBB 16—20 CBADC21—25 DCDCC 26—30 ACCBA 31—35 BDACD 36—40 DCACA41—45 CCCCA 46—50 CBCBD三、判断题(对的打“√”,错的打“×”)1、×2、√3、×4、×5、√6、×7、×8、×9、√10、×11、×12、×13、×14、√15、×16、×17、√18、×19、√20、×21、×22、×23、√24、×25、√26、×27、×28、√29、×30、√四、名词解释1、存储程序的工作方式答:将计算机需进行的工作事先编写成程序,存入计算机中,运行程序时计算机自动进行工作。
计组课后习题和作业
原 理 与
刷新存储器的容量是_B__。 A.512KB B.1MB C.256KB D.2MB
接 3.CRT的颜色数为256色,则刷新存储器每个单元的字长是_C_
口 A.256位 B.16位 C.8位 D.7位
6章 4.一张3.5英寸软盘的存储容量为___,每个扇区存储的固定 数据是____ A
总 A. 1.44MB,512B B.1MB,1024B C.2MB,256B D.1.44MB,128B
总 14.现代计算机的运算器一般通过总线结构来组织。按其总线数不 线 同,大体有_单__总__线__结__构_、_双__总__线__结__构_和_三__总__线__结__构__三种形式。
系
统
理 学 院电技教研室 首页
3
第3章 练习题
计 算
1.存储单元是指__B___
A.存放一个二进制信息位的存储位元 B.存放一个机器字的所有存储元集合
成 原
位传递功能__B___。
理 与 接
A.行波进位 B.组内先行进位,组间先行进位 C.组内先行 进位,组间行波进位 D.组内行波进位,组间先行进位
口 9. 在定点运算器中,无论采用双符号位还是单符号位,必
6章 须有_____,它一般用_____来实现。 C
A.译码电路,与非门 B. 编码电路,或非门
成 原 理 与
9、计算机操作的最小时间单位是__A__。
A. 时钟周期 B.指令周期 C.CPU周期 D. 微指令周期
10、下面描述RISC机器正确的是__B_____。
接 口
A. RISC机器不一定是流水CPU B.RISC机器一定是流水CPU C.RISC机器 有复杂的指令系统 D.CPU配备很少的通用寄存器
计组习题
1:某机采用微程序控制方式,微指令字长24位,水平型编码控制的微指令格式,断定方式,共有微命令30个,构成4个相斥类,各包含5个、8个、14个和3个微命令,外部条件共3个。
①控制存储器的容量应为多少? ②设计出微指令的具体格式。
解:3+4+4+2+2=15 地址位数=24-15=9容量:512×242:CPU结构如图所示,其中包括一个累加寄存器AC、一个状态寄存器和其他四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。
①明图中四个寄存器的名称。
②简述取指令的数据通路。
③简述完成指令LDA X的数据通路(X为内存地址,LDA功能为(X)✂(AC))。
④简述完成指令ADD Y的数据通路(Y为内存地址,ADD功能为(AC)+(Y) ✂(AC))。
⑤简述完成指令STA Z的数据通路(Z为内存地址,STA功能为(AC)✂(Z))。
解:①A: MDR B: IR C: MAR D:PC3:已知微程序流程图如图所示。
其中每一个框代表一条微指令,a、b、c、d、e、f、g、h、i、j代表10个微命令。
为a、b、c、d、e、f、g、h、i、j 1O个微命令设计格式并安排编码。
解:用下址字段法安排微地址。
P2P1P0=000时为顺序控制,分支地址修改方案设计如下:微程序流程图4.(1)某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz,则总线带宽是多少?(2)如果一个总线周期中并行传送64位数据,总线时钟频率升为66MHz,则总线带宽是多少?解:(1) 设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个总线周期传送的数据量用D表示,根据定义可得:Dr=D/T=D×1/T=D×f =4B×33×1000000/s=132MB/s(2) 64位=8BDr=D×f=8B×66×1000000/s=528MB/s5.利用串行方式传送字符,每秒钟传送的数据位数常称为波特。
计组习题
[X ·Y] 补=1.11000100
X ·Y=-0.00111100
18
3.20 X =-0.10110 ,Y=0.11111 用加减交替法原码一 位除计算X / Y 的商及余数 被除数(余数)寄存器:A=| X | =00.10110 除数寄存器 B=| Y| =00.11111 -B=11.00001 商寄存器 C=000000
19
步数 1( 判溢出) 2 3 4 5
条件 S A =1 S A =0 S A =1 S A =0 S A =0
操作 -| Y| ← +| Y| ← -| Y| ← +| Y| ← -| Y| ←
A C 00.10110 000000 +11.00001 11.10111 000000. 11.01110 00000.0 +00.11111 00.01101 00000.1 00.11010 0000.10 +11.00001 11.11011 0000.10 11.10110 000.100 +00.11111 00.10101 000.101 01.01010 00.1010 +11.00001 00.01011 00.1011 00.10110 0.10110
10
⑹ 溢出处理 浮点数的溢出是以其阶码溢出表现出来的。在加\减运算过程中要 检查是否产生了溢出:若阶码正常,加(减)运算正常结束;若 阶码溢出,则要进行相应处理。另外对尾数的溢出也需要处理。 阶码上溢 超过了阶码可能表示的最大值的正指数值,一般将其认 为是+∞和-∞。 阶码下溢 超过了阶码可能表示的最小值的负指数值,一般将其认 为是0。 尾数上溢 两个同符号尾数相加产生了最高位向上的进位,将尾数 右移,阶码增1来重新对齐。 尾数下溢 在将尾数右移时,尾数的最低有效位从尾数域右端流 出,要进行舍入处理。
计组考试题库
计组考试题库一、单项选择题(每题2分,共20分)1. 在计算机系统中,存储器的容量通常是指()。
A. 存储器的物理空间大小B. 存储器的逻辑空间大小C. 存储单元的数量D. 存储器的总字节数2. 计算机中,一个字节由()个二进制位组成。
A. 4B. 8C. 16D. 323. 计算机的字长是指()。
A. 存储器的容量B. 存储器的地址线数量C. CPU一次能处理的数据位数D. CPU的时钟频率4. 在计算机系统中,I/O设备指的是()。
A. 输入设备和输出设备B. 输入设备和存储设备C. 输出设备和存储设备D. 输入设备、输出设备和存储设备5. 计算机中,指令周期是指()。
A. 执行一条指令的时间B. 执行一条指令所需的时钟周期数C. 执行一条指令所需的CPU周期数D. 执行一条指令所需的总时间6. 在计算机系统中,总线宽度是指()。
A. 总线的物理尺寸B. 总线可以传输的数据位数C. 总线的传输速率D. 总线可以连接的设备数量7. 计算机中,流水线技术的主要目的是()。
A. 提高数据传输速率B. 提高指令执行的并行度C. 减少指令执行的错误D. 减少指令执行的延迟8. 在计算机系统中,虚拟存储器的作用是()。
A. 提高存储器的访问速度B. 扩大存储器的容量C. 提高存储器的可靠性D. 减少存储器的功耗9. 计算机中,浮点数的表示方法通常采用()。
A. 定点表示法B. 科学记数法C. 补码表示法D. 反码表示法10. 在计算机系统中,中断是指()。
A. 程序执行过程中的暂停B. 程序执行过程中的异常处理C. 程序执行过程中的外部事件D. 程序执行过程中的内部事件二、填空题(每空1分,共20分)1. 计算机中,一个存储单元通常可以存储一个______位的二进制数。
2. 在计算机系统中,地址总线用于指定______的地址。
3. 计算机中,指令的执行通常包括取指、______和执行三个阶段。
4. 在计算机系统中,DMA(Direct Memory Access)是一种允许______直接访问存储器的技术。
计算机组成原理练习题及参考答案
1.当做无符号数的值为多少,当做整数的值为多少,当做定点小数的值为多少?(十进制数) 无符号:2^7+2^5+2^4+2^3=128+32+16+8=184 整数: 定点小数:(取反) (取反)+ 1 + 1-(2^3+2^6)=-72 -(1/2+1/16)=-9/16 2.已知接受到的信息为0011,其中有效数据位为8位,运用海明码检测,问信息传输是否有错?8位的数据值是多少?编号 检测位 数据位12 1100 0 M8 C1=M1⊕M2⊕M4⊕M5⊕M7=0 11 1011 0 M7 C2=M1⊕M3⊕M4⊕M6⊕M7=0 10 1010 1 M6 C4=M2⊕M3⊕M4⊕M8=0 9 1001 1 M5 C8=M5⊕M6⊕M7⊕M8=0 8 1000 0 C87 0111 0 M4 发:0111 6 0110 0 M3 收:0000 5 0101 0 M2 发 ⊕收=01114 0100 1 C4 即M4出错则数据实为00111001 3 0011 1 M1 2 0010 1 C2 1 0001 1 C13.已知原始报文为1111,生成多项式为G (x )=x 4+x 2+x+1,求编码后的报文(1):将生成多项式为G (x )=x 4+x 2+x+1,转换成对应的二进制为10111 (2)生成多项式为5(R+1)位,将原始报文左移4(R)位为 (3)进行模2除_______00011________________10111________________00010100_____________10111_______________010010________10111_____11011111000010111 (4)编码CRC 码为4.采用IEEE754标准的32位短浮点数格式,即0-22位为尾数,23-30位为阶码位,第1位为数符,其中阶码偏置为127,试求出32位浮点代码CC9E23AF 的真值(结果可用任何进制的数表示)CC9E23AF表示的二进制为 1100 1100 1001 1110 0010 0011 1010 1111阶码()2-127=2^7+2^4+2^3+1-127=26=(1.0010111)*2^265.采用IEEE754标准的32位短浮点数格式,将十进制数0.2356转换成二进制数。
计算机组成原理经典大题及解析
1.某机主存容量为4M×16 位,且存储字长等于指令字长,若该机的指令系统具备97 种操作。
操作码位数固定,且具有直接、间接、立即、相对、基址五种寻址方式。
(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围(十进制表示);(3)一次间址的寻址范围(十进制表示);(4)相对寻址的位移量(十进制表示)。
(注意:答案原题为85 种操作)2、主存容量16MB ,Cache 容量8KB ,块大小32B,CPU 字长为4B、访问的主存地址为字地址。
4 路组相联映像方式时。
(1)设Cache 初态为空,CPU 需从主存0#字单元起依次读出100 个字(每次 1 个字),CPU 访问Cache 的命中率是多少?(2)对上一小题,若Cache 速度是主存的 5 倍,相对于无Cache 时,CPU 访存速度提高多少倍?##例4:CPU 支持最大主存容量16MB 、按字节编址,块大小为32B,Cache 容量为8KB 。
4 路组相联映像方式时,⑴主存及Cache 地址格式及参数?⑵设Cache 初态为空,CPU 从0#主存单元起依次读出200 个字节(每次 1 个字节),CPU 访问Cache 的命中率是多少?⑶对上一小题,若Cache 速度是主存的 5 倍(包含地址变换时间),相对于无Cache 时,CPU 访存速度提高多少倍?##3、设某机有 5 级中断:L0,L1,L2,L3,L4 ,其中断响应优先次序为:L0 最高,L1 次之,L4 最低。
现在要求将中断处理次序改为L1>L3>L0>L4>L2, 请填写下表,设置各级中断处理程序的各中断屏蔽值(每级对应一位,该位为“0”表示允许中断,该位为“1”表示中断屏蔽)。
中断处理级屏蔽位中断处理程序L0 级L1 级L2 级L3 级L4 级L0 中断处理程序L1 中断处理程序L2 中断处理程序L3 中断处理程序L4 中断处理程序4、指令格式如下所示,OP 为操作码字段,试分析指令格式特点。
计算机组成原理试题库(含答案) -
1、存储程序的工作方式:将计算机需进行的工作事先编写成程序,存入计算机中,运行程序时计算机自动进行工作。
2、高速缓冲存储器:介于CPU与主存之间,速度较快、容量较小、价格较贵的存储器,引入CACHE的目的是提高存储系统的速度。
3、程序中断的工作方式:在CPU运行主程序时,接受到非预期的中断请求,CPU暂停现行工作转向为中断请求服务,待服务完毕后回到住程序继续执行。
A.立即数和栈顶;
B.暂存器;
C.栈顶和次栈顶;
D.累加器。
2.______可区分存储单元中存放的是指令还是数据。
A.存储器;
B.运算器;
C.控制器;
D.用户。
3.所谓三总线结构的计算机是指______。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;
C.I/O总线、主存总线和系统总线三组传输线;
6、同种类的外设部设备接入计算机系统时,应解决哪些主要问题?
答:数据格式、地址译码、控制信息的组织和状态信息的反馈。
7、中断接口一般包含哪些基本组成?简要说明它们的作用。
答:①地址译码。选取接口中有关寄存器,也就是选择了I/O设备;
②命令字/状态字寄存器。供CPU输出控制命令,调回接口与设备的状态信息;
[X+Y]补=?并讨论计算结果。
解:X=0.11010 Y= - 0.01111
[X+Y]补=0.010111
无溢出
2、X=00110011,Y=10011110,求X∧Y=?X∨Y=?
解:X∧Y=00010010
X∨Y=10111111
3、设有一个具有12位地址和4位字长的存储器,问:
计算机组成原理练习题
计算机组成原理练习题计算机组成原理练习题一、选择题1.在计算机中能直接被接受的语言为( )。
A.机器语言B.汇编语言C.高级语言D.数据库语言2.设二进制代码内容为01111111,其原码对应的真值是( )。
A.-128B.-127C.-126D.+1273.(1011.101)B对应的十进制数是( )。
A.10.625B.11.625C.11.5D.11.104.运算器的主要功能是进行( )。
A.算术运算B.逻辑运算C.累加器运算D.算术运算和逻辑运算5.某计算机字长32位,存储容量为1MB,若按字编址,它的寻址范围是( )。
A.512KB.512KBC.256KBD.256K6.通常人们把依据某种需要而编制的指令序列称为计算机中的( )。
A.程序B.文件C.记录D.集合7.在微型计算机系统中,硬盘和主机进行数据交换一般采用( )方式。
A.通道控制B.DMA(直接存储器访问)C.程序中断控制D.程序直接控制8.周期挪用方式常用于( )方式的输入/输出中。
A.通道B.中断C.DMAD.程序传送9. 能够改变程序执行顺序的是( )。
A.移位操作类指令B.输入输出类指令C.数据传送类指令D.转移类指令10.同步控制是( ) 的方式。
A.只适合于CPU控制B.由统一时序信号控制C.所有指令执行时间都相同D.由DMA控制11.在ROM存储器中必须有( )电路,需要刷新的是( )A.数据写入,RAMB.再生,ROMC.地址译码,动态存储器D.刷新,静态存储器12.用于扩展存储器单元数量的不同RAM芯片的片选信号是( ),用于扩展存储器字长的不同RAM芯片的片选信号是( )A.各用各的,连接在一起B.连接在一起,各用各的C.各用各的,各用各的D.连接在一起,连接在一起13.在磁盘存储器中,与转速无关的技术指标是( )。
A.存储密度B.平均等待时间C.数据传输率D.扇区数14.设指令中的形式地址为D,以相对寻址时,操作数的有效地址E=()A.(D) B.(PC)+ D C.(R)+ D D. R+ D15.微型计算机的发展通常以( )为技术标志.A.磁盘B.操作系统C.微处理器D.软件16.CPU中,跟踪后继指令地址的寄存器是()。
计算机的组成练习题
1.1样题解析1.1.1单项选择题1.计算机系统中不可缺少的软件是A.CPUB.操作系统C.Office办公软件D.网络软件2.在计算机存储器中存储的A.只是数据B.只是程序C.是十进制数据D.是二进制代码3.在计算机机中,指挥、协调计算机工作的部件是A.存储器B.控制器C.运算器D.寄存器4.世界上第一台微型计算机延生在A.1970年B.1971年C.1972年D.1973年5.将十进制数25转换成对应的二进制数,正确的结果是A.11001B.11010C.11011D.111106.将二进制数11100转换成对应的十进制数,正确的结果是A.27B.28C.29D.307.将二进制数1011011转换成对应的十六进制数,正确的结果是A.B3B.5AC.5BD.5C8.将十六进制数F1转换成对应的二进制数,正确的结果是A.11110001B.1111001C.111101D.111119.在下列设备中,既属于输入设备又属于输出设备的是A.鼠标B.键盘C.打印机D.硬盘10.计算机能够直接执行的程序是A.汇编语言源程序B.机器语言源程序C.C语言源程序D.Java语言源程序11.在下列软件中,不属于系统软件的是A.编译程序B.操作系统C.数据库管理系统D.C语言源程序12.计算机中存储容量的基本单位是A.位B.字节C.字D.字符串13.计算机系统中的存储器系统一般是指A.ROM和RAMB.主存储器C.硬盘和软盘D.主存储器和辅助存储器14.下列不能用于连接硬盘的接口是A.IDEB.SCSIC.SATAD.PCI15.在下列设备中,有可能是计算机病毒传染渠道的是A.键盘B.鼠标C.扫描仪D.移动硬盘1.1.2双项选择题1.计算机之所以采用二进制主要是因为A.二进制的运算法则简单B.耗电量低C.二进制的运算精度高D.二进制表标的数据范围大E.硬件容易实现2.计算机执行一条指令的过程包括的周期有A.准备周期B.取指令周期C.编译周期D.执行周期E.间隔周期3.计算机硬件系统中,CPU主要组成部分有精选文库A.运算器B.控制器C.内存储器D.外存储器E.输入输出设备4.计算机的内存储器包括A.RAMB.ROMC.U盘D.硬盘E.CD-ROM5.如果计算机在工作中突然断电,下列存储器中的信息全部丢失的是A.CacheB.RAMC.硬盘D.U盘E.CD-ROM1.1.3填空题1.最先实现存储程序的计算机是2.运算器的主要功能是实现3.将十进制数31.25转换成对应的二进制数,结果是4.将十六进制数21.04转换成对应的二进制数,结果是5.英文字母“B”的ASCII码用十进制数表示为66,则字母“b”的ASCII码用十进制数表示是6.组成微型计算机系统的两大部分是7•在微型计算机系统中,存储容量一般用KB、MB、和TB四种单位表示。
计算机组成原理综合练习题
计算机组成原理综合练习题一、单项选择题1.使CPU与I/O设备完全并行工作方式是〔C〕方式。
A.程序直接传送B.中断C.通道D.程序查询2.迄今为上,计算机中的所有信息仍以二进制方式表示,其理由是( C )。
A. 运算速度快 B. 信息处理方便C. 节约元件D. 物理器件性能决定3.在计算机中能直接被承受的语言为( A )。
A. 机器语言B. 汇编语言C. 高级语言D. 数据库语言4.设二进制代码内容为01111111 ,其原码对应的真值是( )。
A. -128B. -127C. -126D. +1275.(1011.101)2对应的十进制数是( )。
A.10.625 B.11.625 C.11.5D.11.106.运算器的主要功能是进展( )。
A. 算术运算 B. 逻辑运算C. 累加器运算 D. 算术运算和逻辑运算7.假设RAM 芯片的存储容量为1M×8bit,则该芯片的地址线的数目是( )。
A.10B.16C.20D.88.*计算机字长32 位,存储容量为1MB ,假设按字编址,它的寻址*围是( )。
A.1MB.512KBC.256KBD.256K9.通常人们把依据*种需要而编制的指令序列称为计算机中的( )。
A. 程序B. 文件C. 记录D. 集合10.在计算机的指令系统中,通常采用多种确定操作数的方式。
当操作数的地址由*个指定的变址存放器内容与位移量相加得到时,称为( )。
A. 直接数B. 间接寻址C. 变址寻址D. 相对寻址11.*型计算机系统的微处理器的主频为100MHZ ,四个时钟周期组成一个机器周期,平均三个机器周期完成一条指令,则它的机器周期为( )。
A. 40nsB. 50 nsC. 80nsD. 100ns12.在计算机中的存放器里的值有时是地址,这只有计算机的( ) 能识别它。
A. 时序信号 B. 判断程序C. 指令D. 译码器13.程序计数器属于( ) 。
A. 控制器 B. 运算器C.存储器 D. 输入输出接口14.计算机CPU 芯片中的总线属于( ) 。
计算机组成原理练习题
计算机组成原理练习题填空题1、存储器容量为256K,若⾸地址为00000H,则末地址为。
2、若某奇偶校验码编码为010000100,则采⽤的校验⽅案是。
3、DRAM存储器⾏、列地址要分两次打⼊,为了实现⾏、列地址的区分,需要给存储芯⽚提供地址选通信号和。
4、存储器容量的扩展有、和三种⽅式。
5、假设某计算机的存储系统由Cache和主存组成,某程序执⾏过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是。
6、操作数有效地址出现在地址码位置的寻址⽅式称为寻址。
7、任何指令周期的第⼀步必定是周期。
8、当产⽣中断请求时,⽤程序⽅式有选择地封锁部分中断,⽽允许其余部分中断仍能得到响应,称为。
9、通常根据流⽔线使⽤级别的不同,可把流⽔线分成部件级、处理机级和系统级流⽔线,指令处理流⽔线属于级。
10、从计算机系统结构的发展和演变看,近代计算机采⽤以作为全机中⼼的系统结构。
11、⼗进制数-54表⽰成补码形式为(⽤1个符号位,7个数值位表⽰)。
12、磁表⾯存储器是以作为记录信息的载体,通过对信息进⾏记录和读取。
13、存储器间接寻址⽅式指令执⾏过程中,除取指外CPU还需要访问内存次才能获得操作数。
14、组成32M×8位的存储器,需要1M×4位的存储芯⽚⽚。
15、微指令格式分为型微指令和型微指令,其中,前者的并⾏操作能⼒⽐后者强。
16、在CPU中,存放后继指令地址的寄存器是。
17、若X的原码为01000011,其补码为,其移码为。
18、总线的仲裁⽅式有和两种。
19、引起中断的设备或事件称为。
20、虚拟存储器指的是__________层次,它给⽤户提供了⼀个⽐实际__________空间⼤得多的__________空间.21、运算器的两个主要功能是:__________,__________。
22、计算机硬件由_______、_______、存储器、输⼊设备和输出设备五⼤部件组成。
计算机组成原理练习题汇总
第2章习题运算方法和运算部件1.37H代码若看作ASCII码、整数补码、8421码时分别代表什么?2.比较下列有符号数补码的大小① 321FH与A521H ② 80H与32H③ 8000H与AF3BH ④ 72H与31H3.写出下列数据规格化浮点数的编码。
其中,阶码为5位移码(含1位阶符),尾数为11位补码(含1位数符)① +111000 ②-10101 ③ + 0.010114.设待校验的数据为10101011①采用偶校验,求校验码。
②采用CRC码,生成多项式为G(X)=X4+X+1,求CRC码。
5.有一个(7,3)码,生成多项式为G(X)=X4+X3+X2 +1,写出代码001的校验码和循环余数。
6.设待检验数据为10101011,采用码距为3的海明码,求海明码。
7.已知接收到的海明码为1010110,按偶校验原则(码距为3),问欲传的信息码是多少?8.某CRC码的生成多项式G(x)=x3+x2+1,用此生成多项式产生的冗余位,加在信息位后形成CRC 码。
若发送信息位1111 和1100 则它的CRC 码分别为_A_和_B_。
由于某种原因,使接收端收到了按某种规律可判断为出错的CRC 码,例如码字_C_、_D_、和_E_A: ①1111100 ②1111101 ③1111110 ④1111111B: ①1100100 ②1100101 ③1100110 ④1100111C ~E :①0000000 ②1111101 ③0010111 ④0011010⑤1000110 ⑥1001111 ⑦1010001 ⑧1011000解:A:G(x)=1101,C(x)=1111C(x)*23÷G(x)=1111000÷1101=1011余111得到的CRC码为1111111B:G(x)=1101,C(x)=1100C(x)*23÷G(x)=1100000÷1101=1001余101得到的CRC码为1100101C~E:分别用G(x)=1101对①~⑧作模2除:① 0000000÷1101 余000 ② 1111101÷1101 余001③ 0010111÷1101 余000 ④ 0011010÷1101 余000⑤ 1000110÷1101 余000 ⑥ 1001111÷1101 余100⑦ 1010001÷1101 余000 ⑧ 1011000÷1101 余100所以_C_、_D_和_E_的答案是②、⑥、⑧第3章存储器作业某系统CPU地址总线20条,数据总线8条,存储器系统由8KB的ROM(用2K*8位的2716芯片)和1KB的RAM(用1K*4位的2142芯片)组成,译码器采用74LS138。
计组例题
下溢
数据小于机器所能表示的最小负数; 例如,4位补码表示的定点整数,范围为[-8,+7] 若x = 5,y = 4,则x+y产生上溢 若x = -5,y = -4,则x+y产生下溢 若x = 5,y = -4,则x-y产生上溢
2018年12月13日星期四 2018年12月13日星期四 8 8
未溢出!
2018年12月13日星期四
18
课本P55[例25] 设x=2010×0.11011011,y=2100×(-0.10101100), 求x+y。
设浮点数的阶码用双符号位,尾数用单符号位的补码表示; [X]浮=00 010,0.11011011 [Y]浮=00 100,1.01010100 ① 求阶差并对阶 △E=EX-EY=[EX]补+[-EY]补 =00 010+11 100 =11 110
1. 1 0 0 0 1 0 1 0 (11)
19
课本P55[例25] 设x=2010×0.11011011,y=2100×(-0.10101100), 求x+y。
和的规格化处理 MS= 1. 1 0 0 0 1 0 1 0 (11) 结果尾数的符号位与最高数值位相同,应左规1位 则 MS=1.00010101(10),ES=00 100-1= 00 011。 舍入处理 若采用0舍1入法 MS=1.00010110 结果溢出判断 阶码符号位为00,和不溢出 最终结果S = X+Y = 00 011,1. 00010110 = 2011×(-0.11101010)
尾数求和
MS = MX + MY = 00.001 01 + 00.111 = 01.000 01 两符号位相反,应进行右规1位的操作 则MS = 00.100 (001) , ES= 011+1= 0 100
计组复习题
一、填空题1.用二进制代码表达的计算机语言称为(),用助记符编写的语言称为()。
2.计算机硬件由()、()、()、输入系统和输出系统五大部件构成。
3.十六进制数CB8 转换成二进制数为()。
4.某数x 的真值-0.1011B,其原码表达为()。
5.在浮点加减法运算过程中,在需要()或()时,尾数需向右移位。
6.指令普通由()和()两部分构成。
7.要构成容量为4K*8 位的存储器,需要()片4K×1 位的芯片并联,或者需要()片1K×8 位的芯片串联。
8.中断解决过程涉及()、()、()、()和()阶段。
9.操作数寻址方式涉及()、()、()、()、()、()、()等。
10.动态RAM 的刷新涉及()、()和()三种方式。
11.高速缓冲存储器的替代算法有()和()。
12.影响流水线性能的因素有()、()和()。
13.主存储器容量普通以KB 为单位,其中1K=(),硬盘的容量以GB 为单位,其中1G=()。
14.主存储器普通采用()存储器,CACHE 采用()存储器。
15.世界上第一台计算机产生于()年,称为()。
16.I/O 的编址可分为()和(),前者需要单独的I/O 指令,后者可通过()指令和设备交换信息。
17.CPU 从主存取出一条指令并执行该指令的全部时间叫做(),它普通包含若干个(),而后者又包含若干个()。
18.计算机中各个功效部件是通过()连接的,它是各部件之间进行信息传输的公共线路。
19.浮点数由()和()两部分构成。
20.严禁中断的功效能够由()来完毕。
21.指令的编码中,操作码用来表明(),N 位操作码最多表达()中操作。
22.静态RAM 采用()原理存储信息,动态RAM 采用()原理存储信息。
23.典型的冯·诺依曼计算机是以()为核心的。
24.计算机硬件由()、()、()、()和()五大部件构成。
25.系统总线按系统传输信息的不同,可分为三类:()、()、()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
重要题目
还有第三章的第13,14,15题
• 5.1.1 CPU的功能 – 指令控制(程序的顺序控制) – 操作控制(一条指令有若干操作信号实现) – 时间控制(指令各个操作实施时间的定时) – 数据加工(算术运算和逻辑运算) • • • • CPU的基本三大部分: (1)运算器 (2)Cache (3)控制器
• • • • • • • •
【解】 (1)有效存储区域=16.5-11=5.5(cm) 因为道密度=40道/cm,所以40×5.5=220道,即220个圆柱面 (2)内层磁道周长为2πR=2×3.14×11=69.08(cm) 每道信息量=400位/cm×69.08cm=27632位=3454B 每面信息量=3454B×220=759880B 盘组总容量=759880B×10=7598800B (3)磁盘数据传输率Dr=rN, N为每条磁道容量, N=3454B, r为磁 盘转速, • r=2400转/60秒=40转/秒 • Dr=rN=40×3454B=13816B/s • (4)采用定长数据块格式,直接寻址的最小单位是一个记录块(一个 扇区),每个记录块记录固定字节数目的信息,在定长记录的数据 块中,活动头磁盘组的编址方式可用如下格式: • • 此地址格式表示有4台磁盘,每台有16个记录面,每面有256个磁 道,每道有16个扇区。 • (5)如果某文件长度超过一个磁道的容量,应将它记录在同一个柱 面上,因为不需要重新找道,数据读/写速度快。
• 各种计算机的CPU可能有这样或那样的不 同,但是在CPU中至少要有6类寄存器: • ①指令寄存器(IR) • ②程序计数器(PC) • ③数据地址寄存器(AR) • ④缓冲寄存器(DR) • ⑤通用寄存器(R0~R3) • ⑥状态字寄存器(PSW)
• 需要注意: • 5.1 CPU的功能和组成 –功能,组成和主要 寄存器 • P128 图5.1 • P157 图5.29
• 第七章,重要题目: • P217 例1 • P230 例4
• 第八章:P240 图8.2 ,P244 图8.6
• 【例1】磁盘组有6片磁盘,每片有两个记录面, 最上最下两个面不用。存储区域内径22cm ,外 径33cm,道密度为40道/cm,内层位密度400位 /cm,转速2400转/ • (1)共有多少柱面? • (2)盘组总存储容量是多少? • (3)数据传输率多少? • (4)采用定长数据块记录格式,直接寻址的最小单 位是什么?寻址命令中如何表示磁盘地址? • (5)如果某文件长度超过一个磁道的容量,应将它 记录在同一个存储面上,还是记录在同一个柱