数字逻辑试卷(A)
电子技术及数字逻辑试卷A及答案
绝密★启用前黑龙江外国语学院继续教育学院 2014 年 秋 季学期《电子技术及数字逻辑》试卷( A 卷)一、 填空题(本大题共 9小题,每空 1分,共 15分)1.N 型半导体是在本征半导体中掺入 价元素,其多数载流子是 ,少数载流子是 。
2.稳压管的稳压区是其工作在 。
3.数字系统使用 的物理元件,与此相对应,采用的记数制和编码制也都以 数 为基础。
4.使用布尔代数定律时,利用 规则. 规则. 规则可得到更多的公式。
5.放大电路必须加上合适的 才能正常工作。
6.运放的共模抑制比定义为 。
7.直接写出函数F=[(AB+C)D+E]B 的反演函数为 。
8.三极管工作在饱和区时,发射结应为 偏置,集电结应为 偏置。
9.为提高放大电路的输入电阻,应引入 反馈;为降低放大电路输出电阻。
二、选择题(本大题共15小题,每题2分,共30分)1.当温度升高时,二极管的反向饱和电流将 。
A .增大 B.减小 C.不变2.互补输出级采用共集形式是为了使 。
A.电压放大倍数大B.不失真输出电压大C.带负载能力强3.测试放大电路输出电压幅值与相位的变化,可以得到它的频率响应,条件是 。
A. 输入电压幅值不变,改变频率B. B.输入电压频率不变,改变幅值C.输入电压的幅值与频率同时变化 4.交流负反馈是指 。
A .阻容耦合放大电路中所引入的负反馈B .只有放大交流信号时才有的负反馈C .在交流通路中的负反馈5.功率放大电路的最大输出功率是在输入电压为正弦波时,输出基本不失真情况下,负载上可能获得的最大 。
A .交流功率B .直流功率C .平均功率 6.滤波电路应选用 。
A .高通滤波电路 B. 低通滤波电路 C. 带通滤波电路7.放大电路中,测得某三极管三个电极电位U 1.U 2.U 3分别为U 1=3.3V ,U 2=2.6V ,U 3=15V 。
由此可判断该三极管为 。
A .NPN 硅管 B. NPN 锗管 C. PNP 硅管 d.PNP 锗管8.与八进制数(47.3)8等值的数为 。
数字逻辑考试试卷A
一、 单项选择题(每小题2分,共20分)1. 表示任意两位十进制数,至少需要( )位二进制数。
A.6B.7C.8D.92. 下列电路中,属于数字电路的有( )。
A.差动放大电路B.集成运放电路C.RC 振荡电路D.逻辑运算电路3. 要使J-K 触发器在时钟脉冲作用下,1n Q Q +=,则输入信号应为( )。
A.J=K=0B.J=K=1C.J=1,K=0D.J=0,K=14. 下列触发器中,( )对输入信号有约束。
A.钟控R-S 触发器B.时钟控制T 触发器C.时钟控制J-K 触发器D.时钟控制D 触发器5. n 个变量可以构成( )个最大项。
A.nB.n *2C.n 2D.12-n6. 组合逻辑电路中的险象是由( )引起的。
A.电路未达到最简B.电路有多个输出C.电路中的时延D.逻辑门类型不同7. 构造一个模10同步计数器,需要( )个触发器。
A.3B.4C.5D.108. 根据状态等效对(A,B),(C,D )和(B,D ),可构成最大状态等效类( )。
A.{A,B,D}B.{A,B,C}C.{A,B,C,D}D.{B,C,D}9. Moore 型时序逻辑电路的输出( )。
A.仅与当前外部输入有关B.仅与电路内部状态有关C.与外部输入和内部状态都有关D.与外部输入和内部状态都无关10.下列中规模通用集成电路中,( )属于时序逻辑电路。
A.多路选择器74153 B 译码器74138 C.并行加法器74283 D.寄存器74194二、 填空题(每空1分,共20分)1. 数字信号有( )和( )两种形式。
2. (11110111)2=( )10=( )8。
3. 机器数有( )、( )和( )3种常用类型。
4. 逻辑代数有( )、( )、( )3种基本运算。
5. 根据电路输出端是一个还是多个,通常将组合逻辑电路分为( )和( )。
6. 消除组合逻辑电路中险象的常用方法有( )、( )和选通法。
7. 时序逻辑电路按其状态改变是否受统一定时信号控制,可分为( )和( )两种类型。
《数字逻辑》期末考试A卷参考答案
《数字逻辑》期末考试 A 卷参考答案、判断题:下面描述正确的打’/,错误的打‘X’(每小题1分,共10 分)1、为了表示104个信息,需7位二进制编码[V ]2、BCD码能表示0至15之间的任意整数[X ]3、余3码是有权码[X ]4、2421码是无权码[X ]5、二值数字逻辑中变量只能取值6、计算机主机与鼠标是并行通信7、计算机主机与键盘是串行通信8、占空比等于脉冲宽度除于周期0和1,且表示数的大小[X ][X ][V ][V ]9、上升时间和下降时间越长,器件速度越慢[V ]10、卡诺图可用来化简任意个变量的逻辑表达式[X ]、写出图中电路的逻辑函数表达式。
(每小题5分,共10分)1、F=A B2、F= AB CD2分,共20分)1、在图示电路中.能实现逻辑功能F = ATH 的电路是 A °TTL 电路(A) F = ABCD(B) F = AH ・ CD -(C) F= A + B + C + D(D) F = A + B • C + D (E) F= A BCD4 . 己知F 二ABC + CD ■可以肯定使F = 0的情况是 _°(A) A=0, BC= 1; (B) B= 1 , C= 1 } (C) AB= 1, CD=Q.(D) BC= 1 , D= 15、逻辑函数A B+BCD+A C+ B C 可化简为A,B,C,D 。
(A) AB + AC + BC (B) AB + C (A4-B)(C) AB + CABA — O ?=11 QA |— I1 F •-&1 Q AB L Il —(B)悬0----空。
—A — &Bo —Co- &BA3 •满足如图所示电路的输岀函数F 的表达式为丄3B 1 o — VOF(D) AB +C (E) 19.图示电路中,当各触发器的状态为C 时.再输入一个CP 脉冲,融发器的 状态为QiQ 严0 0。
数字逻辑试卷及答案
数字逻辑试卷及答案0(共5页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--《数字电路与逻辑设计》模拟试卷1试题卷注意:1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。
请监考老师负责监督。
2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。
3.本试卷满分100分,答题时间为90分钟。
4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。
一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1. 下列四个数中,最大的数是 。
[A] (AF)16 [B] (0010)8421BCD[C] ()2 [D] (198)104. 对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为 。
[A] 2 [B] 8 [C] 16 [[A] OC 门[B] PMOS [C] NMOS [D] CMOS[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X5. 以下各电路中,可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器7. 同步时序电路和异步时序电路比较,其差异在于后者。
[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关[A] 触发器[B] 晶体管[C] MOS管[D] 电容9. 当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。
[A] 组合逻辑电路[B] 时序逻辑电路[C] 存储器[D] 数模转换器[A] 2[B] 4[C] 8[D] 32二、多项选择题(本大题共5小题,每小题3分,共15分)在每小题列出的四个选项中有二至四个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
最新2006~2007第一学期《数字逻辑》考试试题(a卷)
assign WR_C=A==8'B11110100 & !n_IORQ & !n_WR?0:1;
endmodule
可以有其它描述方ቤተ መጻሕፍቲ ባይዱ。
8
可口可乐 激励制度
考核激励制度
• (1)考核 • 人才的健康成长,离不开公司的考核激励。
在可口可乐公司,这种考核激励机制是十 分健全而丰富多彩的。
职责工作描述及岗位责任书
kpi考核制度,可口可乐公司已经创造了引人注目的管理
绩效和经济绩效。
•
当每个员工每天的工作进程、每个客户的拜访、每件
产品的销售、每个促销活动的执行、每天的销售业绩、每
月的市场开发状况、每个客户的帐款等等均被主管时时刻
刻跟踪,并且被明确为每天的责任,同时可用量化的指标
来考核和跟踪时,这产生的工作效果是非常显著的。
2. 依照以下波形,试画出上升边沿触发的JK触发器和高电平使能的JK 锁存器的输出端波形,设初态为“0”,/RD为异步清0端。
CP/ EN
/RD
J
K
Q(触发器) 3
Q (锁存器)
2
(空翻) (空翻)
(每沿1分)
3. 已知格雷码(G3 G2 G1 G0)转换为二进制自然代码(F3 F2 F1 F0)的 逻辑电路如下,请直接画出二进制自然代码转换为格雷码的逻辑电路。
何为k p i考核
• 定义:KPI(Key Performance Indication)即关键业绩指标,指的是通过对组织内部 某一流程的输入端、输出端的关键参数进行设置、取样、计算、分析,衡量流程绩效 的一种目标式量化管理指标,是把企业的战略目标分解为可运作的远景目标的工具, 是企业绩效管.
数字逻辑10套题
《数字逻辑电路》试题一一、填空题1.()10=()2=()8=()16。
2.()2=()10。
3.()10=( ) 8421-BCD。
4.A⊕0= 。
5.大体门电路包括、、。
6.A⊙B= 。
7.N各逻辑变量组成某个逻辑函数,那么其完整的真值表应有种不同的组合。
8.数字逻辑电路包括两类,别离是电路和电路。
9.JK触发器的特性方程是。
10.任何时刻,电路的输出,不仅与该时刻电路的输入有关,而且还与电途经去的输入有关的电路,称为电路。
11.F(A,B,C,D)=CD,它包括了个最小项。
12.A(A+B)= 。
13.F=AB+AC,这种形式的逻辑函数表达式称为。
14.F=A·B·A·C这种形式的逻辑函数表达式称为。
15.有18个信息需用二进制代码来表示它们,那么最少需要位二进制。
16.与将JK触发器作成T’(翻转)触发器,应使其J= , K= 。
17.设计一个25进制计数器,最少需要个触发器。
二、选择题1.已知字符T的ASCII码值的十进制数表示为84,若是将最高位设置为奇校验位,那么字符T的ASCⅡ码值设置奇校验位后,它的二进制表示为( )A 01001101B 11001101C 01101011 D2. 以下个数中最大的是()A (.0101) 2B 16C 10 C 83. 在一个逻辑电路中,有两个输入信号X、Y和一个输出信号V。
当且仅当X=一、Y=0时,V=0,那么V的逻辑表达式为()A X+YB X·YC X·YD X+Y4. A·A·B·B·C=( )A ABC C 1D 05. A+BC+AB+A=( )A AB AC 1D 06. F(A,B,C)=ABC+ABC+ABC=( )A ∑m(0,2,4)B ∑m(3,5,7)C ∑m(1,3,5)D ∑m(4,5,7)7. A⊕B=( )A AB+ AB B AB + ABC A BD A B8. 对正逻辑而言,某电路是与门,那么对负逻辑而言是()A 与门B 与非门C 或非门D 或门触发器在同步工作时,假设现态Q n=0,要求抵达次态Q n+1=1,那么应使JK=( )A 00B 01C 1XD X110.图(1)中要求输出F=B,那么A应为( )A 0B 1 A =1 FC B BD B 图(1)三、化简以下函数表达式一、代数化简:Y=(AB+A B+A B)(A+B+D+A B D)二、Y=AB+A B+A B3、卡诺图化简:F=(A,B,C,D)=∑m(0,1,2,3,4,6,8,9,10,11,12,14)四、芯片的应用1.别离用74138和74153实现逻辑函数表达式F=AB+BC+AC2.用1.用与非门设计一个组合电路,用来检测并行输入的四位二进制数B4B3B2B1当其值大于或等于5时,输出F=1,反之F=0。
数字逻辑电路试题
院系: 专业班级: 学号: 姓名: 座位号:A. 4B. 3C. 6D. 57. 下列电路中属于时序逻辑电路的是【 】A. 加法器B. 数据分配器C. 计数器D. 译码器8. 下列关于门电路的使用,描述不正确的是 【 】A. TTL 与非门闲置输入端可以直接接电源B. 具有推拉输出结构的TTL 门电路的输出端可以直接并联使用C. CMOS 或门闲置输入端应接地D. CMOS 门电路的闲置输入端不允许悬空9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R 、C 值应为 【 】A. 同时增大R 、C 值B. 同时减小R 、C 值C. 同比增大R 值减小C 值D. 同比增大C 值减小R 值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】A. ROMB. 动态RAMC. MUXD. 静态RAM1. 8位D/A 转换器的理论分辨率是_____________________。
2. 64个输入端的编码器按二进制数编码时,输出端的个数是__________________。
3. 变量数相同时,下标编号相同的最大项i M 和最小项i m 的关系是_____________。
4. 图2.1所示集成计数器的模M=_____________________。
图2.1 (题2.4图)5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。
二、填空题(每小题2分,共20分)6. 对于T 触发器,当T=______时,触发器处于保持状态。
7. 逻辑函数C B AB F +=的反函数F 为_____________________。
8. 5个变量的逻辑函数全部最大项有_____________________个。
9. 二进制数()20110.101110转换成十进制数是___________________。
10. 同步RS 触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。
数字逻辑试题及答案
数字逻辑试题及答案一、单项选择题(每题2分,共10分)1. 以下哪个是数字逻辑中的逻辑运算?A. 加法B. 减法C. 与运算D. 乘法答案:C2. 在数字逻辑中,一个逻辑门的输出是:A. 0B. 1C. 0或1D. 任意数字答案:C3. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B4. 触发器的主要用途是:A. 逻辑运算B. 存储信息C. 放大信号D. 转换信号答案:B5. 一个4位二进制计数器可以计数到:A. 8B. 16C. 32D. 64答案:B二、多项选择题(每题3分,共15分)1. 下列哪些是数字逻辑中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 在数字逻辑中,以下哪些可以作为信号的表示?A. 电压B. 电流C. 电阻D. 电容E. 电感答案:AB3. 以下哪些是数字电路的基本组成元素?A. 逻辑门B. 电阻C. 电容D. 触发器E. 运算放大器答案:ABD4. 在数字逻辑中,以下哪些是常见的电路类型?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合信号电路E. 微处理器答案:ABD5. 以下哪些是数字电路设计时需要考虑的因素?A. 电路的复杂性B. 电路的功耗C. 电路的可靠性D. 电路的成本E. 电路的尺寸答案:ABCDE三、填空题(每题2分,共10分)1. 在数字逻辑中,一个逻辑门的输出状态取决于其_________。
答案:输入状态2. 一个D触发器的输出在时钟信号的_________沿触发。
答案:上升沿3. 一个4位二进制计数器的计数范围是从_________到_________。
答案:0000到11114. 一个逻辑电路的输出是其输入的_________。
答案:逻辑函数5. 在数字逻辑中,使用_________可以表示一个逻辑函数的真值表。
答案:卡诺图四、简答题(每题5分,共15分)1. 描述一个典型的组合逻辑电路的工作原理。
西南民族大学数字逻辑与数字电路试题
5. 已知某函数,该函数的反函数=(
)。
6. 如果对键盘上108个符号进行二进制编码,则至少要(
)位二
进制数码。
7. 典型的TTL与非门电路使用的电路为电源电压为( )V,其输出高
电平为( )V,输出低电平为( )V, CMOS电路的电源电压为
(
)V。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为
CTP CTT
Q1
D3 D2
Q0
D1
D0
0 × × × × 0 0 74LS161
10 × ×
0 0 CP
11 0
×
×
D3 D2
CP &
1 1 × 0 × D1 D0 “1”
11 1 1
Q3 Q2 “1”
Q1 Q0 “1”
Q3 Q2
Q1 Q0
加法
计数
4.触发器电路如下图所示,试根据CP及输入波形画出输出端Q1 、Q2 的波形。设各触发器的初始状态均为“0”(6分)。
B;Y3=A B 13. 5 二、选择题(共30分,每题2分)
14.低
1 2 3 4 5 6 7 8 9 10 11 12
ACCACA 三、判断题(每题2分,共20分)
12345
ADB C A D 6 7 8 9 10
×√××√√√×√√
四、综合题(共30分,每题10分) 1.解:(1)真值表 (2分) (2)卡诺图化简(2分)
学年:2011
行政班: 总分:
题一二三四总
号
分
得 分
一、填空题(每空1分,共20分)
1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(
数字逻辑模拟卷 含答案
《数字逻辑》模拟试卷一、单项选择1、PROM 和PA L 的结构是( A )。
A .PROM 的与阵列固定B . PROM 或阵列不可编程C .PAL 与阵列全译码D . PAL 的与阵列可编程,ROM 或阵列不可编程2、设图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是( C )。
3、下列各函数等式中无冒险现象的函数式有( D )。
A .B A AC C B F ++= B .B A BC C A F ++= C .B A B A BC C A F +++=D .C A B A BC B A AC C B F +++++=E .B A B A AC C BF +++= 4、二进制码10101010所对应的格雷码为( D )。
A .10111100B . 11111001C .00110101D .111111115、凡在数值上或时间上不连续变化的信号,例如只有高低电平的矩形波脉冲信号,称为( C )。
A .直流信号B .模拟信号C .数字信号D .交流信号6、半导体存储器( B )的内容在掉电后会丢失。
A .MROMB .RAMC .EPROMD .E 2 PROM7、边沿式D 触发器是一种( C )稳态电路。
A .无B .单C .双D .多8、某移位寄存器的时钟脉冲频率为100KH Z ,欲将存放在该寄存器中的数左移8位,完成该操作需要( B )时间。
A .10μSB .80μSC .100μSD .800ms二、填空题1、8-3线优先编码器,输入、输出均为低电平有效。
若输入01234567I I I I I I I I 为11010010,且7I 的优先级别最高、0I 的优先级别最低,则输出012Y Y Y 为___010__。
2、=D 35.625)(()H A .23码)(8421BCD 0101 0010 0101.0110 0011 =3、已知N 的补码是1,01101011,则N 的原码是 1,10010101 ,N 的反码是 1,01101010 ,N 的真值是 -10010101 (或-149) 。
数字逻辑技术试卷及解析
数字逻辑技术试卷-第2章一、填空题1.逻辑电路中,电平接近0时称为低电平,电平接近V CC或V DD时称为高电平。
2.数字电路中最基本的逻辑门有与、或和非门。
常用的复合逻辑门有与非门、或非门、与或非门、异或门和同或门。
3.图腾结构的TTL集成电路中,多发射极三极管可完成与门逻辑功能。
4.CMOS反相器是两个增强型的MOS管组成,且其中一个是N沟道管,另外一个是P沟道管,由于两管特性对称,所以称为互补对称CMOS反相器。
5.TTL与非门输出高电平U OH的典型值是 3.6V,低电平U OL的典型值是0.3V。
6.普通的TTL与非门具有图腾结构,输出只有高电平和低电平两种状态;TTL三态与非门除了具有1态和0态,还有第三种状态高阻态,三态门可以实现总线结构。
7.集电极开路的TTL与非门又称为OC门,几个OC门的输出可以并接在一起,实现线与逻辑功能。
8.TTL集成电路和CMOS集成电路相比较,其中TTL集成电路的带负载能力较强,而CMOS集成电路的抗干扰能力较强。
9.用三态门构成总线连接时,依靠使能端的控制作用,可以实现总线的共享而不至于引起总线冲突。
10. TTL集成与门多余的输入端可与有用端并联或接高电平;TTL集成或门多余的输入端可与有用端并联或接低电平。
二、判断下列说法的正误1.所有的集成逻辑门,其输入端子均为两个或两个以上。
(错)2.根据逻辑功能可知,异或门的反是同或门。
(对)3.具有图腾结构的TTL与非门可以实现“线与”逻辑功能。
(错)4.基本逻辑门电路是数字逻辑电路中的基本单元。
(对)5.TTL和CMOS两种集成电路与非门,其闲置输入端都可以悬空处理。
(错)6.74LS系列产品是TTL集成电路的主流产品,应用最广泛。
(对)7.74LS系列集成电路属于TTL型,CC4000系列集成电路属于CMOS型。
(对)8.与门多余的输出端可与有用端并联或接低电平。
(错)9.OC门不仅能够实现“总线”结构,还可构成与或非逻辑。
数字逻辑技术试卷及解析
数字逻辑技术试卷-第2章一、填空题1.逻辑电路中,电平接近0时称为低电平,电平接近V CC或V DD时称为高电平。
2.数字电路中最基本的逻辑门有与、或和非门。
常用的复合逻辑门有与非门、或非门、与或非门、异或门和同或门。
3.图腾结构的TTL集成电路中,多发射极三极管可完成与门逻辑功能。
4.CMOS反相器是两个增强型的MOS管组成,且其中一个是N沟道管,另外一个是P沟道管,由于两管特性对称,所以称为互补对称CMOS反相器。
5.TTL与非门输出高电平U OH的典型值是 3.6V,低电平U OL的典型值是0.3V。
6.普通的TTL与非门具有图腾结构,输出只有高电平和低电平两种状态;TTL三态与非门除了具有1态和0态,还有第三种状态高阻态,三态门可以实现总线结构。
7.集电极开路的TTL与非门又称为OC门,几个OC门的输出可以并接在一起,实现线与逻辑功能。
8.TTL集成电路和CMOS集成电路相比较,其中TTL集成电路的带负载能力较强,而CMOS集成电路的抗干扰能力较强。
9.用三态门构成总线连接时,依靠使能端的控制作用,可以实现总线的共享而不至于引起总线冲突。
10. TTL集成与门多余的输入端可与有用端并联或接高电平;TTL集成或门多余的输入端可与有用端并联或接低电平。
二、判断下列说法的正误1.所有的集成逻辑门,其输入端子均为两个或两个以上。
(错)2.根据逻辑功能可知,异或门的反是同或门。
(对)3.具有图腾结构的TTL与非门可以实现“线与”逻辑功能。
(错)4.基本逻辑门电路是数字逻辑电路中的基本单元。
(对)5.TTL和CMOS两种集成电路与非门,其闲置输入端都可以悬空处理。
(错)6.74LS系列产品是TTL集成电路的主流产品,应用最广泛。
(对)7.74LS系列集成电路属于TTL型,CC4000系列集成电路属于CMOS型。
(对)8.与门多余的输出端可与有用端并联或接低电平。
(错)9.OC门不仅能够实现“总线”结构,还可构成与或非逻辑。
数字逻辑电路期末试卷及答案 (3)
第1页,共8页第2页,共8页院系: 专业班级: 学号: 姓名: 座位号:20 -20 学年第 学期期末考试试卷《数字逻辑电路》(A )卷一、选择题(每小题2分,共20分)1、下列数中最大的数是 【D 】 A 、(3C )16 B 、(57)8C 、(70)10D 、(1110010)22、8个输入端的编码器按二进制数编码时,输出端的个数是 【B 】 A 、2个 B 、3个C 、4个D 、8个3、逻辑电路中的晶体管一般工作在【B 】A 、放大区B 、饱和区或截至区C 、截至区D 、饱和区4、同步时序电路和异步时序电路比较,其差异在于后者 【B 】 A 、没有触发器; B 、没有统一的时钟脉冲控制; C 、没有稳定状态; D 、输出只与内部状态有关;5、n 个变量的逻辑函数全部最大项的个数有 【C 】 A 、n B 、2n C 、2nD 、2n -16、555定时器的结构如图1.1所示,如果芯片的5脚悬空;RD =V CC =5V ,6脚输入4V 电压,2脚输入2V 电压,下列关于555电路说法正确的是 【 A 】U CC U CO U 6(TH)(TR)U oR D U 2放电端图1.1(题1.6图)A 、U O 输出低电平,放电开关V 1导通;B 、U O 输出高电平,放电开关V 1截止;C 、U O 输出低电平,放电开关V 1截止;D 、U O 输出高电平,放电开关V 1导通; 7、图1.2所示用74LS161(同步16进制计数器,Cr 异步清零端、LD 同步置数端、OC 进位输出端,P 、T 计数允许端)构成的计数器正确的说法是 【D 】A 、同步置数法组成的9进制计数器;B 、异步置数法组成的8进制计数器;C 、同步置数法组成的10进制计数器;D 、异步复位法组成的9进制计数器; 图1.2( 题1.7图) 8、要使由与非门组成的基本RS 触发器保持原状态不变,D S 、D R 端输入的信号应取 【A 】 A 、1==D D S RB 、10==D D S R 、C 、01==D DS R 、 D 、0==D D S R9、为获得输出频率非常稳定的脉冲信号,应采用 【C 】A 、对称多谐振荡器B 、555定时器组成的对称多谐振荡器第3页,共8页第4页,共8页装订线内不许答题 C 、石英晶体振荡器 D 、单稳态触发器 10、下列关于TTL 与非门闲置输入端的处理不正确的是 【D 】 A 、直接接电源电压VccB 、与有用输入端并联使用C 、外界干扰小时,可以剪断或悬空D 、直接接地1、二进制数-110011的补码是 1001101 。
数字逻辑期末考试A卷参考答案
数字逻辑期末考试A卷参考答案Company number【1089WT-1898YT-1W8CB-9UUT-92108】《数字逻辑》期末考试A卷参考答案一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)1、为了表示104个信息,需7位二进制编码[√ ]2、BCD码能表示0至15之间的任意整数 [× ]3、余3码是有权码 [× ]4、2421码是无权码[× ]5、二值数字逻辑中变量只能取值0和1,且表示数的大小[× ]6、计算机主机与鼠标是并行通信[× ]7、计算机主机与键盘是串行通信[√ ]8、占空比等于脉冲宽度除于周期[√ ]9、上升时间和下降时间越长,器件速度越慢[√ ]10、卡诺图可用来化简任意个变量的逻辑表达式 [× ]二、写出图中电路的逻辑函数表达式。
(每小题5分,共10分)1、F=A⊕B2、F=CDAB+三、选择题:(多选题,多选或少选不得分,每小题2分,共20分)四、填空题(每空1分,共20分)1、一个触发器可表示__1__位二进制码,三个触发器串接起来,可表示__3__ 位二进制数。
2、欲表示十进制的十个数码,需要__4__个触发器。
3、寄存器中,与触发器相配合的控制电路通常由_门电路_(选择提示:门电路、触发器、晶体二极管)构成。
4、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为__01011_。
5、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过__3__个时钟周期。
6、_RS_触发器存在输入约束条件,_主从JK_触发器会出现一次翻转现象。
7、负跳沿触发翻转的主从JK触发器的输入信号应该在CP为_低电平_时加入,在CP为_高电平_时输入信号要求稳定不变。
8、正跳沿触发翻转的D触发器的输入信号在CP _上升沿_前一瞬间加入。
数字逻辑电路试卷(附答案)
一、填空题(每空1分,共10分)1.逻辑函数 的两种标准形式分别为。
2.将2004个“1”异或起来得到的结果是(0)。
3.半导体存储器的结构主要包含三个部分,分别是( 译码器 )、(存储阵列)、( 控制逻辑)。
4.A/D 转换的四个过程是采样、保持 、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。
5.8位D/A 转换器当输入数字量10000000为5v 。
若只有最低位为高电平,则输出电压为(5/128)v ;当输入为10001000,则输出电压为(5*136/128)v 。
6.就逐次逼近型和双积分型两种A/D 转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。
7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD ;8.已知某74ls00为2输入4与非门,I OL =22mA ,I OH =2mA , I IL =2mA , I IH =40μA ,则其低电平输出的扇出系数N OL =(11),其高电平输出的扇出系数N OH =( 50);9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6)10. 根据对偶规则和反演规则,直接写出的对偶式和反函数,Fd =(), =(); 11.12.已知X=(-17),则X 的8位二进制原码为(10001001),其8位二进制补码为(11110111);13.T' 触发器的次态方程是(Qn+1 = ~Qn );14.D 触发器的次态方程是( );15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=()的情形,则存在1型险象;二、单选题(每题2分,共20分)1.表示任意两位无符号十进制数需要(B )二进制数。
A.6 B.7 C.8 D.92. 一个多输入与非门,输出为0的条件是(C)A 只要有一个输入为1,其余输入无关B 只要有一个输入为0,其余输入无关C 全部输入均为1D 全部输入均为03.余3码10001000对应的2421码为( C )。
数字逻辑试卷及答案
数字逻辑试卷及答案计算机学院第⼆学期《数字逻辑》期未考试试卷 A 卷学号班级姓名成绩⼀、填空(每空1分,共14分)1、(21.5)10=()2=()8=()162、若0.1101x =-,则[]x 补=()3、⼗进制数809对应的8421BCD 码是()4、若采⽤奇校验,当信息位为10011时,校验位应是()5、数字逻辑电路分为()和()两⼤类6、电平异步时序逻辑电路的描述⼯具有()、()、()7、函数()()F A B C D =+?+的反函数是()8、与⾮门扇出系数N O 的含义是()9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是()⼆、选择题(每空2分,共16分)从下列各题的四个答案中,选出⼀个正确答案,并将其代号填⼊括号内1、数字系统采⽤()可以将减法运算转化为加法运算A .原码B .余3码C .Gray 码D .补码2、欲使J-K 触发器在CP 脉冲作⽤下的次态与现态相反,JK 的取值应为() A .00 B .01 C .10 D .113、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进⾏⽐简,若有(A ,B ),(D 、E )等效,则最简状态表中只有()个状态A .2B .4C .5D .6 4、下列集成电路芯⽚中,()属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三⼀⼋译码器74138 D .集成定时器5G555 5、设计⼀个20进制同步计数器,⾄少需要()个触发器 A .4 B .5 C .6 D .20 6、⽤5G555构成的多谐振荡器有()A .两个稳态B .两个暂稳态C .⼀个稳态,⼀个暂稳态D .既没有稳态,也没有暂稳态 7、可编程逻辑阵列PLA 的与、或陈列是()A .与阵列可编程、或阵列可编程B .与阵列不可编程、或阵列可编程C .与阵列可编程、或阵列不可编程D .与阵列不可编程、或阵列不可编程 8、最⼤项和最⼩项的关系是()A .i i m M =B .i i m M =C .1i i m M ?=D .⽆关系三、逻辑函数化简(6分)把(,,,)(0,1,5,14,15)(4,7,10,11,12)F A B C D m d =∑+∑化成最简与—或式四、分析题(每⼩题12分,共24分)1、分析图1所⽰组合逻辑电路①写出输出函数表达式②列出真值表③说明电路功能2、分析图2所⽰脉冲异步时序逻辑电路①写出输出函数和激励函数表达式②列出次态真值表,作出状态表和状态图③说明电路功能④设初态2100y y =,作出x 输⼊4个异步脉冲后的状态y 2y 1和输出z 的波形图。
数字逻辑考试题.(优选)
数字逻辑考试题(一)一、填空(每空1分,共17分)1. (1011.11)B =( ) D =( )H2. (16)D =( )8421BCD 码。
3. 三态门的输出有 输出高电平 、输出低电平 、 输出高阻态 三种状态。
4. 试举出CMOS 三个电路的优点 、 、 。
5. )(CD B B A Y +=则其对偶式Y ’为 。
6. ABC C B A C AB C B A Y ++=),,( 的最简式为Y= 。
7. 由n 位寄存器组成的扭环型移位寄存器可以构成 进制计数器。
8. 半导体存储器对存储单元的寻址一般有 和矩阵译码两种方式。
9. 一片8K ×8位的ROM 存储器有 个字,字长为 位。
10. 四位环型计数器初始状态是1000,经过5个时钟后状态为 。
11. 在RS 、JK 、T 和D 触发器中, 触发器的逻辑功能最多。
12. 设一个包围圈所包围的方格数目为S ,消去的变量数目为N ,那么S 与N 的关系式应是 。
13. 在卡诺图化简逻辑函数时,圈1求得 的最简与或式,圈0求得 的最简与或式。
二、选择(5分) 1. DE BC A Y +=的反函数为Y =( )。
A. E D C B A Y +++⋅= B. E D C B A Y +++⋅=C. )(E D C B A Y +++⋅=D. )(E D C B A Y +++⋅=2. 下列哪个元件是CMOS 器件( )。
A. 74S00B. 74LS00C. 74HC00D. 74H003. 十进制数25用8421BCD 码表示为( )。
A. 10101B. 0010 0101C. 100101D. 101014. 若用1表示高电平,0表示低电平,则是( )。
A. 正逻辑B. 负逻辑C. 正、负逻辑D. 任意逻辑5. 下逻辑图的逻辑表达式为( )。
A. AC BC AB Y =B. BC AC AB Y ++=C. BC AC AB Y ++=D. BC AC AB Y =6. 三态门的逻辑值正确是指它有( )。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字逻辑试卷(A)
1.十进制数的特点一是( 逢十进一 ),二是有( 十 )个计数符号 2. R 进制数R M 可表示为R M =
∑--=1
n m
i i
a
( R )
3. (15.75)10 =( 1111.11 )8
4. (562)10 =( 0101 0110 0010 )8421BCD 5.(1010.10)2 =( (A.8)16 )16
6.每位八进制数可用( 3 )位二进制数表示。
7.ASCII 码是七位二进制代码,最多可以表示( 128 )个字符。
8.最基本的逻辑门电路是( 与 )门、( 或 )门和( 非 )门。
9.8个变量有( 28 )个最小项。
10.施密特触发器V +≠V -称之为( 滞后 )特性。
二、判断(每小题1分,本大题10分) 1.循环码也是BCD 码。
( n ) 2. 同或是异或的反。
( y ) 3. 1=+ABCD D C B A ( n )
4.组合电路是各种门电路构成的,不包含触发器。
( y ) 5.二进制译码器给定输入,所有输出中只有一个是有效电平。
( y ) 6.优先编码器允许多个输入同时有效。
( y )
7.边沿触发器的状态变化只能发生在CP 有效边沿到达的一瞬间,在CP 的高电平、低电平期间以及无效边沿时触发器状态不变。
( y )
8.异步时序电路无统一的时钟。
( y ) 9.Mealy 型时序电路的输出是输入和现态的函数。
( y ) 10.多谐振荡器需要外加触发信号才能产生矩形波输出。
( n )
三、单项选择(将正确选择的编号填入括号中,每小题1分,本大题10分) 1.下列BCD 码哪个是无权码?(B .余3码 )
2.逻辑函数的哪种表示方式是唯一的?(B .真值表) 3.下列哪种门输出端不能直接并联?( C .普通与非门)
4.下列哪种电路在输出端可以得到输入变量的全体最小项?(A .二进制译码器 )
5.二——十进制编码器有十个输入,有几个输出?( B.4个 )
6.下列哪种触发器对输入有约束?( B.RS 触发器 ) 7.哪种触发器是边沿触发?( B.维持阻塞D 触发器 )
8.时序电路中描述存储电路的次态与其输入和存储电路现态之间逻辑关系的方程式叫(C.状态方程)
9.时序电路中(A.一定有存储电路 )
10.串行加法器实现两个N位二进制数相加,需要( A.1个全加器) 四、逻辑运算(每小题3分,本大题15分)
1.已知CD ABC F +=,当BC=1且D=1时F是否一定是零?(是 ) 2 .在函数F(A,B,C)=A+B+C的真值表中F=0的状态有几个(一个) 3.用
公
式
法
证
明
C AB C B A C B A +=+⊕)( 答:
D B A F +=
4.用公式法化简DC D A BD B A F +++=
5.用图形法化简F=AB+BC+CD+DA,约束项为m 0,m 1,m 4,m 5
五、组合电路分析设计(本大题18分)
1.比较图示两电路的逻辑功能。
要求写出P 和G 的最简与或式。
(本题4分)
P = G = P 和G (相同) 答:B A B A P += B A B A G +=
2.根据图示波形,在图上标示出30D D -的值。
答:D 0D 1D 2D 3 = 0110
3.若两个两位二进制数A 1A 0和B 1B 0相等图示电路F =( F = 1 )。
(本题4分)
4.如图八选一数据选择器用来实现四变量奇偶校验,当四个输入逻辑变量A ,B ,C ,D 中有奇数个时,输出F = 1,否则F = 0。
(本题6分)
(1) 填写F 的卡诺图;
(2) 写出F =
∑m ( ∑=)14,13,11,8,7,4,2,1(m F )
(3) 在图上标示出70D D -的值
答:D DD D D D D D D D D D D D D D =76543210 六、根据逻辑图回答问题。
(每小题3分,本大题9分)
1.
写出1
+n Q
的最
简与或式。
=+1n Q n n
n YQ Q X Q +=+1
2.下
列哪个电路可实触发器的逻辑现T 功
能?
答
:
( A )
A. B.
3.根据图示电路画波形图。
触发器初态为零。
答:X,Y 同则保持;X,Y 异则翻转;
七时序电路的分析和设计。
1.图示电路,当21X X 时,触发器次态一定是1吗?请选择:(A .一定是 )图示电
路是一个计数容量为七的计数器,它只有一个无效状态即000,这个电路能自启动吗?(要求写出状态方程)
答:(B)
=
+1
3
n
Q n
n Q
Q
2
1
3
=
+=
+1
2
n
Q n
n Q
Q
1
1
2
=
+=
+1
1
n
Q n
n
n Q
Q
Q
3
2
1
1
⊕
=
+
3.已知状态图、初始状态和输入序列,写出相应状态序列和输出序列。
状态:ABCCAB;输出:001000 4已知状态表,写出状态方程并化简之。
(不必写化简过程。
变量顺序n
n Q
XQ
1
2
∑
=
+m
Q n1
2
( )+∑d( )
∑∑+
=
+
=
+n
n Q
X
d
m
Q
1
1
2
)6,3(
)7,5,4,1(
∑
=
+m
Q n1
1
( )+∑d( )
n
n Q
X
d
m
Q
2
1
1
)6,3(
)7,2,1,0(+
=
+
=∑∑
+
5.电路如图。
1)画出状态图(只画有效循环)
输
入
111010
状
态
A
输
出
n
n Q
Q
1
2
F
Q
Q n
n/1
1
1
2
+
+
X=0X=1
0 001/010/0
0 111/110/0
1 001/0××/×
1 1××/×11/1
答:1) 0000→0001→0010→0011→0100→1000→1001→1010→1011→1100 循环 2) 是何种BCD 码的十进制计数?请选择 B A. 8421 B. 5421 C. 2421
3)01010123=Q Q Q Q 是否是有效状态?它的次态是什么?是 1000 八、电路如图示
74194的初始状态为0100=D C B A Q Q Q Q
1)74194组成了一个计数器,请画出它的状态转换图。
(只画有效循环) 答:1) 0100-0010-1000-0001循环
2)74138的哪几个输出端会出现有效电平?写出出现的顺序
421F F F →→ 循环
74194工作状。