DSP考试题全解
4套DSP(数字信号处理)经典考试试卷
39~32保护位31~16高阶位15~0低阶位11、填空题(共30分,每空1分)1.DSP的狭义理解为数字信号处理器,广义理解为数字信号处理方法。
2.在直接寻址中,指令代码包含了数据存储器地址的低 7 位。
当ST1中直接寻址编辑方式位CPL =0 时,与DP相结合形成16位数据存储器地址;当ST1中直接寻址编辑方式位CPL =1 时,加上SP基地址形成数据存储器地址。
3.TMS320C54有两个通用引脚,BIO和XF, BIO 输入引脚可用于监视外部接口器件的状态; XF 输出引脚可以用于与外部接口器件的握手信号。
4.累加器又叫做目的寄存器,它的作用是存放从ALU或乘法器/加法器单元输出的数据。
它的存放格式为5.桶形移位器的移位数有三中表达方式:立即数; ASM ;T低6位6.DSP可以处理双16位或双精度算术运算,当 C16=0 位双精度运算方式,当 C16=1为双16位运算方式。
7.复位电路有三种方式,分别是上电复位;手动复位;软件复位。
8.立即数寻址指令中在数字或符号常数前面加一个 # 号,来表示立即数。
9.位倒序寻址方式中,AR0中存放的是 FFT点数的一半。
10.一般,COFF目标文件中包含三个缺省的段:.text 段;.data 段和.bss 段。
11.汇编源程序中标号可选,若使用标号,则标号必须从第一列开始;程序中可以有注释,注释在第一列开始时前面需标上星号或分号,但在其它列开始的注释前面只能标分号。
12.’C5402有23条外部程序地址线,其程序空间可扩展到 1M ,内程序区在第0页。
13.指令执行前有关寄存器及数据存储器单元情况如下图所示,请在下图分别填写指令执行后有关寄存器及数据存储器单元的内容。
ADDA 00 00002700 C 1 C 1AR3 0101AR3 01000100h 15000100h 1500*AR3+,14,AA 00 00001200数据存储器2、 简答(共40分)1. TMS320C54x 有多少条16位总线?这些总线各有什么作用?(6分)答:’C54x 共有4组8条16位总线1条程序总线(PB ):传送取自程序存储器的指令代码和立即操作数。
DSP考试题全解
每个空间都可以独立地设置访问建立、有效和跟踪时间,同时还可以通过
XREADY 信号来与外设的访
问速度和时序匹配。
4 针对 CY7C1021V33 与 DSP 接口的时序分析结果,考虑硬件电路实现时还受那些因素影 响?
磁路饱和 天气 湿度
第四章 3 、串行通信接口(如 RS-232 )与并行接口(如 XINTF )相比,各有何特点 ?
DSP 与扩展板及其他芯片通信的目的
8 设计一个基于 TMS320F2812 的 dsp 应用系统, 系统包括 64kw 的扩展 sram,一路 rs-232 通信接口, 4 路 12 位 D/A 转换器 .
SCIB
电源 3.3v/1.8v
RS-232
复位电路 时钟电路
TMS320F2812 XINF
37.5Mbps ,信号线少( 2- 4
3 采用 DAC 芯片和微处理器产生周期信号波形的方法也称作直接数字合成(
DDS ),与采
用振荡器产生的波形(如文氏电桥正弦波振荡器)相比,
DDS 方法有何优缺点?
优点:频率分辨率高,输出频点多,可达 2 的 n 次方个频点 (N 为相位累加器位数 );频率切换速度快,可达
当 LSPCLK=37.5MHz 时, SCI 的实际波特率范围是 2400—312500,对应的波特率选择寄存器的值 BSR 为 1952 —14。由 SCI 模块的波特率计算公式: 波特率 = LSPCLK/[ (BSR+1 ) *8]
思考题: 1 与 RS232 串行通信相比,采用 RS485/422 串行接口有何优点?
us 量级;频率切换时相位连续;可以输出宽带正交信号;输出相位噪声低,对参考频率源的相位噪声有改 善作用;可以产生任意波形;全数字化实现,便于集成,体积小,重量轻。
dspC55x期末考试试题及答案
dspC55x期末考试试题及答案一、选择题(每题5分,共20分)1. 下列哪项不是DSP C55x处理器的特点?A. 支持多种寻址模式B. 支持浮点运算C. 支持流水线操作D. 支持多通道DMA传输答案:B2. DSP C55x处理器的指令周期通常是多少?A. 1个时钟周期B. 2个时钟周期C. 3个时钟周期D. 4个时钟周期答案:B3. 在DSP C55x中,以下哪个寄存器用于存储中断向量表的地址?A. IEPB. IFRC. IERD. IVP答案:D4. DSP C55x处理器的内存映射中,以下哪个区域用于存储程序代码?A. DATA RAMB. PROGRAM RAMC. I/O空间D. CACHE答案:B二、填空题(每题5分,共20分)1. DSP C55x处理器的______位宽的存储器可以支持高达______ MB/s 的数据传输率。
答案:16,8002. 在DSP C55x处理器中,______指令用于实现循环移位操作。
答案:RPTB3. DSP C55x处理器的______位宽的乘法器可以提供高达______ GFLOPS的计算能力。
答案:32,14. 在DSP C55x处理器中,______指令用于实现绝对值运算。
答案:ABS三、简答题(每题10分,共20分)1. 简述DSP C55x处理器的中断系统是如何工作的?答案:DSP C55x处理器的中断系统通过中断向量表来管理中断请求。
当中断发生时,处理器会将当前的程序计数器(PC)保存到一个寄存器中,然后跳转到中断向量表中指定的中断服务程序的地址。
中断服务程序执行完毕后,处理器会从保存的程序计数器地址继续执行原来的程序。
2. 描述DSP C55x处理器的流水线结构及其优势。
答案:DSP C55x处理器采用了多级流水线结构,每个指令周期可以完成多个操作。
这种流水线结构的优势在于可以提高指令的执行速度,使得处理器能够在一个时钟周期内完成多个指令的处理,从而提高了整体的处理效率。
dsp大学期末考试试题及答案
dsp大学期末考试试题及答案一、选择题(每题2分,共20分)1. DSP(数字信号处理)的全称是什么?A. Digital Signal ProcessingB. Digital Sound ProcessingC. Data Signal ProcessingD. Digital Storage Processing答案:A2. 在DSP系统中,以下哪个不是数字滤波器的类型?A. 低通滤波器B. 高通滤波器C. 带通滤波器D. 线性滤波器答案:D3. 下列哪个算法不是用于数字信号处理的?A. FFT(快速傅里叶变换)B. DCT(离散余弦变换)C. JPEG(联合图像专家组)D. MDCT(修改离散余弦变换)答案:C4. 在DSP中,以下哪个是用于实现信号采样的设备?A. ADC(模数转换器)B. DAC(数模转换器)C. CPLD(复杂可编程逻辑器件)D. FPGA(现场可编程门阵列)答案:A5. 下列哪个参数不是描述数字信号的?A. 幅度B. 频率C. 相位D. 电阻答案:D6. 在DSP中,以下哪个指标用于衡量信号的频域特性?A. 幅度谱B. 相位谱C. 功率谱D. 所有选项答案:D7. 下列哪个选项不是DSP系统设计的关键考虑因素?A. 处理速度B. 内存容量C. 电源电压D. 信号带宽答案:C8. 在DSP编程中,以下哪个不是常用的编程语言?A. C语言B. C++语言C. MATLABD. VHDL答案:C9. 下列哪个不是DSP系统的应用领域?A. 音频处理B. 图像处理C. 无线通信D. 机械制造答案:D10. 在DSP系统中,以下哪个是用于实现信号放大的组件?A. 运算放大器B. 滤波器C. 调制器D. 编码器答案:A二、填空题(每题2分,共20分)1. DSP技术在______和______处理中具有广泛应用。
答案:数字信号;模拟信号2. 一个典型的DSP系统包括______、______和______。
dsp技术及应用期末考试题及答案
dsp技术及应用期末考试题及答案一、选择题(每题2分,共20分)1. 数字信号处理(DSP)技术主要应用于以下哪个领域?A. 计算机编程B. 通信系统C. 机械制造D. 农业科学答案:B2. 下列哪个不是数字信号处理的基本步骤?A. 采样B. 量化C. 编码D. 滤波答案:C3. 在数字滤波器设计中,低通滤波器的截止频率通常定义为:A. 滤波器的中心频率B. 滤波器的带宽C. 滤波器的半功率点D. 滤波器的增益答案:C4. 数字信号处理中,傅里叶变换的主要作用是将信号从哪个域转换到哪个域?A. 时域到频域B. 频域到时域C. 空间域到时间域D. 时间域到空间域答案:A5. 下列哪个算法不是用于数字信号处理中的快速傅里叶变换(FFT)?A. Cooley-Tukey算法B. Rader算法C. 快速卷积算法D. 快速排序算法答案:D二、填空题(每空2分,共20分)6. 数字信号处理中,_______ 是指信号在时间上是离散的。
答案:采样7. 在数字信号处理中,_______ 是指信号在幅度上是离散的。
答案:量化8. 一个数字滤波器的阶数是指滤波器中延迟元素的_______。
答案:数量9. 数字信号处理中的窗函数用于_______ 信号,以减少频谱泄露。
答案:截断10. 快速傅里叶变换(FFT)是一种高效的算法,用于计算_______。
答案:离散傅里叶变换(DFT)三、简答题(每题10分,共30分)11. 简述数字信号处理中采样定理的重要性及其内容。
答案:采样定理是数字信号处理中的基本理论,它规定了在不失真地恢复模拟信号的条件下,采样频率应大于信号最高频率的两倍。
这一定理对于信号的数字化和信号的重建至关重要。
12. 解释什么是数字滤波器,并简述其分类。
答案:数字滤波器是一种对数字信号进行滤波处理的系统,它可以通过软件实现,也可以通过硬件实现。
数字滤波器主要分为低通滤波器、高通滤波器、带通滤波器和带阻滤波器,它们分别用于通过或阻止信号的特定频率成分。
DSP考试题
1、信号处理的标志是傅氏变换。
2、信号分析的作用是加深对信号特性的了解。
3.信号处理的目的改变信号的某些性能。
4.快速傅立叶变换算法是数字信号处理发展史上的一个重要里程碑。
5.模拟处理系统升级修改硬件设计、调整硬件参数。
6.数字处理系统的升级改变软件设置。
7.模拟处理系统的精度依赖依赖元器件精度。
8.数字处理系统的精度依赖取决于A/D的位数、计算机字长、先进的算法。
9.累加器A分为三个部分,分别为保护位;高阶位;低阶位。
10.累加器B分为三个部分,分别为保护位;高阶位;低阶位。
11.TMS320C54X的累加器是40 位。
12.DSP C54X有8 个辅助工作寄存器。
13.DSP C54X的内部采用8 条16 位的多总线结构。
14.DSP C54X采用哈佛总线结构对程序存储器和数据存储器进行控制。
15.C54x的中断系统的中断源分为__硬件__ _中断和__软件_ _中断。
16.C54x系列DSP处理器中,实现时钟频率倍频或分频的部件是_锁相环PLL________。
17.TMS320C54x系列DSP处理器上电复位后,程序从指定存储地址__FF80______单元开始工作。
18.DSP处理器按数据格式分为两类,分别是_定点DSP______;__浮点DSP_____。
19.TMS320C54x的ST1寄存器中,INTM位的功能是开放/关闭所有可屏蔽中断。
20.TMS320C54X的ST1寄存器中,CPL位的功能是指示直接寻址时采用何种指针。
21.答:开放/关闭所有可屏蔽中断21.MS320C54X DSP主机接口HPI是___8____位并行口。
22.TMS320C54x系列DSP处理器有___2__个通用I/O引脚,分别是__BIO和XF_______。
23.从数据总线的宽度来说,TMS320C54x是__16_____位的DSP处理器。
24. TMS320C54x系列DSP处理器最大的数据存储空间为__64k___字。
广技师DSP技术复习考试题(F28335)
DSP技术复习题(F28335)1.F28335有__32_位浮点运算单元,主频可高达_150MHz_。
2.F28335片上存储器包括:_256Kx16位_Flash,_34Kx16位_SRAM8Kx16位BooT ROM, 2K x16位OPT ROM。
3.F28335片上外设丰富,其中有18路PWM,_6_路CAP, _2x8_通道_12位ADC,_88_路GPIO。
4.CPU内核指令周期为_6.67ns_,内核电压为_1.9V_,I/O引脚电压为_3.3V_.5.F28335为_哈佛结构_的DSP,在逻辑上有_4M x 16位_的程序空间和_4M x 16位_的数据空间,物理上将程序空间和数据空间统一成一个_4M x 16位_的空间。
6.F28335中有_6_组互补对称的脉宽调制PWM,每组中包括_2_路PWM,每一组中有7个单元:_时基模块TB_,_计数比较模块CC_, _动作模块AQ _,_死区产生模块DB_,_PWM斩波模块PC_, _错误联防模块TZ_, _事件触发模块ET_。
7.F28335的外部存储器接口包括:_20位_地址线,_16(最大32)位_数据线,_3_个片选控制线及读/写控制线。
这3个片选线映射到3个存储区域:_Zone0_, _Zone6_, _Zone7_。
8.F28335的时钟源有两种:A.采用外部振荡器作为时钟源(简称外部时钟)B.采用内部振荡器作为时钟源(简称内部时钟)在_X1_与_X2_之间连接一个晶体,就可以产生时钟源。
9.外设时钟包括_快速外设_时钟和_慢速外设_时钟,分别通过_HISPCP_和_LOSPCP_寄存器进行设置。
10.请写出看门狗使能、看门狗中断信号使能和看门狗复位信号使能的代码SysCtrRegs.WDCR = 0x0028; //看门狗使能SysCtrRegs.SCSR = 0x0002; //看门狗中断信号使能SysCtrRegs.SCSR = 0x0000; //看门狗中断信号使能11.请写出看门狗喂狗程序ServiceDog ()void ServiceDog (void){EALLOWSysCtrRegs.WDKEY=0x0055;SysCtrRegs.WDKEY=0x00AA;EDIS;}12.F28335片上有256Kx16位的FLASH,34Kx16位的SRAM,8Kx16位的BOOTROM,2Kx16位的OPTROM,采用统一寻址方式。
DSP期末考试题大全(整合版 全3套)
DSP期末考试题(一)一、单项选择题:(每小题2分,共30分)1、下面对一些常用的伪指令说法正确的是:( D )A、.def所定义的符号,是在当前模块中使用,在别的模块中定义的符号;B、.ref 所定义的符号,是当前模块中定义,并可在别的模块中使用的符号;C、.sect命令定义的段是未初始化的段;D、.usect命令定义的段是未初始化的段。
2、要使DSP能够响应某个可屏蔽中断,下面的说法正确的是( B)A、需要把状态寄存器ST1的INTM位置1,且中断屏蔽寄存器IMR相应位置0B、需要把状态寄存器ST1的INTM位置1,且中断屏蔽寄存器IMR相应位置1C、需要把状态寄存器ST1的INTM位置0,且中断屏蔽寄存器IMR相应位置0D、需要把状态寄存器ST1的INTM位置0,且中断屏蔽寄存器IMR相应位置13、对于TMS320C54x系列DSP芯片,下列说法正确的是………… ( C )A、 8位DSPB、32位DSPC、定点型DSPD、浮点型DSP4、若链接器命令文件的MEMORY部分如下所示:MEMORY{PAGE 0: PROG: origin=C00h, length=1000hPAGE 1: DATA: origin=80h, length=200h}则下面说法不正确的是()A、程序存储器配置为4K字大小B、程序存储器配置为8K字大小C、数据存储器配置为512字大小D、数据存储器取名为DATA5、在串行口工作于移位寄存器方式时,其接收由()来启动。
A、RENB、RIC、REN和RID、TR6、执行指令PSHM AR5之前SP=03FEH,则指令执行后SP=( A )A、03FDHB、03FFHC、03FCHD、0400H7、TMS320C54X DSP采用改进的哈佛结构,围绕____A__组_______位总线建立。
A、8,16B、16,8C、8,8D、16,168、TMS320C54X DSP汇编指令的操作数域中, A 前缀表示的操作数为间接寻址的地址。
最新DSP考试复习题复习资料(精)
一、填空题1、定时器的时钟周期为40MHz,寄存器PRD的值为39999,TDDR的值为9,定时时间为0.01s。
2、哈佛结构的最根本特点是程序空间和数据空间分开,允许同时取指令和取操作数,还允许在数据空间和程序空间之间传递数据。
3、传统的评价方法MIPS指的是每秒执行多少百万条指令、MOPS指的是每秒执行多少百万次操作、MACS指的是每秒乘—累加的次数。
4、CPU的控制和状态寄存器有控制寄存器PMST、状态寄存器ST1、_状态寄存器ST0。
在控制寄存器中的IPTR是指中断向量指针,状态寄存器中的DP是指数据存储器指针。
5、在DSP芯片中引脚XF为外部标志输出、BIO为控制分支转移的输入端、NMI为非屏蔽中断请求输入。
MP/MC引脚为微处理器/微计算机方式选择。
6、主机接口的地址寄存器是11位的寄存器。
若起始地址设置为0100H,则主机接口访问的实际地址是1100H。
7、局部标号定义的方法有两种:$n、name?。
8、写出在ccs软件开发过程中工程文件实现的步骤:新建工程_新建源文件_把源文件添加到工程中_编译_链接_下载_运行。
9、TMS320VC5402共有16中断优先级,14个可屏蔽中断。
10、DSP内部共有八根总线,地址总线分别是PAB,CAB,DAB,EAB。
若把累加器中数据写入外部数据存储器,用到的总线有PB,PAB,EAB,EB。
11、微处理器的三种形式:通用CPU、微控制器MCU、DSP处理器。
12、缓冲串口的起止地址设置为0900H,缓冲区的长度为0100H,则0980、A000地址是将向DSP发送中断请求。
二、简答题1、根据定时器的结构框图说出定时器的工作原理,以及定时器的初始化。
初始化:①、先关闭定时器置TSS=1;②、装载PRD,根据定时周期,由T=CLKOUT*(TDDR+1)*(PRD+1)计算PRD与TDDR的值,将PRD载入TIM;③、开启定时器,置TSS=0,TRB=0,重载定时器周期。
(完整版)几道往年大题-DSP试卷-数字信号处理试卷-华工期末考试
1. 已知LTI系统的单位脉冲响应h[n]如图所示, 求相位响应及群延迟。
2. 确定下列数字滤波器结构的传输函数3.将长度为N序列补充个零值后, 其点DFT为。
证明的N点DF. 可以通过按下式获得.,4.线性相位FIR带通滤波器性能指标为: 采样频率20kHz, 中心频率5kHz, 通带截止频率在4.5k和5.5kHz处, 过渡带宽度400Hz, 50dB。
采用附录表中给出的窗函数设计该滤波器, 要求滤波器阶数尽可能小。
写出滤波器的单位脉冲响应。
5.传输函数是否最小相位滤波器?若不是, 请构造一个最小相位的传输函数G(z), 使答案已知LTI系统的单位脉冲响应h[n]如图所示, 求相位响应及群延迟。
-1-2解: 该系统冲激响应为奇长度反对称()[]()[]()[]()[](){}122334443210------+-+-+-=z z h z z h z z h z z h z z H()[][][][]{}ωωωωπωωsin 322sin 223sin 124sin 0224h h h h e e e H j j j +++=--相延时: 群延时: 2. 确定下列数字滤波器结构的传输函数 解: 在前面3个加法器的输出设为临时变量, 得到 1211020)()()()()(---++=z z S k z z S k z X z S 101)()(-=z z S z S )())(()(1202z S k z S z S +-= )()()(12121z S a z z S a z Y +=- 3.将长度为N 序列 补充 个零值后, 其 点DFT 为 。
证明 的N 点DF. 可以通过 按下式获得. , 证明 1,,1,0],[][][][1,,1,0,][][10/210/210/2-====-==∑∑∑-=--=--=-N k k X e n x e n x Mk Y MN k e n x k Y N n N kn j N n MN Mkn j N n MN kn j πππ4.线性相位FIR 带通滤波器性能指标为: 采样频率20kHz, 中心频率5kHz, 通带截止频率在4.5k 和5.5kHz 处, 过渡带宽度400Hz, 50dB 。
华南农业大学DSP原理及应用考试简答题
华南农业⼤学DSP原理及应⽤考试简答题DSP原理及应⽤期中考试复习华南农业⼤学 10电信1班1.DSP芯⽚的结构特点有哪些,如何分类?特点:1、改进型的哈佛结构2、采⽤多总线结构3、采⽤流⽔线技术4、配有专⽤的硬件乘法-累加器5、具有特殊的DSP指令6、快速的指令周期7、硬件配置强8、⽀持多处理器结构9、省电管理和低功耗分类:1、按基础特性分类2、按⽤途分类3、按数据格式分类2.简述TI公司C2000/C5000/C6000系列DSP的特点及主要⽤途。
答:C2000系列是⼀个控制器系列,除了有⼀个DSP核以外,还有⼤量的外设资源,如A/D、定时器、各种串⼝(同步或异步)、WATCHDOG、CAN总线、PWM发⽣器、数字IO脚等等。
2000系列主要⽤于⼯业控制领域。
5000和6000系列主要偏重于视频图像处理。
C5000系列主要分为C54xx和C55xx两个系列。
两个系列在执⾏代码级是兼容的,但他们的汇编指令系统却不同。
C5000特别适⽤于⼿持通讯产品,如⼿机、PDA、GPS等。
TI的TMS320C6000是基于超长指令字(VLIW)结构的通⽤DSP系列。
该结构包括定点的C62x、浮点的C67x和新的C64x。
相对C5000性能更⾼、速度更快。
该平台的处理和低功耗功能⾮常适合于影像/视频、通信和宽带基础设施、⼯业、医疗、测试和测量、⾼端计算和⾼性能⾳频等应⽤。
3.设计DSP应⽤系统时,选择DSP芯⽚的依据是什么?它的运算指标主要有哪些?依据:1、DSP芯⽚的运算速度2、DSP芯⽚的价格3、DSP芯⽚的运算精度4、DSP芯⽚的硬件资源5、DSP芯⽚的开发⼯具6、DSP芯⽚的功耗7、其他因素,封装形式、质量标准、供货情况、⽣命周期等运算指标:1、指令周期2、MAC时间3、FFT执⾏时间4、MIPS5、MOPS6、MFLOPS7、BOPS4.试述TSM320C54X芯⽚在提⾼芯⽚运算速度⽅⾯采⽤了哪些措施?1、针对DSP运算多采⽤乘加运算的特点,⼤多采⽤了单个指令周期实现乘加运算的处理技术2、单周期实现多个运算单元并⾏处理3、各种数据搬运的⼯作可交由DMA处理,⽆需CPU⼲涉4、提供针对⾼级数学运算(指数、开⽅、FFT等)的库函数5. TSM320C54X芯⽚的总线有哪些?它们各⾃的作⽤和区别是什么?答:C54XDSP⽚内有8条16位总线,即4条程序/数据总线和4条地址总线。
DSP技术及应用考试复习资料(按题型分)要点
一、填空题1.命令文件用.cmd扩展名表示。
2.TMS320LF2407 DSP共有144引脚。
3.与C语言相比,汇编语言的可移植性较差4. 在数的定标中,如果采用Q表示法,一个Q8定点数的精度为1/165. TMS320LF2407 DSP内部含有8 个辅助寄存器。
6.TMS320LF240X DSP微处理器采用的是哈佛结构7. 采用DSP进行数字信号处理属于软硬件结合实现方法。
8. 一般情况下,下列器件在工作时,功耗最小的是小液晶块9. TMS320LF2407 DSP中,累加器的位数为:32位10.可编程数字信号处理器简称DSP11.看门狗的作用是PC受到干扰而跑飞时产生复位12.TMS320LF240X DSP有1个累加器。
13.输出比较功能一般用于在规定的时刻输出需要的电平14. TMS320LF240X DSP共有86条指令,分为6大类。
15.一般情况下,TMS320LF240X系列DSP内的用户程序存储在Flash存储器中16. TMS320LF240X DSP具有 4 个通用定时器,都采用16位计数器,计数范围是0-65535个脉冲。
17.ADD *+,8,AR4含义是:以当前AR中的内容为地址的数据存储单元内容左移8位后与ACC中内容相加,结果送与ACC,且AR中内容加一,并指定AR4为下一个当前AR。
18.在数的定标中,如果采用Q表示法,Q越大,数值范围越大,但精度越低。
19.LF240X中断源分为__软件______中断和__硬件______中断。
20. 在TMS320LF240X DSP中,优先级最高的中断是__复位______。
21.TMS320LF240X DSP共有__3____种基本的数据寻址方式,分别是立即、直接、间接。
22.按数据格式分类,DSP芯片可分为定点式芯片和浮点式芯片。
23.TMS320LF2407A DSP有3种低功耗模式。
24.DSP执行一条指令,需要通过取指、译码和执行等阶段。
南邮 数字信号处理 吴镇扬 课后习题详细答案 DSP 期末复习
•pp 35: 1.11 (3)
判断系统
yn
n
xm
是否为线性系统?时不变系统
m
解:线性性判断 令x(n)=ax1(n)+bx2(n)
n
n
yn xm ax1 m bx2 m
m
m
n
n
n
n
ax1m bx2 m a x1m b x2 m
y(n) 4 (n 1) 4 (n 1) (n 3) 2 (n 5) (n 7)
•pp 35: 1.12 (3)
利用卷积性质
y(n) x1(n) x2 (n)
(n) 2 (n 2) (n 4)2 (n 1) (n 3)
(n) 2 (n 2) (n 4) 2 (n 1) 2(n()n21) (n42()n1)(n24)(n 5(n) 3)
• 解:
a nu n
1
1 aZ
1
,
Z a
n
a nu n
Z
d 1
1 aZ
1
,
dZ
Z
1 1 aZ 1
2
d
1 aZ dZ
1
,
Z
1 1 aZ 1
2
a
d
Z 1 dZ
,
Z
1 1 aZ 1
2
a
Z
2
,
《DSP原理与应用》期末考试试题
一、单项选择题:(每小题2分,共30分)1、下面对一些常用的伪指令说法正确的是:( D )A、.def所定义的符号,是在当前模块中使用,在别的模块中定义的符号;B、.ref 所定义的符号,是当前模块中定义,并可在别的模块中使用的符号;C、.sect命令定义的段是未初始化的段;D、.usect命令定义的段是未初始化的段。
2、要使DSP能够响应某个可屏蔽中断,下面的说法正确的是( B)A、需要把状态寄存器ST1的INTM位置1,且中断屏蔽寄存器IMR相应位置0B、需要把状态寄存器ST1的INTM位置1,且中断屏蔽寄存器IMR相应位置1C、需要把状态寄存器ST1的INTM位置0,且中断屏蔽寄存器IMR相应位置0D、需要把状态寄存器ST1的INTM位置0,且中断屏蔽寄存器IMR相应位置13、对于TMS320C54x系列DSP芯片,下列说法正确的是………… ( C )A、 8位DSPB、32位DSPC、定点型DSPD、浮点型DSP4、若链接器命令文件的MEMORY部分如下所示:MEMORY{PAGE 0: PROG: origin=C00h, length=1000h PAGE 1: DATA: origin=80h, length=200h}则下面说法不正确的是()A、程序存储器配置为4K字大小B、程序存储器配置为8K字大小C、数据存储器配置为512字大小D、数据存储器取名为DATA5、在串行口工作于移位寄存器方式时,其接收由()来启动。
A、RENB、RIC、REN 和RID、TR6、执行指令PSHM AR5之前SP=03FEH,则指令执行后SP=( A )A、03FDHB、03FFHC、03FCHD、0400H7、TMS320C54X DSP采用改进的哈佛结构,围绕____A__组_______位总线建立。
A、 8,16 B、16,8 C、 8,8 D、16,168、 TMS320C54X DSP汇编指令的操作数域中, A 前缀表示的操作数为间接寻址的地址。
DS原理与应用考试复习题答案
D S原理与应用考试复习题答案The pony was revised in January 2021填空:1.TI公司的定点DSP系列、TMS320C5000系列和系列。
2.TMS320X2812主频高达150mhz,采用哈佛总线结构模式。
3.TMS320X2812芯片的封装方式有176引脚的PGF低剖面四芯线扁平LQFP封装和179针的GHH球形网络阵列BGA封装。
4.TMS320X2812的事件管理器模块包括 2个通用定时器、 3个比较单元、 3个捕获单元、以及 1个正交编码电路。
5.CMD文件的有两大功能,一是通过MEMORY伪指令来指示存储空间,二是通过sections伪指令来分配到存储空间。
6.“# pragma DATA_SECTION”命令用来定义数据段,“# pragma DATA_SECTION”命令用来定义。
7.TMS320X2812三级中断分别是CPU级、 PIE中断和外设级。
8.F2812存储器被划分成程序空间和数据空间、保留区和 CPU中断向量。
9.SCI模块的信号有外部信号、控制信号和中断信号。
10.F2812 DSP中传送执行指令所需的地址需要用到 PAB 、DRAB和EAB 这3条地址总线。
语言程序经过编译后会生成两大类的段:代码段和数据段。
简答:1.DSP芯片有哪些主要特点?DSP的主要特点有:1.哈佛结构2.多总线结构3.流水线结构4.多处理单元5特殊的DSP指令 6.指令周期短7.运算精度高8.硬件配置强。
2.简述典型DSP应用系统的构成。
一个典型的DSP系统应包括抗混叠滤波器、数据采集A/D转换器、数字信号处理器DSP、D/A转换器和低通滤波器等组成。
输入信号首先进行带限滤波和抽样,然后进行数模变换将信号变换成数字比特流,根据奈奎斯特抽样定理,对低通模拟信号,为保持信号的不丢失,抽样频率至少必须是输入带限信号最高频率的2倍。
3.简述DSP应用系统的一般设计开发过程。
DSP试题及答案1
DSP技术期末考试试题__________班姓名___________ 学号_______________(请考生注意:本试卷共 5 页,8道大题)TMS320C54X系列,所有答案均以54系列为主,特此声明)一、单项选择题:(每小题2分,总计20分)1、以下各项哪项不属于DSP芯片的主要特点答:(B )(A)哈佛结构(B)事务型处理器(C)指令系统的流水线操作(D)多总线结构2、哈佛结构与冯.诺依曼结构的区别在于答:(A )(A)不止一条数据总线(B)多个存储器(C)允许流水线操作(D)专用的硬件乘法器3、TMS320C54x的中央处理器由以下哪项组成答:(A )(A)运算部件和控制部件(B)算术逻辑单元和累加器(C)累加器和乘法器(D)ST1和STO4、以下各项哪项不属于选择DSP 芯片时考虑的因素答:(D )(A)运算速度(B)精度和动态范围(C)价格(D)外观5、C54x通过3个状态位,可以很方便地“使能”和“禁止”片内存储器在程序和数据空间中的映射。
如果使片内ROM可以映射到数据空间,则应选择以下哪个作为设定答:(D )(A)MP/MC=1 (B) OVLY=1 (C) DROM=0 (D) DROM=16、若使CPL=1,DP=1,SP=0100H,执行直接寻址语句:ADD 30H,A 后,则得到16位的数据存储器实际地址为:答:( B )(A)00B0H(B)0130H(C)0031H(D)0030H7、双数据存储器操作数间接寻址所用辅助寄存器只能是以下哪项答:(C )(A)AR0 AR1 AR2 AR3 (B)AR1 AR2 AR3 AR4(C)AR2 AR3 AR4 AR5 (D)AR0 AR1 AR6 AR78、以下段定义伪指令中哪个属于未初始化段:答:(C )(A).text (B).data(C).usect(D).sect9、DSP中C语言设计具有兼容性和可移植的优点, C代码的程序入口地址符号为答:(A )(A)_c_int00 (B)start(C)reset (D)_c_int10、在CCS中编译C程序时,必须将运行时间支持库文件添加到工程中,该文件名为:答:(B )(A)rts.src (B)rts.lib(C)rtdx.lib (D)rtdx.h二、填空题:(总计15分) 1.DSP应用系统的设计流程包括4个步骤:算法模拟阶段、____器件选型_______、_____ 软硬件设计____、____调试________.2.TI的三大主力DSP产品系列为: TMS320C2000 、 TMS320C5000 、 TMS320C6000。
DSP原理及应用试卷附答案卷
课程名称〔含档次〕DSP原理及应用课程代号专业电子信息工程考试方式〔开、闭卷〕闭卷一、选择题〔此题总分 24 分,每题 2 分〕1、以下TI公司的DSP芯片,那种属于浮点型DSP〔〕A、TMS320C54xB、TMS320C55xC、TMS320C62xD、TMS320C67x2、TMS320VC5402DSP有〔〕组数据总线。
A、1B、2C、3D、43、TMS320VC5402型DSP处理器的内核供电电压〔〕伏。
A、5VB、3.3VC、1.8VD、1.2V4、TMS320C54x系列DSP处理器有〔〕个通用I/O引脚。
A、2B、4C、8D、165、TMS320C5402DSP直接寻址中从页指针的位置可以偏移寻址〔〕个单元。
A、7B、8C、64D、1286、链接命令文件用〔〕扩展名表示。
A、.objB、 dC、.outD、.asm7、TMS320C5402 DSP内部含有〔〕个辅助存放器。
A、8B、9C、5D、168、TMS320C54x DSP中,累加器的位数为: 〔〕A、16位B、32位C、40位D、64位9、C54X DSP的流水线是由〔〕级〔也即是由多少个操作阶段〕组成。
A、 4B、 6C、 8D、 1010、在采用双操作数的间接寻址方式时,要使用到一些辅助存放器,在此种寻址方式下,下面的那些辅助存放器如果使用到了是非法的〔〕A、AR1B、AR2C、AR3D、AR411、看门狗的作用是〔〕。
A、降低频率B、PC受到干扰而跑飞时产生复位C、既可以降低频率也可以升高频率D、稳定频率,但不改变频率12、要使DSP能够响应某个可屏蔽中断,下面的说法正确的选项是〔〕A、需要把状态存放器ST1的INTM位置1,且中断屏蔽存放器IMR相应位置0B、需要把状态存放器ST1的INTM位置1,且中断屏蔽存放器IMR相应位置1C、需要把状态存放器ST1的INTM位置0,且中断屏蔽存放器IMR相应位置0D、需要把状态存放器ST1的INTM位置0,且中断屏蔽存放器IMR相应位置1二、填空题〔此题总分24分,每空1分〕1、C54x系列DSP处理器中,实现时钟频率倍频或分频的部件是___ _ ________。
07-08第二学期DSP试题及答案(A)
第 1 页共7页中国民航大学2007—2008学年第 2 学期《DSP技术及应用(II)》试卷答案(A)课程编号:04421084试卷类型: 闭卷考试形式:笔试考试日期:08.05.25注意事项:1.试卷后一页为草稿纸,可以撕下;2.不准携带任何书籍、资料、纸张等。
一、填空(每空1分,共30分)1.TI公司的定点DSP产品主要有TMS320C2000 系列、TMS320C5000系列和TMS320C6000 系列。
2.’C54x DSP中传送执行指令所需的地址需要用到PAB 、CAB、DAB和EAB 4条地址总线。
3.DSP的内部存储器类型可分为随机存取存储器(RAM)和只读存储器(ROM)。
其中RAM又可以分为两种类型:单寻址RAM(SARAM)和双寻址RAM(DARAM)。
4.’C54x DSP的内部总存储空间为192K字,分成3个可选择的存储空间:64K字的程序存储空间、64K字的数据存储空间和64K字的I/O空间。
5.从功能结构上,’C54X DSP的CPU可以划分成运算部件和控制部件两大部分。
6.’C54x DSP的寻址方式有七种,分别为立即寻址、绝对寻址、累加器寻址、直接寻址、间接寻址、存储器映象寄存器寻址、堆栈寻址。
7.在’C54x DSP寻址和指令系统中,Xmem和Ymem表示16位双寻址操作数,Dmad为16位立即数,表示数据存储器地址,Pmad为16位立即数,表示程序存储器地址。
8.程序计数器的值可以通过复位操作、顺序执行指令、分支转移,累加器转移,块重复,子程序调用,从累加器调用子程序,中断等操作改变。
9.’C54x DSP芯片采用了6级流水线的工作方式,即一条指令分为预取指、取指、译码、寻址、读数和执行6个阶段。
10.解决MMR写操作的流水线冲突时,一般可用采用推荐指令和插入空操作指令的方法。
11.’C54x DSP定时器由3个16位存储器映射寄存器组成:定时器寄存器(TIM)、定时器周期寄存器(PRD)和定时器控制寄存器(TCR)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第一章4、F2812和F2810的区别F2812有外部存储器接口TMS320F2810没有;TMS320F2812有128K的Flash TMS320F2810仅64K;F2812具有外部扩展接口XINTF,高达1MW的寻址空间,支持可编程的等待状态和读写选通时序,提供三个独立的片选信号,而F2810没有。
5、TMS320F281x系列DSP芯片有哪些外部接口?串行通信外设:一个高速同步串行外设接口(SPI),两个UART接口模块(SCI),增强的CAN2.0B接口模块,多通道缓冲串口(McBSP);其它外设:锁相环(PLL)控制的时钟倍频系数,看门狗定时模块,三个外部中断,3个32位CPU定时器,128位保护密码,高达56个通用I/O引脚。
思考题:1、TMS320F281x系列中的F2810、F2811、 F2812间有何区别?TMS320F2812有外部存储器接口,而TMS320F2811和TMS320F2810没有。
TMS320F2812和TMS320F2811有128K的Flash,而TMS320F2810仅64K。
2、与单片机相比,DSP有何特点?DSP器件具有较高的集成度。
DSP具有更快的CPU,更大容量的存储器,内置有波特率发生器和FIFO 缓冲器。
提供高速、同步串口和标准异步串口。
有的片内集成了A/D和采样/保持电路,可提供PWM输出。
DSP器件采用改进的哈佛结构,具有独立的程序和数据空间,允许同时存取程序和数据。
内置高速的硬件乘法器,增强的多级流水线,使DSP器件具有高速的数据运算能力。
DSP器件比16位单片机单指令执行时间快8~10倍完成一次乘加运算快16~30倍。
DSP器件还提供了高度专业化的指令集,提高了FFT快速傅里叶变换和滤波器的运算速度。
此外,DSP器件提供JTAG接口,具有更先进的开发手段,批量生产测试更方便,开发工具可实现全空间透明仿真,不占用用户任何资源。
软件配有汇编/链接C编译器、C源码调试器。
第二章5、假设CPU的时钟频率为150MHz,试根据周期寄存器或定时器接口芯片(如8254)进行比较,简述CPU定时器可实现的定时周期最大值。
CPU定时器只有一种计数模式:CPU将周期寄存器PRDH:PRD中设定的定时时间常数装入32位的计数寄存器TIMH:TIM中,然后计数寄存器根据CPU的时钟SYSCLKOUT递减计数。
T=1/f7、F281x芯片的很多引脚是复用的,结合芯片封装尺寸、引脚利用效率、功能配置等方面,讨论这些复用引脚有哪些优缺点。
可以通过方向寄存器(GPxDIR)控制引脚为输入或输出;通过量化寄存器(GPxQUAL)设定量化采样周期(QUAL PRD),消除输入信号中的毛刺干扰。
思考题:1、定时器0(INT1.7)中断与定时器1中断(INT13)、定时器2中断(INT14)相比有何不同?CPU优先级上:INT1.7为5,INT13为17,INT14为18,依次降低;PIE组内优先级:INT1.7为7 因此定时器0(INT1.7)中断是既涉及CPU中断也涉及PIE中断向量,而定时器1中断(INT13)、定时器2中断(INT14)只涉及CPU级中断。
2、假定SYSCLKOUT=150MHz,试分析看门狗定时器的定时周期值范围?最低:除64;最高:除13、假定SYSCLKOUT=150MHz,试分析CPU定时器的定时周期值范围?最低:除4(75MHz);最高:除2(37.5MHz)第三章3 、F2812提供了3个供外设使用的片选信号,如果扩展的外设芯片超过3个,如何产生这些外设芯片的片选信号?采用非复用的扩展总线。
F2812的XINTF映射到5个独立的存储空间。
当访问相应的存储空间时,就会产生一个片选信号。
4、对于例3.2,分析空间2的一个读周期包含的XTIMCLK时钟周期数;如果CPU时钟频率为150MHz,则完成一个完整的读周期需要多长时间?(1+3+7+3+1)*(1/f)思考题:1、如何通过软件判断内部RAM单元或外部RAM芯片是否工作正常?对于FLASH或EPROM等程序存储器芯片如果诊断?最简单的办法,对同一个地址写入0~0xFF,然后读出数据,看两者是否相同,再从地址0开始写入有规律的数据,如全0或全1,还有0与1间隔如0x55,0xaa,,然后读出看与原数据是否相同 比较常见的故障 地址线粘连,数据线粘连,虚焊,存储单元损坏等都可以检测出2、外部扩展接口(XINTF)适于扩展那些外设芯片?XINTF扩展分5个存储器映射区扩展外部并口FLASH 扩展周期CY7C1041CV33(256K×16位静态RAM,最大读写时间为8ns3:F2812提供了3个供外设使用的片选信号,如果扩展的外设芯片超过三个,如何分配这些外设的地址?每个空间都可以独立地设置访问建立、有效和跟踪时间,同时还可以通过XREADY信号来与外设的访问速度和时序匹配。
4针对CY7C1021V33与DSP接口的时序分析结果,考虑硬件电路实现时还受那些因素影响?磁路饱和天气湿度第四章3 、串行通信接口(如RS-232)与并行接口(如XINTF)相比,各有何特点?并行通行包括8条数据线,几条控制线和状态线。
特点是传输速度快,但通信距离短、传输线多。
例如XINTF 串行通信:通信线上既传输数据信息,也传输联络信息,因此收发双方就必须要有通信协议。
特点是串行传输成本低,适用于远距离通信,但传输速度低。
5、设低速外设时钟LSPCLK的频率为37.5MHz,试根据波特率选择寄存器的取值计算SCI 的波特率设置范围。
当LSPCLK=37.5MHz时,SCI的实际波特率范围是2400—312500,对应的波特率选择寄存器的值BSR 为1952—14。
由SCI模块的波特率计算公式:波特率= LSPCLK/[(BSR+1)*8]思考题:1与RS232串行通信相比,采用RS485/422串行接口有何优点?(1)接口的信号电平值较高能实现多点通讯双向通信能力(2)RS-485接口是采用平衡驱动器和差分接收器的组合,抗噪声干扰性好。
RS-485的数据最高传输速率为10Mbps2、如果DSP与PC机侧设定的异步通信波特率误差较大,是否还能够保证数据的可靠通信?根据异步串行通信的特点,讨论为什么异步串行通信模式不宜选取很高的波特率?在通信系统设计时,同一串行网络上的多台设备之间需要设定为相同的波特率,以实现可靠的数据传输。
因此,在选取波特率时要设法使一条串行通信网络上挂接的各个设备具有尽可能一致的波特率,以保证数据传输的正确性和可靠性。
实验表明选择的波特率越高,实际的波特率与用户设定的标称值之间的误差随之增大。
通信设备之间的波特率偏差引起数据传输错误,影响系统通信的可靠性。
3、串行通信接口(如RS232)与并行接口(实验系统扩展的片外SRAM)相比,各有何特点?串行通信接口(如RS232):接口的信号电平值较高,易损坏接口电路的芯片,(2)传输速率较低,(3)抗噪声干扰性弱。
(4)传输距离有限并行接口(实验系统扩展的片外SRAM):传输速度快,但通信距离短、传输线多第五章1、假定DSP的低速外设时钟频率为37.5MHz,试从传输距离、通信速率、应用场合等方面讨论sci接口与spi接口各有什么特点串行外设接口(SPI)是一种同步串行输入/输出接口,传输速率较高(LSPCLK/4),适于板级通信串行通信接口(SCI)是一种异步串行接口,通常需经过收发器进行电平转换,通信速率较低,适于长距离通信2、与外部接口(xintf)相比采用spi接口扩展外设有何特点传输速率最高可达37.5Mbps,信号线少(2-4条),适于板级扩展的外设输入/输出接口,适于板级微处理器间通信。
7 、试着根据max5253芯片的时序要求,分析与spi接口是应如何配置spiclk的时钟模式SPICTL中的TALK位控制/SPISTE引脚电平;若TALK=1,使能发送,且移位过程/SPISTE保持低电平。
每个数据位在SCLK 的上升沿采样并送入DAC的移位寄存器;数据在/CS的上升沿被锁存到MAX5253的输入或DAC寄存器/CS保持高电平的脉冲宽度必须大于100ns,即两次发送的时间间隔要大于100ns;思考题:1与SCI接口相比,SPI接口有何特点?spi是同步,spi分主从机,通信速率上spi高于sci2 与外部扩展接口(XINF)相比,SPI接口有何特点?串行外设接口(SPI)是一种同步串行输入/输出接口,传输速率最高可达37.5Mbps,信号线少(2-4条),适于板级扩展的外设输入/输出接口,适于板级微处理器间通信3采用DAC芯片和微处理器产生周期信号波形的方法也称作直接数字合成(DDS),与采用振荡器产生的波形(如文氏电桥正弦波振荡器)相比,DDS方法有何优缺点?优点:频率分辨率高,输出频点多,可达2的n次方个频点(N为相位累加器位数);频率切换速度快,可达us量级;频率切换时相位连续;可以输出宽带正交信号;输出相位噪声低,对参考频率源的相位噪声有改善作用;可以产生任意波形;全数字化实现,便于集成,体积小,重量轻。
缺点:振荡不稳定,波形不良好,而且振荡频率在较宽的范围内能不方便地连续调节。
第七章:3.设置pwm输出引脚的为有效和低频时,对占空比有什么区别?在一个技术周期开始时,如果比较值为0,则在整个计数周期内输出为高电平且保持不变,即PMW的占空比为100%;如果下一个计数周期的比较值仍为0,则输出不会被复位为低电平,这样允许产生的占空比从0%~100%变化的无毛刺PMW脉冲。
而如果设定的比较值大于周期寄存器中的周期值,则整个定时周期内输出为低电平,即PMW的占空比为0%;如果比较值等于周期寄存器的值,则在一个定标后的时钟周期后,输出保持为高电平。
4.与线性功率放大器相比,pwm功率放大器有何优点?适用于哪些场合?优点:功率损耗比较低;②放大器的输出是一串宽度可调的矩形脉冲,除包含有用的控制;应用:数字音频各种LED模块直流伺服系统扬声器;第九章3、一个dsp 最小系统的硬件通常包括哪些部分?电源、复位电路、时钟电路、外部存储器总线接口电路、仿真器接口电路等部分,缺一不可。
作为控制系统的最小板,需在其外围接入扩展板,以使系统能够实现相应功能,为此,最小板设计扩展板接口,实现DSP 与扩展板及其他芯片通信的目的8 设计一个基于TMS320F2812的dsp 应用系统,系统包括64kw 的扩展sram ,一路rs-232通信接口,4路12位D/A 转换器. SCIBXINF思考题: 1、简述数码管动态显示的原理,并与静态显示方法进行比较。
动态驱动是将所有数码管的8个显示笔划"a,b,c,d,e,f,g,dp"的同名端连在一起,另外为每个数码管的公共极COM 增加位选通控制电路,位选通由各自独立的I/O 线控制,当单片机输出字形码时,所有数码管都接收到相同的字形码,但究竟是那个数码管会显示出字形,取决于单片机对位选通COM 端电路的控制,所以我们只要将需要显示的数码管的选通控制打开,该位就显示出字形,没有选通的数码管就不会亮。