数电试题及答案

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数电试题及答案

通信071~5 班20 08 ~20 09 学年第二学期《数字电子技术基础》课试卷试卷类型: A 卷

题号一二三四五六七八九

一、单项选择题(每小题2分,共24分)

1、8421BCD码01101001.01110001转换为十进制数是:()

A:78.16 B:24.25 C:69.71 D:54.56

2、最简与或式的标准是:()

A:表达式中乘积项最多,且每个乘积项的变量个数最多B:表达式中乘积项最少,且每个乘积项的变量个数最多

C:表达式中乘积项最少,且每个乘积项的变量个数最少D:表达式中乘积项最多,且每个乘积项的变量个数最多

3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:()

A:消去1个表现形式不同的变量,保留相同变量

B:消去2个表现形式不同的变量,保留相同变量

C:消去3个表现形式不同的变量,保留相同变量表1

D:消去4个表现形式不同的变量,保留相同变量

4、已知真值表如表1所示,则其逻辑表达式为:( )

A :A ⊕

B ⊕

C B :AB + BC C :AB + BC

D :ABC (A+B+C )

5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)

C :F(A,B,C)=∑m (0,2,3,4)

D :F(A,B,C)=∑m (2,4,6,7)

6、欲将一个移位寄存器中的二进制数乘以(32)10需要

( )个移位脉冲。

A :32

B :

10 C :5 D : 6

7、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,

A B

C F

0 0 0 0 0 0 1 1

0 1

0 1

0 1

1 0 1 0 0 1 1 0

1 0 1 1 0 0 1 1

1 1

则输出Y7 ~Y0是:()

A:11111101 B:10111111 C:11110111 D:11111111

8、要实现n

+,JK触发器的J、K取值应是:

n Q

1

Q=

()

A:J=0,K=0 B:J=0,K=1 C:J=1,K=0 D:J=1,K=1

9、能够实现线与功能的是:()

A:TTL与非门B:集电极开路门C:三态逻辑门D:CMOS逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz,经过()可转换为4位并行数据输出。

A:8ms B:4ms C:8µs D:4µs

11、表2所列真值表的逻辑功能所表示的逻辑器件是:()表2 Array A:译码器

B:选择器

C:优先编码器

D:比较器

12、图1所示为2个4位二进制数相加的串接全加器逻辑电路图,运算后的C4S4S3S2S1结果是:()

A:11000

B:11001

C:10111

D:10101

1

二、判断题(每题1分,共6分)

1、当选用共阳极LED数码管时,应配置输出高电平有效的七段显示译码器。()

2、若两逻辑式相等,则它们对应的对偶式也相等。()

3、单稳触发器和施密特触发器是常用的脉冲信号整形电路。()

4、与逐次逼近型ADC比较,双积分型ADC 的转换速度快。()

5、钟控RS触发器是脉冲触发方式。()

6、A/D转换过程通过取样、保持、量化和编码四个步骤。()

三、填空题(每小题1分,共20分)

1、逻辑代数的三种基本运算规则、、。

2、逻辑函数的描述方法有、、、、等。

3、将8k×4位的RAM扩展为64k×8位的RAM,需用片8k×4位的RAM,同时还需用一片译码器。

4、三态门电路的输出有、

和 3种状态。

5、Y= ABC+AD+C 的对偶式为Y D= 。

6、一个10位地址码、8位输出的ROM,其存储容量为。

7、若用触发器组成某十一进制加法计数器,需要个触发器,有

个无效状态。

8、欲将一个正弦波电压信号转变为同频

率的矩形波,应当采用

电路。

9、图2所示电路中,74161为同步4位二

进制加计数器,D R为异步清零端,则该电路

为进制计数器。

10、图3所示电路中触发器的次态方程Q n+1为。

图2 图3

四、分析题(共20 分)

1、分析用图4(a)、(b)集成十进制同步可逆计数器CT74LS192组成的计数器分别是几进制计数器。CT74LS192的CR为异步清零端(高电平有效),LD为异步置数控制端(低电平有效),CP U、CP D为加、减计数脉冲输入端(不用端接高电平),CO和BO分别为进位和借位输出端。(4分)

图 4 (a) 图4 (b)

2、用ROM设计一个组合逻辑电路,用来产生下列一组逻辑函数

D

B

BD

Y

D

C

B

BD

A

Y

D

C

AB

D

C

B

A

BCD

A

D

C

B

A

Y

ABCD

D

C

B

A

D

C

B

A

D

C

B

A

Y

4

3

2

1

+

=

+

=

+

+

+

=

+

+

+

=

列出ROM应有的数据表,画出存储矩阵的点阵图。

3、试画出图5所示电路在CP、D R信号作用下Q1、Q2、Q3的输出电压波形,并说明Q1、Q2、Q3输出信号的频率与CP信号频率之间的关系。(6分)

图5

五、设计题(共20分)

1、用74LS161设计一个10进制计数器。(1)同步预置法,已知S0=0001。(2)异步清零法。(10分)

相关文档
最新文档