组成原理试卷
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
组成原理试题
名词解释题:
1.主机:由CPU、存储器与I/O接口合在一起构成的处理系统称为主机。
2.CPU:中央处理器,是计算机的核心部件,由运算器和控制器构成。
3.运算器:计算机中完成运算功能的部件,由ALU和寄存器构成。
4.ALU:算术逻辑运算单元,负责执行各种算术运算和逻辑运算。
14.存储器:计算机中存储程序和数据的部件,分为内存和外存。
15.总线:计算机中连接功能单元的公共线路,是一束信号线的集合,包括数据总线.地址总线和控制总线。
23.主存:一般采用半导体存储器件实现,速度较高.成本高且当电源断开时存储器的内容会丢失。
24.辅存:一般通过输入输出部件连接到主存储器的外围设备,成本低,存储时间长。
1.RAM:随机访问存储器,能够快速方便的访问地址中的内容,访问的速度与存储位置无关。
2.ROM:只读存储器,一种只能读取数据不能写入数据的存储器。
3.SRAM:静态随机访问存储器,采用双稳态电路存储信息。
4.DRAM:动态随机访问存储器,利用电容电荷存储信息。
6.PROM:可编程的ROM,可以被用户编程一次。
7.EPROM:可擦写可编程的ROM,可以被用户编程多次。靠紫外线激发浮置栅上的电荷以达到擦除的目的。
8.EEPROM:电可擦写可编程的ROM,能够用电子的方法擦除其中的内容。
9.SDRAM:同步型动态随机访问存储器,在系统时钟控制下进行数据的读写。
10.快闪存储器:一种非挥发性存储器,与EEPROM类似,能够用电子的方法擦除其中的内容。
21.RISC:精简指令系统计算机,即指令系统中的指令数量少,且指令功能相对简单。
22.CISC:复杂指令系统计算机,即指令系统中的指令数量多,且指令功能相对较强。
23.堆栈:数据的写入写出不需要地址,按先进后出的顺序读取数据的存储区。
1.指令周期:从一条指令的启动到下一条指令的启动的间隔时间。
2.机器周期:指令执行中每一步操作所需的时间。
8.微操作:在微程序控制器中,执行部件接受微指令后所进行的操作。
9.微地址:微每时令在控制存储器中的存储地址。
12、总线周期:是主设备占用总线的时间。
21、串行传输:是指数据的传输在一条线路上按位进行。(只需一条数据传输线,线路的成本低,适合于长距离的数据传输)
22、并行传输:每个数据位都需要单独一条传输线,所有的数据位同时进行传输。(在采用并行传输方式的总线中,除了有传输数据的线路外,还可以具有传输地址和控制信号的线路,地址线用于选择存储单元和设备,控制线用于传递操作信号)
25、总线:一组可由多个部件分时共享的信息传输线。
二、填空题:
18.构成中央处理器的两大部件是运算器和控制器。
2.一般说,由于各指令功能的不同,它们的指令周期有长有短,不一定相同。
19.在微程序控制器中,控制存储器由只读存储器构成,用于存放微程序。
三、选择题:
1.采用直接寻址方式,则操作数在(A)中。
A.主存B.寄存器C.直接存取存储器D.光盘
9.有静态RAM与动态RAM可供选择,在构成大容量主存时,一般就选择动态RAM。
高速缓冲存储器 Cache 一般采取(A)。
A.随机存取方式B.顺序存取方式C.半顺序存取方式D.只读不写方式
2.存储器的随机访问方式是指(D)。
A.可随意访问存储器 B.按随机文件访问存储器 C.可对存储器进行读出与写入
D.可按地址访问存储器任一编址单元,其访问时间相同且与地址无关
2.若x=1011,则[x]补=(A)。
A.01011B.1011C.0101D.10101
3 编码方式最小值编码最小值最大值编码最大值数值范围
n+1位无符号定点整数000…000 0 111…111 2n+1-1 0≤x≤2n+1-1
n+1位无符号定点小数0.00…000 0 0.11…111 1-2-n 0≤x≤1-2-n
n+1位定点整数原码1111…111 -2n+1 0111…111 2n-1 -2n+1≤x≤2n-1
n+1位点定小数原码 1.111…111 -1+2-n 0.111…111 1-2-n -1+2-n≤x≤1-2-n
n+1位定点整数补码1000…000 -2n 0111…111 2n-1 -2n≤x≤2n-1
n+1位点定小数补码1.000…000 -1 0.111…111 1-2-n -1≤x≤1-2-n
n+1位定点整数反码1000…000 -2n+1 0111…111 2n-1 -2n+1≤x≤2n-1
n+1位点定小数反码1.000…000 -1+2-n 0.111…111 1-2-n -1+2-n≤x≤1-2-n
n+1位定点整数移码0000…000 -2n 1111…111 2n-1 -2n≤x≤2n-1
5.若采用双符号位,则发生正溢的特征是:双符号位为(B)。
A.00 B.01 C.10 D.11
12.加法器中每一位的进位生成信号 g 为(B)。
A.xi+yiB.xiyiC.xiyiciD.xi+yi+ci
10.多位二进制加法器中每一位的进位传播信号 p 为(A)。
A.xi+yiB.xiyiC.xi+yi+ciD.xiyici
4.若采用双符号位补码运算,运算结果的符号位为01,则(B)。
A.产生了负溢出(下溢) B.产生了正溢出(上溢)
C.结果正确,为正数 D.结果正确,为负数
在原码一位乘中,当乘数Yi为1时,(B)。
A.被乘数连同符号位与原部分积相加后,右移一位
B.被乘数绝对值与原部分积相加后,右移一位
C.被乘数连同符号位右移一位后,再与原部分积相加
D.被乘数绝对值右移一位后,再与原部分积相加
7.原码乘法是(A)。
A.先取操作数绝对值相乘,符号位单独处理
B.用原码表示操作数,然后直接相乘
C.被乘数用原码表示,乘数取绝对值,然后相乘
D.乘数用原码表示,被乘数取绝对值,然后相乘
8.原码加减交替除法又称为不恢复余数法,因此(C)。
A.不存在恢复余数的操作
B.当某一步运算不够减时,做恢复余数的操作
C.仅当最后一步余数为负时,做恢复余数的操作
D.当某一步余数为负时,做恢复余数的操作
5.动态半导体存储器的特点是(C)。
A.在工作中存储器内容会产生变化
B.每次读出后,需要根据原存内容重新写入一遍
C.每隔一定时间,需要根据原存内容重新写入一遍
D.在工作中需要动态地改变访存地址
3.假设寄存器 R 中的数值为 200 ,主存地址为 200 和 300 的地址单元中存效的内容分别是 300 和 400 ,则什么方式下访问到的操作数为 200(D)。
A.直接寻址 200 B.寄存器间接寻址(R)C.存储器间接寻址(200)D.寄存器寻址 R 【分析】:直接寻址200的操作数为300,寄存器间接寻址(R)的操作数300,存储器间接寻址(200)的操作数为400,寄存器寻址R的操作数为200。
5.单地址指令(D)。