2017年10月自考02318计算机组成原理试题及答案

合集下载

02318自考计算机组成原理(名词解释)总结

02318自考计算机组成原理(名词解释)总结

第一章1.主机:由CPU、存储器与I/O接口合在一起构成的处理系统称为主机。

2.CPU:中央处理器,是计算机的核心部件,由运算器和控制器构成。

3.运算器:计算机中完成运算功能的部件,由ALU和寄存器构成。

4.ALU:算术逻辑运算单元,负责执行各种算术运算和逻辑运算。

5.外围设备:计算机的输入输出设备,包括输入设备,输出设备和外存储设备。

6.数据:编码形式的各种信息,在计算机中作为程序的操作对象。

7.指令:是一种经过编码的操作命令,它指定需要进行的操作,支配计算机中的信息传递以及主机与输入输出设备之间的信息传递,是构成计算机软件的基本元素。

8.透明:在计算机中,从某个角度看不到的特性称该特性是透明的。

9.位:计算机中的一个二进制数据代码,计算机中数据的最小表示单位。

10.字:数据运算和存储的单位,其位数取决于具体的计算机。

11.字节:衡量数据量以及存储容量的基本单位。

1字节等于8位二进制信息。

12.字长:一个数据字中包含的位数,反应了计算机并行计算的能力。

一般为8位、16位、32位或64位。

13.地址:给主存器中不同的存储位置指定的一个二进制编号。

14.存储器:计算机中存储程序和数据的部件,分为内存和外存。

15.总线:计算机中连接功能单元的公共线路,是一束信号线的集合,包括数据总线.地址总线和控制总线。

16.硬件:由物理元器件构成的系统,计算机硬件是一个能够执行指令的设备。

17.软件:由程序构成的系统,分为系统软件和应用软件。

18.兼容:计算机部件的通用性。

19.软件兼容:一个计算机系统上的软件能在另一个计算机系统上运行,并得到相同的结果,则称这两个计算机系统是软件兼容的。

20.程序:完成某种功能的指令序列。

21.寄存器:是运算器中若干个临时存放数据的部件,由触发器构成,用于存储最频繁使用的数据。

22.容量:是衡量容纳信息能力的指标。

23.主存:一般采用半导体存储器件实现,速度较高.成本高且当电源断开时存储器的内容会丢失。

[实用参考]自考计算机组成原理试卷及答案解释

[实用参考]自考计算机组成原理试卷及答案解释

2017年10月高等教育自学考试全国统一命题考试计算机组成原理试卷(课程代码02318)第一部分选择题一、单项选择题:本大题共15小题,每小题1分,共15分。

在每小题列出的备选项中只有一项是最符合题目要求的,请将其选出。

1.计算机中执行指令的部件是A.CPUB.存储器C.输入设备D.输出设备2.若十进制数为92,则其对应的8位补码[G]补为A.00011101B.01011100C.10011101D.110111003.—个16KB的存储器,按字节编址需要地址线A.12条B.14条C.16条D.20条4.在采用偶校验编码时,一组数据位与校验位中共包含有A.奇数个“0”B.奇数个“1”C.偶数个“O”D.偶数个“1”5.对主存储器上信息的访问方式是A.SAMB.DAMC.DMAD.RAM7.在采用寄存器间接寻址方式的指令中,操作数在A.指令中B.通用寄存器中C.内存中D.外存中8.下列寻址方式中,获取操作数最漫的是A.立即寻址B.直接寻址C.寄存器直接寻址D.变址寻址9.下列部件中,不属于输入输出设备的是A.打印机B.键盘C.运算器D.鼠标10.在计算机的存储器层次结构中,属于辅助存储器的是A.寄存器B.硬盘C.高速缓存D.主存11.串行接口指接口与系统总线之间、接1:3与外设之间采用的数据总线传送方式分别是A.串行、串行B.并行、串行C.并行、并行D.串行、并行12.设置中断屏蔽字的作用是A.暂停CPU对主存的访问B.暂停对一切中断的响应C.暂停对某些中断的响应D.暂停外设对主存的访问13.指令格式中的地址结构是指A.地址段占多少位B.指令中如何指明寻址方式C.指令中采用几种寻址方式D.指令中给出几个地址14.键盘接口应选A.程序直接控制传送接口B.中断接口C.DMA接口D.既可选用中断接口,也可选用DMA接12115.中断的响应时机是A.在任一时钟周期结束时B.在任一工作周期结束时C.在当前指令执行完毕时D.必须在执行完当前程序段时第二部分非选择题二、填空题:本大题共19空,每空1分,共19分。

自考计算机组成原理课后习题答案

自考计算机组成原理课后习题答案

习题 2参考答案(参见课本P.58)1. 解释下列术语解:可在课堂讲述的内容中寻找答案,也可参考课本下述段落的内容。

原码(P14.-7~-5),补码(P15.-1~P16.1),反码(P17.17~18),移码(P18.7~10),阶码(P20.6),尾数(P20.5~6),基数(P20.4),机器零(P21.1~3),上溢(P21.13~14,P33.8~9),下溢(P21.15~16,P33.10),规格化数(P20.-20~-19),Booth算法(P41.11),海明距离(P27.23),冯·诺依曼舍入法(P54.8),检错码(P26.-14),纠错码(P27.-3),海明码(P28.2),循环码(P29.-23),桶形移位器(P51.13);2. 什么是定点数?它有哪些类型?(P13.-10~-5);3. 将下列二进制数转换成十进制数。

(1) 10011101 = 157;(2) 10110110 = 182;(3) 10000111 = 135;(4) 00111000 = 56;4. 将下列二进制数转换成十进制数。

(1) 100110102 = 154;(2) 10111012 = 93;(3) 0.11102 = 0.875;(4) 101010.10102 = 42.625;5. 将以下十进制数据表示成二进制数,小数点后保留6位。

(1) 35 = 1000112(2) 67 = 10000112(3) 103 = 11001112 (4) 252 = 111111002(5) 0.10 = 0.0001102(6) 0.52 = 0.1000012(7) 5.5 = 101.1000002(8) 120.125 = 1111000.00100026. 将下列十进制数转换成二进制数,再转换成八进制数和十六进制数。

(1) 234 = 111010102 = 3528 = EA16(2) 1023 = 11111111112 = 17772 = 3FF16(3) 131.5 = 10000011.12 = 203.48 = 83.816(4) 27/32 = 0.110112 = 0.662 = 0.D8167. 将以下二进制数据转换成八进制数和十六进制数。

2017年10月自学考试02318计算机组成原理试题和答案

2017年10月自学考试02318计算机组成原理试题和答案

计算机组成原理---2017年10月1.计算机中执行指令的部件是()A、CPUB、存储器C、输入设备D、输出设备正确答案:A解析:中央处理器(CPU,Central Processing Unit)是一块超大规模的集成电路,是一台计算机的运算核心和控制核心。

它的功能主要是解释计算机指令以及处理计算机软件中的数据。

2.若十进制数为92,则其对应的8位补码[X]补为()A、00011101B、01011100C、10011101D、11011100正确答案:B解析:正数的补码是其自身即就是其二进制.负数的补码是符号位不变,其余位取反再加13.—个16KB的存储器,按字节编址需要地址线()A、12条B、14条C、16条D、20条正确答案:B解析:16KB=24*210B=214B4.在采用偶校验编码时,一组数据位与校验位中共包含有()A、奇数个“0”B、奇数个“1”C、偶数个“O”D、偶数个“1”正确答案:D解析:采用偶校验编码时,数据位和校验位中“1”的个数应是偶数。

5.对主存储器上信息的访问方式是()A、SAMB、AMC、MAD、RAM正确答案:D解析:随机存取存储器RAM,是按地址访问存储单元的可用作cache和主存储器。

6.MIPS计算机的汇编指令“sub $s1,$s2,$s3”的功能是()A、$s1=$s2-$s3B、$s2=$s3-$s1C、$s3=$s1-$s2D、$s1=$s3 &-$s2正确答案:A解析:MIPS汇编语言的算术运算,教材100页表3.3,sub $s1,$s2,$s3含义$s1=$s2-$s3。

7.在采用寄存器间接寻址方式的指令中,操作数在()A、指令中B、通用寄存器中C、内存中D、外存中正确答案:C解析:间接寻址就是说,放在寄存器的不是操作数,而是操作数的地址,操作数放在内存里面。

8.下列寻址方式中,获取操作数最慢的是()A、立即寻址B、直接寻址C、寄存器直接寻址D、变址寻址正确答案:D解析:在题目所列出的寻址方式中,决定操作数地址最花时间的是变址寻址。

计算机组成原理2017年4月真题试题及答案解析

计算机组成原理2017年4月真题试题及答案解析

计算机组成原理2017年4月真题试题及答案解析(02318)计算机组成原理2017年4月真题试题及答案解析(02318),本试卷总公共150分钟。

一、单项选择题(本大题共15小题,每小题1分,共15分)在每小题列出的四个备选项中只有一个是符合题目要求的。

请将其代码填写在题后的括号内。

错选、多选或未选均无分。

1.计算机中完成对指令译码的部件是A.运算器B.控制器C.存储器D.输入输出设备2.在计算机内部表示指令和数据的最终形式是A.二进制数B.八进制数C.十进制数D.十六进制数3.一个可执行程序在启动运行时存放在A.控制器B.主存储器C.辅助存储器D.运算器为4.若十进制数为-85,则其对应的8位补码[X]补A.01010101B.10101010C.10101011D.110101015.下列软件中不是系统软件的是A.UNIXB.OracleC.OfficeD.Visual studio6.在采用立即寻址方式的指令中,操作数在A.指令中B.通用寄存器中C.内存中D.外存中7.下列关于指令系统的说法正确的是A.RISC指令系统比CISC指令系统复杂,指令条数多B.CISC指令系统指令周期比RISC指令系统指令周期短C.RISC指令系统中指令的长度一致D.CISC指令系统计算机采用硬连线控制器8.MIPS计算机的汇编指令“and$sl,$s2,$s3”的功能是A.$s3=$s1+$s2B.$s1=$s2+$s3C.$s2=$s1+$s2D.$s1=$s2&$s39.下列关于异常和中断的描述中,错误的是A.中断是由CPU之外的部件触发的事件B.中断是与CPU当前执行指令无关的异步事件C.异常是与当前执行指令相关的同步事件D.异常是可以由CPU通过屏蔽字进行屏蔽的事件10.存放微程序的控制存储器包含在A.堆栈存储器中B.主存储器中C.控制器中D.运算器中11.一个8KB的存储器,按字节编址需要地址线A.11条B.12条C.13条D.14条12.在计算机的存储器层次结构中,速度最快的是A.硬盘B.寄存器C.高速缓存D.主存13.在采用奇校验编码时,一组数据位与校验位中共包含有A.奇数个“0”B.奇数个“1”C.偶数个“0”D.偶数个“1”14.在计算机中将运算器和控制器合称为A.主机B.外设C.ALUD.CPU15.下列寻址方式中,获取操作数最慢的是A.直接寻址B.间接寻址C.寄存器直接浮址D.相对寻址二、填空题(本大题共19空,每空1分,共19分)请在“答题卡”填上正确答案,错填、不填均无分11.存储器分为内存和外存,而内存包括_________和________12.在 Intel的CPU中将内部异常分为________、________和________三类。

02318自考计算机组成原理(问答)总结

02318自考计算机组成原理(问答)总结

1.简述主存与CACHE之间的映象方式。

【答案】主存与CACHE之间的映象方式有直接映象、全相联印象、组相联印象三种。

直接映象是指主存储器中的每个块只能够映象到CACHE中唯一一个指定块的地址映象方式。

全相联映象是指每个主存块都能够映象到任一CACHE块的地址映象方式。

组相联印象是直接映象和全相联映象两种方式的结合,它将存储空间分成若干组,在组间采用直接映象方式,而在组内采用全相联印象方式。

2.简述存储器间接寻址方式的含义,说明其寻址过程。

【答案】含义:操作数的地址在主存储器中,其存储器地址在指令中给出。

寻址过程:从指令中取出存储器地址,根据这个地址从存储器中读出操作数的地址,再根据这个操作数的地址访问主存,读出操作数。

3.微程序控制器主要由哪几部分构成?它是如何产生控制信号的?【答案】微程序控制器主要由控制存储器、微指令寄存器μIR、微地址寄存器μAR、地址转移逻辑等构成。

操作控制信号的产生:事先把操作控制信号以代码形式构成微指令,然后存放到控制存储器中,取出微指令时,其代码直接或译码产生操作控制信号。

4.简述提高总线速度的措施。

【答案】从物理层次:1增加总线宽度;2增加传输的数据长度;3缩短总线长度;4降低信号电平;5采用差分信号;6采用多条总线。

从逻辑层次:1简化总线传输协议;2采用总线复用技术;3采用消息传输协议。

5.简述中断方式的接口控制器功能。

【答案】中断方式的接口控制器功能:①能向CPU发出中断请求信号;②能发出识别代码提供引导CPU在响应中断请求后转入相应服务程序的地址;③CPU要能够对中断请求进行允许或禁止的控制;④能使中断请求参加优先级排队。

6.CPU与DMA访问内存冲突的裁决的方法有哪些?【答案】①CPU等待DMA的操作;②DMA乘存储器空闲时访问存储器;③CPU与DMA交替访问存储器。

08真题1.高速缓存Cache用来存放什么内容?设置它的主要目的是什么? (3分)参考答案:Cache中存放当前活跃的程序和数据,作为主存活跃区的副本。

2016年10月自学考试02318计算机组成原理试题和答案

2016年10月自学考试02318计算机组成原理试题和答案

2016年10月自学考试02318计算机组成原理试题和答案计算机组成原理---2016年10月1.1.键盘属于A、输出设备B、输入设备C、显示设备D、打印设备正确答案:B解析:输入输出设备是计算机系统与人或者其他机器之间进行信息交换的装置。

常用的输入设备有键盘和鼠标,常见输出设备有打印机和显示器。

2.2.将外围设备与主存统一编址,一般是指A、每台设备占—个地址码B、每个外围接口占一个地址码C、每台外设由一个主存单元管理D、接口中的有关寄存器各占一个地址码正确答案:D解析:外围设备与主存统一编址,一般是将i/O接口中的有关寄存器与主存单元统一编址,接口中的有关寄存器各占一个地址码,地址码中高端(地址值大)的一段区域分配给i/O端口3.3.减少指令中地址数的办法是采用A、变址寻址B、寄存器寻址C、寄存器地址D、隐含地址正确答案:D解析:隐含地址的指令不是明显地给出操作数的地址,而是在指令中隐含着操作数的地,即要寻找的地址包含在操作码中。

优点是有利于缩短指令字长,缺点是需增加硬件。

4.4.单地址指令A、只能对单操作数进行加工处理B、只能对双操作数进行加工处理C、不能对双操作数进行加工处理D、既能对单操作数进行加工处理,也能对双操作数进行加工处理正确答案:D解析:单地址指令既能对单操作数进行加工处理,也能对双操作数进行加工处理处理单操作数时,其他地址既是操作数的地址,也是结果的地址处理双操作数时,另一个操作数和结果可以默认存放在累加器中。

5.5.在下列寻址方式中,获取操作数最决的是A、立即寻址B、变址寻址C、直接寻址D、间接寻址正确答案:A解析:获取操作数速度从快到慢排列:立即寻址、直接寻址、间接寻址立即寻址指令当中自带数据,直接读取,最快直接寻址指令中存放的是地址,直接解析这个地址间接寻址指令中存放的是地址的地址,或者是存放地址的寄存器,比间接寻址慢6.6.若十进制数为.72,则其对应的8位补码[x] 补为A、10001001B、1 1001001C、1011 1000D、00001001正确答案:C解析:7.7.在采用寄存器直接寻址方式的指令中,操作数在A、指令中B、寄存器中C、内存中D、外存中正确答案:B解析:寄存器直接寻址指令中给出的是操作数所在的寄存器编号,操作数在通用寄存器中这种寻址方式的操作数不用访存,指令执行速度很快。

02318自考计算机组成原理试卷(答案全面)

02318自考计算机组成原理试卷(答案全面)

自考课程综合测验计算机组成原理 试卷 (课程代码 02318 )一、单项选择题(10小题,每题2分,共20分)1. 现代计算机组织结构是以_____为中心,其基本结构遵循冯·诺依曼思想。

A. 寄存器 B. 存储器 C. 运算器 D. 控制器2. 存储字长是指______。

A .存放在一个存储单元中的二进制代码组合;B .机器指令的位数C .存储单元的个数;D .存放在一个存储单元中的二进制代码位数3. CPU 通过______启动通道。

A .执行通道命令;B .执行I/O 指令;C .发出中断请求;D .程序查询。

4. 对有关数据加以分类、统计、分析,这属于计算机在______方面的应用。

A .数值计算; B .辅助设计; C .数据处理; D .实时控制。

5. 电子计算机的算术/逻辑单元、控制单元及存储器合称为_____ A .CPU B .ALU C .主机;D .UP6. 存储周期是指______。

A .存储器的写入时间;B .存储器进行连续写操作允许的最短间隔时间;C .存储器进行连续读或写操作所允许的最短间隔时间;D .指令执行时间。

7. 当定点运算发生溢出时,应______ 。

A .向左规格化;B .向右规格化;C .发出出错信息;D .舍入处理。

8. 加法器采用先行进位的目的是______ 。

A .优化加法器的结构;B .节省器材;C .加速传递进位信号;D .增强加法器结构。

9. 变址寻址方式中,操作数的有效地址是______。

A .基址寄存器内容加上形式地址(位移量);B .程序计数器内容加上形式地址;C .变址寄存器内容加上形式地址;D .寄存器内容加上形式地址。

10. 指令寄存器的位数取决于______。

A .存储器的容量;B .指令字长;C .机器字长;D .存储字长。

二、填空题(10小题,每题3分,共30分)11. 设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为_______________,最小正数为_______________ ,最大负数为_______________ ,最小负数为_______________。

计算机组成原理答案(五套)

计算机组成原理答案(五套)

计算机组成原理试题答案(一)一、选择题(共20分,每题1分)1.C 2.C 3.B 4.B 5.A 6.B 7.C8.C 9.C 10.A 11.D 12.B 13.B 14.D15.B 16.A 17.D 18.C 19.B 20.C二、填空(共20分,每空1分)1.A.A.2127(1-2-23) B.2-129 C.2-128(-2-1-2-23) D.-21272.A.顺序B.程序计数器C.跳跃D.指令本身3.A.90ns B.280ns4.A.A.增加B.加15.A.地址B.数据C.模m D.m6.A.保护现场B.开中断C.设备服务D.恢复现场三、名词解释(共10分,每题2分)1.微操作命令和微操作答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制实现的最基本操作。

2.快速缓冲存储器答:快速缓冲存储器是为了提高访存速度,在CPU和主存之间增设的高速存储器,它对用户是透明的。

只要将CPU最近期需用的信息从主存调入缓存,这样CPU每次只须访问快速缓存就可达到访问主存的目的,从而提高了访存速度。

3.基址寻址答:基址寻址有效地址等于形式地址加上基址寄存器的内容。

4.流水线中的多发技术答:为了提高流水线的性能,设法在一个时钟周期(机器主频的倒数)内产生更多条指令的结果,这就是流水线中的多发技术。

5.指令字长答:指令字长是指机器指令中二进制代码的总位数。

四、(共5分)计算题答:[A+B]补=1.1011110,A+B=(-17/64)[A-B]补=1.1000110,A-B=(35/64)五、简答题(共20分)1.(4分)答:同步通信和异步通信的主要区别是前者有公共时钟,总线上的所有设备按统一的时序,统一的传输周期进行信息传输,通信双方按约定好的时序联络。

后者没有公共时钟,没有固定的传输周期,采用应答方式通信,具体的联络方式有不互锁、半互锁和全互锁三种。

不互锁方式通信双方没有相互制约关系;半互锁方式通信双方有简单的制约关系;全互锁方式通信双方有完全的制约关系。

自考02318计算机组成原理试卷及答案解释

自考02318计算机组成原理试卷及答案解释

自考02318计算机组成原理试卷及答案解释10月高等教育自学考试全国统一命题考试计算机组成原理试卷(课程代码02318)第一部分选择题一、单项选择题:本大题共15小题,每小题1分,共15分。

在每小题列出的备选项中只有一项是最符合题目要求的,请将其选出。

1.计算机中执行指令的部件是A.CPU B.存储器C.输入设备 D.输出设备2.若十进制数为92,则其对应的8位补码[X]补为A.00011101 B.01011100C.10011101 D.110111003.—个1 6KB的存储器,按字节编址需要地址线A.12条 B.14条 C.16条 D.20条4.在采用偶校验编码时,一组数据位与校验位中共包含有A.奇数个“0” B.奇数个“1”C.偶数个“O” D.偶数个“1”5.对主存储器上信息的访问方式是A.SAM B.DAM C.DMA D.RAM7.在采用寄存器间接寻址方式的指令中,操作数在A.指令中 B.通用寄存器中C.内存中 D.外存中8.下列寻址方式中,获取操作数最漫的是A.立即寻址 B.直接寻址C.寄存器直接寻址 D.变址寻址9.下列部件中,不属于输入输出设备的是A.打印机 B.键盘C.运算器 D.鼠标10.在计算机的存储器层次结构中,属于辅助存储器的是A.寄存器 B.硬盘C.高速缓存 D.主存11.串行接口指接口与系统总线之间、接1:3与外设之间采用的数据总线传送方式分别是A.串行、串行 B.并行、串行C.并行、并行 D.串行、并行12.设置中断屏蔽字的作用是A.暂停CPU对主存的访问 B.暂停对一切中断的响应C.暂停对某些中断的响应 D.暂停外设对主存的访问13.指令格式中的地址结构是指A.地址段占多少位 B.指令中如何指明寻址方式C.指令中采用几种寻址方式 D.指令中给出几个地址14.键盘接口应选A.程序直接控制传送接口 B.中断接口C.DMA接口 D.既可选用中断接口,也可选用DMA接12115.中断的响应时机是A.在任一时钟周期结束时 B.在任一工作周期结束时C.在当前指令执行完毕时 D.必须在执行完当前程序段时第二部分非选择题二、填空题:本大题共19空,每空1分,共19分。

全国2022年10月高等教育自学考试02318《计算机组成原理》试题(真题)

全国2022年10月高等教育自学考试02318《计算机组成原理》试题(真题)
其中,操作码为34H,寻址特征为18H,位移量为215H,立即数为1200H。将该指令分别按照小端方式和大端方式存储在2000号开始的按字节编址的存储单元中。试画出如下表格,并将结果用十六进制数填入。
32.对于一个双向传输的Pபைடு நூலகம்I-Expressx32总线,若一个方向的数据传输速率为2.6Gb/s,该总线的总带宽是多少?
17. MIPS指令系统中指令的格式分为R型、________型和_________型三种类型。
18.根据不同的控制描述方式,控制器分为_________两种实现方式。
19.在计算机系统中,从层次结构上可以将存储器分为寄存器、________、________和外存。
20.常用的存储器芯片的扩展方式有字扩展、________扩展和________扩展等三种方式。
全国2022年10月高等教育自学考试全国统一命题考试
《计算机组成原理》
试题课程代码02318
1.请考生按规定用笔将所有试题的答案涂、写在答题纸上。
2.答题前,考生务必将自己的考试课程名称、姓名、准考证号用黑色字迹的签字笔或钢笔填写在答题纸规定的位置上。
一、单项选择题:本大题共15小题,每小题1分,共15分。在每小题列出的备选项中只有一项是最符合题目要求的,请将其选出。
34.假定主存与cache之间采用4路组相联映射方式,数据块大小为1024字节,cache数据区容量为64k字节,主存空间大小为1M字节,按字节编址。试回答:
(1)主存地址划分为哪几个部分?每个部分分别是哪几位地址?
(2) cache总容量是多少?
(3)当CPU访问地址为21300H的主存单元时,如何判断cache是否命中?
六、综合应用题:本大题共2小题,第33小题10分,第34小题12分,共22分。

02318自考计算机组成原理知识点总结

02318自考计算机组成原理知识点总结

02318计算机组成原理1.指令:用0、1表示的一连串的0/1序列,是cpu完成一个特定的基本操作。

2.I/O数据传送主要有三种不同的控制方式:程序直接控制、中断控制和DMA控制3.CPI:表示执行一条指令所需的时钟周期数。

4.总线:是传输信息的通路,用于在部件之间传输信息。

cpu、主存和I/O模块通过总线互连。

5.(计算机性指标)MIPS:平均每秒钟执行多少百万(10的6次方)条指令,反映的时机器执行定点指令的速度。

6.大端方式:将数据的MSB存放在最小地址单元中,将LSB存放在最大地址单元中,此时数据的地址是MSB所在的地址。

如(IBM360/370、HP PA)7.小端方式:将MSB存放在高地址中,将LSB存放在低地址中,此时数据的地址就是LSB所在的地址。

如(intel80*86)8.程序状态寄存器(PSW):通常每个正在运行程序的状态信息存放在一个专门的寄存器中,这个专门寄存器统称为程序状态寄存器9.中断服务程序10.I/O端口:实际上就是I/O接口中的寄存器,如数据缓冲寄存器就是数据端口,控制/状态寄存器就是控制/状态端口。

11.顺序存取存储器:是信息按顺序存放和读取,存取时间取决于信息存放位置,以记录块为单位编址(磁盘存储器)12.标志寄存器:用来存放ALU运算得到的一些标志信息。

(用于存放程序运行的一些状态和控制运行的信息的寄存器。

)13.程序计数器PC:用来存放将要执行的下一条指令的地址。

14.指令寄存器IR:用于存放从主存中读出的指令。

15.主存储器:用来存储指令和操作数。

16.存储器地址寄存器(MAR):用于存放将要送到主存储器的主存地址17.存储器数据寄存器(MDR):用来存放CPU与主存储器交换的数据18.算术逻辑部件:用于进行算术运算和逻辑运算19.总线宽度:总线中数据线的条数称为总线宽度。

20.微地址:微指令所在的存储单元的地址称为微地址21.机器数:将数值数据在计算机内部编码表示的数。

02318自考计算机组成原理试卷(答案全面)

02318自考计算机组成原理试卷(答案全面)

自考课程综合测验计算机组成原理 试卷 (课程代码 02318 )一、单项选择题(10小题,每题2分,共20分)1. 现代计算机组织结构是以_____为中心,其基本结构遵循冯·诺依曼思想。

A. 寄存器 B. 存储器 C. 运算器 D. 控制器2. 存储字长是指______。

A .存放在一个存储单元中的二进制代码组合;B .机器指令的位数C .存储单元的个数;D .存放在一个存储单元中的二进制代码位数3. CPU 通过______启动通道。

A .执行通道命令;B .执行I/O 指令;C .发出中断请求;D .程序查询。

4. 对有关数据加以分类、统计、分析,这属于计算机在______方面的应用。

A .数值计算; B .辅助设计; C .数据处理; D .实时控制。

5. 电子计算机的算术/逻辑单元、控制单元及存储器合称为_____ A .CPU B .ALU C .主机;D .UP6. 存储周期是指______。

A .存储器的写入时间;B .存储器进行连续写操作允许的最短间隔时间;C .存储器进行连续读或写操作所允许的最短间隔时间;D .指令执行时间。

7. 当定点运算发生溢出时,应______ 。

A .向左规格化;B .向右规格化;C .发出出错信息;D .舍入处理。

8. 加法器采用先行进位的目的是______ 。

A .优化加法器的结构;B .节省器材;C .加速传递进位信号;D .增强加法器结构。

9. 变址寻址方式中,操作数的有效地址是______。

A .基址寄存器内容加上形式地址(位移量);B .程序计数器内容加上形式地址;C .变址寄存器内容加上形式地址;D .寄存器内容加上形式地址。

10. 指令寄存器的位数取决于______。

A .存储器的容量;B .指令字长;C .机器字长;D .存储字长。

二、填空题(10小题,每题3分,共30分)11. 设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为_______________,最小正数为_______________ ,最大负数为_______________ ,最小负数为_______________。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

2017年10月高等教育自学考试全国统一命题考试计算机组成原理试卷(课程代码02318)第一部分选择题一、单项选择题:本大题共15小题,每小题1分,共15分。

在每小题列出的备选项中只有一项是最符合题目要求的,请将其选出。

1.计算机中执行指令的部件是A.CPU B.存储器C.输入设备 D.输出设备2.若十进制数为92,则其对应的8位补码[X]补为A.00011101 B.01011100C.10011101 D.110111003.—个1 6KB的存储器,按字节编址需要地址线A.12条 B.14条 C.16条 D.20条4.在采用偶校验编码时,一组数据位与校验位中共包含有A.奇数个“0” B.奇数个“1”C.偶数个“O” D.偶数个“1”5.对主存储器上信息的访问方式是A.SAM B.DAM C.DMA D.RAM7.在采用寄存器间接寻址方式的指令中,操作数在A.指令中 B.通用寄存器中C.内存中 D.外存中8.下列寻址方式中,获取操作数最漫的是A.立即寻址 B.直接寻址C.寄存器直接寻址 D.变址寻址9.下列部件中,不属于输入输出设备的是A.打印机 B.键盘C.运算器 D.鼠标10.在计算机的存储器层次结构中,属于辅助存储器的是A.寄存器 B.硬盘C.高速缓存 D.主存11.串行接口指接口与系统总线之间、接1:3与外设之间采用的数据总线传送方式分别是 A.串行、串行 B.并行、串行C.并行、并行 D.串行、并行12.设置中断屏蔽字的作用是A.暂停CPU对主存的访问 B.暂停对一切中断的响应C.暂停对某些中断的响应 D.暂停外设对主存的访问13.指令格式中的地址结构是指A.地址段占多少位 B.指令中如何指明寻址方式C.指令中采用几种寻址方式 D.指令中给出几个地址14.键盘接口应选A.程序直接控制传送接口 B.中断接口C.DMA接口 D.既可选用中断接口,也可选用DMA接12115.中断的响应时机是A.在任一时钟周期结束时 B.在任一工作周期结束时C.在当前指令执行完毕时 D.必须在执行完当前程序段时第二部分非选择题二、填空题:本大题共19空,每空1分,共19分。

16.存储器分为内存和外存,而外存包括_________和_________。

17.按照在计算机上完成任务的不同,可以把使用计算机的用户分成_________、_________、_________和_________四类。

18.表示—个数值数据要确定_________、_________和_________三个要素。

19.计算机内部常用的数据校验码有_________、_________和_________。

20.运算部件的组成主要由_________、_________和_________三部分构成。

21.指令执行所用到的元件有_________ 和_________两类。

22.按照控制描述方式,控制器可分为_________和_________两类。

三、名词解释题:本大题共4小题,每小题3分,共12分。

23.总线24.机器数25.操作码26.程序计数器(PC)四、简答题:本大题共3小题,每小题5分,共15分。

27.通常一条指令的执行要经过哪些步骤?什么是指令周期?28.什么是页表?什么是快表(TLB)?29.I/O接口的基本功能有哪些?五、计算题:本大题共3小题,每小题5分,共15分。

30.假设计算机M的指令集中包含A、B、C三类指令,其CPI分别为2、3、4。

某个程序P在M上被编译成两个不同的目标代码序列P1和P2,P1所含A、B、C三类指令的条数分别为8、5、6,P2所含A、B、C三类指令的条数分别为7、7、8。

请问:(1)哪个代码序列指令条数少?(2)哪个执行速度快?(3)它们的CPI分别是多少?31.将十进制数-0.625转换为IEEE754的单精度(32位)浮点数格式,要求最后格式用十六进制数表示。

注:IEE754单精度浮点数的计数公式为(-1)s×1.f×2e-12732.设有同步总线宽度为32位,时钟频率为60MHz,一个时钟周期传送一次数据,该总线的带宽是多少MB/s?如果对总线进行改进让其一个时钟周期能传送3次数据,时钟频率降低到40MHz,则总线的带宽是多少MB/s?六、综合题:本大题共2小题,每小题12分,共24分。

33.某计算机字长16位,采用16位定长指令格式,部分数据通路结构如图所示。

假设MAR的输出一直处于使能状态。

(1)减法指令“SUB(R2),R1”在执行阶段需要多少个节拍?注:该指令功能为R1的内容减去R2指定的存储器单元内容,结果送入R2指定的存储器单元中。

(2)写出每个节拍的功能和有效控制信号。

34.某计算机主存地址空间大小8MB,按字节编址。

主存与 Cache之间采用直接映射方式,块大小为256字节。

Cache数据区大小为8KB。

问 cache共有多少行?主存地址如何划分?要求说明每个字段的含义、位数和在主存地址中的位置。

二、填空题:本大题共19空,每空1分,共19分。

16.辅存、海量后备存储器17.最终用户、系统管理员、应用程序员、系统程序员18.进位校验码、定/浮点表示、编码规则19.奇偶校验码、海明校验码、循环冗余校验码20.加法器、ALU、移位器21.组合逻辑元件、时序逻辑元件22.硬连线控制器、微程序控制器三、名词解释题:本大题共4小题,每小题3分,共12分。

23.是传输信息的通路,用于在部件之间传输信息,CPU、主存和I/O模块通过总线互连。

24.逦常将数值数据在计算机内部编码表示的数称为机器数25.指定指令进行何种操作的编码,如:加、减、与、或、非等类26.用来存放即将执行指令的地址,取指令时,总是先把PC的内容送到地址线。

四、简答题:本大题共3小题,每小题5分,共15分。

27.答:通常一条指令的执行要经过取指、译码、取数、运算、有结果等步骤;(2.5分)通常将取出并执行一条指令的时间称为指令周期。

(2.5分)28.答:为了对每个虚拟页的存放位置、存取杈限、使用情况、修改情况等进行说明.操作系统在主存屮给每个进程都生成了一个页表;(2.5分)为了减少访存次数.往往把页表屮最活跃的几个页表项复制到高速缓存屮,这种在高速缓存中的页表项组成的页表称为快表(TLB)。

(2.5分)29.答:I/O接口的基本功能有(1)数据缓冲,以达到主机和外设工作速度的匹配;(2分(2)错误或状态裣测.该接口屮有状态寄存器.以保存各种状态信息.供CPU查用;(1分)(3)控制和定时.接受从系统总线来的控制命令和定时信号.并提供控制和定时逻辑以实现对数据通信过程的控制;(1分)(4)数据格式转换,提供数据格式转换部件,以完成数据的拼接或分拆。

(1分)五、计算题:本大题共3小题,每小题5分,共15分。

30.解:(1)P1代码序列指令条数为:8+5+6=19p2代码序列指令条数为:7+7+8=22所以,P1代码序列指令条数少。

(1分)(2)P1的时钟周期数为:8×2+5×3+6×4=55P2的时钟周期数为:7×2+7×3+8×4=67有上可知,P1比P2快(2分)(3)CPI=程序时钟周期数÷程序所含指令条数P1的CPI=55÷19=2.89P2的CPI=67÷22=3.05 (2分)31.解:(-0.625)10=(-0.101)2=(-1.01)2×2-1=(-1)s×1.01×2-1=(-1)s×1.f×2e-127(1分)所以,s=1,f=0100-…0,e-127=-1,则e=126=(1111110)2 (2分)则规格化浮点数表示为:(1,01111110,01000000000000000000000)2=(BF200000)16(2分)32.解:由同步总线带宽的计数公式.可得改进前带宽:32/8×60MHz=240MB/s(3分)改进后的带宽=32/8×3×40MHz=480MB/s (2分)六、综合题:本大题共2小题,每小题12分,共24分。

33.解:(1)需要5个节拍(2分)(2)控制信号功能a.R2out+MAR in MAR<=(R2),或表示为将寄存器R2的内容送MAR(2分)b.MemR MDR<=M(MAR),或表示为将寄存器R2指定的存储器单元内容送MDR (2分)R1out+Y in Y<=(R1).或表示为将存储器R1中的内容送Y (2分)c.MDR out,SUB Z<=Y-(MDR).或表示为在ALU中执行减法操作,结果送Zd.Z out+MDR in MDR<=(Z),或表示为Z中内容送MDR (2分)e.MemW M<=( MAR)MDR,或表示为MDR内容送寄存器R2指定的存储器单元中(2分)$][dajs][end]34.(1)每256节数据块在 cache中占一行,故8 KB cache被划分为8KB÷256B=32行(3分)(2)8MB=223MB主存地址长度为23位,被划分成以下三个字段:标记+cache行号+块内地址由于块大小为256B=28B,所以块内地址为8位,即主存地址的低8位。

(3分)Cache行数为32=25,所以 cache行号需要5位,即主存地址的中间5位(3分)主地址总长为23位,所以标记部分为23-8-5=10位,即主地址的高10位。

(3分)。

相关文档
最新文档