FM1288中文数据手册(仅供参考)
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
FM-1288 高性能汽车免提语音理器
产前信息
本文件包含一个试制产品信息。规格和试生产资料如有更改恕不另行通知。
富迪科技有限公司的产品并不是为了挽救生命或维持生命的应用。因此,如果这样使用的话迪科技有限公司不承担任何责任。富迪的产品有富迪的书面批准才能用于生命支持设备或系统。如果有这样的组件故障可合理预期会导致该生命支持设备或系统的失效,或影响的设备或系统的安全性或有效性。生命支持设备或系统的目的是植入人体,或支持和/或维持和维持和/或保护人类生活。如果他们失败了,这个假设合理,用户或其他人的健康可能会受到威胁。
在此我们拒绝任何形式的担保,但不限于保证不侵权,还包括对于电路说明和图表说明。
Fortémedia, SAM, ForteVoice, Fortémedia and SAM logos are trademarks of Fortémedia,, Inc.
All other trademarks belong to their respective companies.
Copyright © 2012 Fortémedia all rights reserved
目录
1. 简介 (9)
1.1概述 (9)
1.2个主要特点 (9)
1.3引脚配置(LQFP) (10)
1.4设备终端功能 (11)
1.5内部硬件框图 (14)
1.6系统应用程序框图 (15)
2. 功能描述 (17)
2.1概述 (17)
2.2串行EEPROM接口(引脚15,16) (17)
2.3 UART接口(引脚12,13) (22)
2.4 IIC兼容串行接口-SHI(引脚23,24) (24)
2.5数字语音数据接口(引脚8,9,10,11) (25)
2.5.1 PCM接口主从 (26)
2.5.2 IIS接口 (28)
2.6 ADC(引脚39,40,41,42,43,44) (33)
2.7 DAC(引脚 1,3,47,48) (34)
2.8操作模式 (35)
2.9电STAP选项(引脚17) (37)
2.10静音控制和指示(引脚20,21) (37)
2.11扬声器音量控制(引脚25,26) (38)
2.12系统时钟输入和产生(引脚27,28) (38)
2.13旁路模式(引脚14) (39)
3.通过EEPROM,UART,SHI访问fm1288 (40)
3.1访问通过EEPROM (41)
3.2 通过实例访问EEPROM (42)
3.3通过UART访问 (43)
3.5通过SHI访问 (44)
3.6个例子通过施 (44)
4. 电气和时序规范 (44)
4.1绝对最大额定值 (45)
4.2推荐操作条件 (45)
4.3直流特性 (46)
4.4交流特性 (47)
4.5时序特性 (49)
5. 语音处理器性能细节 (52)
6. 引脚定义细节 (53)
7. 封装尺寸(LQFP) (55)
8. 订货信息 (56)
附录 I:操作所需的外部元件 (57)
参考 (59)
状态信息
本产品数据表的状态是产品信息。
预报
关于富迪产品开发设计人员的信息。文档中指定的所有值都是设计的目标值。如果指定的最小值和最大值,仅作为指导到最终规格的限制,并且不能被视为最终的值。
所有的详细规格,包括引脚电气规格没有通知情况下也可能被富迪改变。
预生产信息
引脚和机械尺寸规格定稿。文档中指定的所有值都是设计的目标值。如果指定的最小值和最大值,仅作为指导到最终规格的限制,并且不能被视为最终的值。
所有电气规格没有通知也可能被富迪改变。
产品资料
最终数据表,包括保证最小和最大限度的电气规格。产品数据表取代所有以前的文件版本。
注意
每个案例已经确保这个数据表内容的准确性,富迪不能接受任何错误的责任。富迪有权对其产品作为其发展计划的一部分,使技术的变化。
图1:LQFP引脚配置 (9)
图2:集成电路的硬件框图 (13)
图3:例如蓝牙应用框图 (14)
图4:fm-1288例如表格1单独的最小系统 (15)
图5:例如UART协议 (22)
图6:异步数据传输(TX和RX) (22)
图7:石数据传送指令协议 (23)
图8:石命令序列 (24)
图9:IIS的下降沿锁存,LRCK高左声道,1个周期的延迟 (27)
图10:IIS的下降沿锁存,LRCK高左声道,0个周期的延迟 (28)
图11:IIS的下降沿锁存,LRCK高为右声道,1个周期的延迟 (28)
图12:IIS的下降沿锁存,LRCK高为右声道,0个周期的延迟 (29)
图13:IIS的上升沿锁存,LRCK高左声道,1个周期的延迟 (29)
图14:IIS的上升沿锁存,LRCK高左声道,0个周期的延迟 (30)
图15:IIS的上升沿锁存,LRCK高为右声道,1个周期的延迟 (30)
图16:IIS的上升沿锁存,LRCK高为右声道,0个周期的延迟 (31)
图17:模拟到数字转换器框图 (32)
图18:数字模拟转换器框图 (33)
图19:状态转换图 (35)
图20:访问fm1288 (39)
图21:命令输入数据模式 (39)
图22:上电,复位,掉电和循环定时 (49)
图23:主时钟(MCLK)定时 (50)
图24:定时 (50)
图25:48引脚LQFP封装图和尺寸 (54)
图26:外部晶体振荡器作为时钟源 (56)