PHY芯片布局布线注意事项
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
PHY芯片布局布线注意事项:
1、推荐使用4层PCB板(从顶层到底层):主要信号层、地层、电源层、信号
层;
2、网络变压器尽量靠近RJ45或DB9端子;
3、50Ω电阻(终端电阻)尽量靠近PHY芯片的RXI+/-和TXO+/-引脚;
4、优先布RXI+/-和TXO+/-线对,尽量保持线对平行、等长、短距,避免过孔、
交叉;
5、若空间足够,考虑在RXI+/-和TXO+/-线对间布保护地线,保护地线必须每
隔一段距离要有接地孔;
6、在网络接口布线区域(PHY+网络变压器+RJ45/DB9端子)应避免除网络信号
以外的其它信号线;
7、网络变压器至RJ45/DB9端子区域不能有任何电源或地平面,如图2示;
8、信号线远离大地(chassis ground),如图2示;
9、RJ45/DB9端子金属外壳和未用引脚通过电阻网络和0.1uf/2KV旁路电容连接
至大地,如图1示;
10、Band Gap电阻(6.8K±1%)尽量靠近PHY芯片引脚,并在此电阻附近不要
走高速信号线,如图1示;
11、AVCC与DVCC用磁珠连接(75Ω,100MHz),磁珠的每一边用10uf旁路电
容连接至地,参考图3;
12、PHY芯片每个电源引脚接两个退耦电容,0.1uf和0.01uf各一个,退耦电
容必须尽量靠近电源焊盘;
13、网络变压器中心抽头AVDD和AGND之间布一个0.01uf的退耦电容,且使退
耦电容尽量靠近中心抽头;
14、PHY芯片所有模拟地引脚(PIN 5,6,46)不能直接短接,直接连到模拟地
平面上;
15、模拟地AGND、数字地DGND、大地chassis GND如何连接?(参见图2、3,
思考原因)
16、电源、地平面分割线宽度(应在100mil以上)。