数字电路期末复习题0

合集下载

数字电路期末考试题及答案

数字电路期末考试题及答案

数字电路期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)答案:C2. 下列哪个不是数字电路的特点?A. 精确度高B. 稳定性好C. 功耗大D. 抗干扰能力强答案:C3. 一个简单的触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B5. 在数字电路中,同步计数器与异步计数器的主要区别是:A. 同步计数器速度更快B. 同步计数器结构更复杂C. 同步计数器计数更准确D. 异步计数器计数更准确答案:A6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 8D. 4答案:B7. 以下哪个是数字电路中常用的存储元件?A. 电阻B. 电容C. 电感D. 晶体管答案:D8. 以下哪个不是数字电路中的逻辑门?A. NANDB. NORC. XORD. TRIAC答案:D9. 一个完整的数字电路设计流程包括以下哪些步骤?A. 需求分析B. 电路设计C. 仿真测试D. 所有选项答案:D10. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 运算放大器D. 模数转换器答案:B二、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。

答案:数字电路主要处理离散的数字信号,具有逻辑功能,而模拟电路处理连续的模拟信号,主要用于信号放大、滤波等。

2. 解释什么是触发器,并说明其在数字电路中的作用。

答案:触发器是一种具有记忆功能的逻辑电路,能够存储一位二进制信息。

在数字电路中,触发器用于存储数据,实现计数、定时等功能。

3. 什么是组合逻辑电路?请举例说明。

答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不具有记忆功能。

数字电子技术基础期末复习试题

数字电子技术基础期末复习试题

数字电子技术基础期末复习试题一、填空题:1、(48)10=()16=()2。

2、对于ttl与非门的闲置输入端可接,ttl或非门不使用的闲置输入端应接。

3、格雷码的特点是任意两组相邻代码之间有位不同。

4、在以下jk触发器、rs触发器、d触发器和t触发器四种触发器中,同时具备维持、复置1、复置0和滑动功能的触发器就是。

5、oc门可以实现功能,cmos门电路中的门也可以实现该功能。

6、一只四输入端与非门,使其输出为0的输入变量取值组合有种。

7、常见的组合逻辑电路有编码器、和。

8、逻辑函数f?ab?ac?bd的反函数为,对偶函数为。

9、一个同步时序逻辑电路可以用、、三组函数表达式叙述。

10、加法器的位次方式存有和两种。

11、16挑选1的数据选择器有个地址输出端的。

12、存储器的种类包括和。

13、在时钟脉冲cp促进作用下,具备和功能的触发器称作t触发器,其特性方程为。

14、三态门输入的三种状态分别为:、和。

15、用4个触发器可以存储位二进制数。

16、逻辑电路中,高电平用1表示,低电平用0表示,则成为逻辑。

17、把jk触发器改成t触发器的方法是。

18、女团逻辑电路就是指电路的输入仅由当前的同意。

19、5个地址输出端的译码器,其译码输入信号最多理应个。

20、输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做。

21、一个rom存有10根地址线,8根数据输入线,rom共计个存储单元。

22、n个触发器共同组成的计数器最多可以共同组成十进制的计数器。

23、基本rs触发器的约束条件就是。

24、逻辑代数中3种基本运算就是、和。

25、逻辑代数中三个基本运算规则、和。

26、如果对键盘上108个符号展开二进制编码,则至少必须位二进制数码。

27、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的rom。

该rom有根地址线,有根数据输出线。

28、74ls138是3线―8线译码器,译码输出低电平有效,若输入为a2a1a0=110时,输出y7'y6'y5'y4'y3'y2'y1'y0'y1=。

数字电路复习题

数字电路复习题

一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的CMOS与非门,在使用时不用的输入端悬空即可()2、TTL与非门的输入端接地时,其输入电流为零()3、在TTL门电路输出需要线与连接时,必须使用集电极开路门()4、组合逻辑电路中一定含有触发器()5、由卡诺图化简法得出的表达式不一定是最简表达式()6、基本RS触发器受触发脉冲CP控制()7、JK触发器,J=K=1时是计数状态()8、译码器是时序逻辑电路()9、组成七进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压相同()一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的TTL与非门,在使用时不用的输入端悬空即可()2、CMOS与非门的输入端接地时,其输入电流为零()3、对于低电平有效的“三态与非门”,当控制端E=1时是高阻态()4、组合逻辑电路的输出不但和现在的输入有关还和原状态有关()5、由公式化简法得出的表达式不一定是最简表达式()6、同步RS触发器受触发脉冲CP控制()7、JK触发器,当置“1”端S D=0时触发器的状态为“1”()8、计数器是时序逻辑电路()9、组成十进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压不相同()一选择题1、在二进制译码器中,若输入有4位代码,则输出有()信号。

① 2个②4个③8个④16个2、在下列电路中,只有()属于组合逻辑电路。

①触发器②计数器③数据选择器④寄存器3、组合逻辑电路的竞争-冒险是由于()引起的。

①电路不是最简②电路有多个输出③电路中存在延迟④电路使用不同的门电路4、能实现从多个输入端中选出一路作为输出的电路称为()。

①触发器②计数器③数据选择器④译码器5、能完成两个1位二进制数相加并考虑到低位来的进位的器件称为()①编码器②译码器③全加器④半加器6、只本位数而不考虑低位来的进位的加法称为()①全加②半加③全减④半减7、用代码代表特定信号或将代码赋予特定含义的过程称为()①译码②编码③数据选择④奇偶校验8、把代码的特定含义翻译出来得过程称为()①译码②编码③数据选择④奇偶校验9、如需要判断两个二进制数的大小或相等,可以使用()电路。

数字电路期末复习试题和答案解析(20201128145041)

数字电路期末复习试题和答案解析(20201128145041)

数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A BCD +A+B+C+ __________ 。

6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。

7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。

8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。

1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。

11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。

1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

、选择题1 一位十六进制数可以用 C 位一进制数来表示。

A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。

A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数字电路期末试卷(含答案哦)

数字电路期末试卷(含答案哦)

《数字电路》试卷一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11.);Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

10套数字电路复习题(带完整答案)

10套数字电路复习题(带完整答案)

Made by 遇见第一套一.选择题(18分)1.以下式子中不正确的是()a.1?A=Ab.A+A=Ac.d.1+A=12.已知下列结果中正确的是()a.Y=Ab.Y=Bc.Y=A+Bd.3.TTL反相器输入为低电平时其静态输入电流为()a.-3mAb.+5mAc.-1mAd.-7mA4.下列说法不正确的是()a.集电极开路的门称为OC门b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.OC门输出端直接连接可以实现正逻辑的线或运算d利用三态门电路可实现双向传输5.以下错误的是()a.数字比较器可以比较数字大小b.实现两个一位二进制数相加的电路叫全加器c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器d.编码器可分为普通全加器和优先编码器6.下列描述不正确的是()a.触发器具有两种状态,当Q=1时触发器处于1态b.时序电路必然存在状态循环c.异步时序电路的响应速度要比同步时序电路的响应速度慢d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3 Q2 Q1为“011”,请问时钟作用下,触发器下一状态为()a.“110” b.“100” c.“010” d.“000”8、下列描述不正确的是()a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b.寄存器只能存储小量数据,存储器可存储大量数据。

c.主从JK触发器主触发器具有一次翻转性d.上面描述至少有一个不正确9.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM使用方便b.集成二—十进制计数器和集成二进制计数器均可方便扩展。

c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确二.判断题(10分)1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。

数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx

数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx

试题一一、填空题。

(每空1分,共30分)。

1、(11001.01)2 =( )8=( )|6=( )102、十进制整数转换成二进制时采用 ______ 法;十进制小数转换成二进制时采用 _______ 法。

3、由三种最基本的逻辑关系有导出的几种常用的逻辑运算 ________ 、4、逻辑函数有四种表示方法,它们分别是 _______ 、_____ 、____ 和 _______ O5、消除竞争冒险的方法有 _____ 、______ 、_____ 等。

6、按逻辑功能分类,触发器可分为 _______ 、_______ 、________________ 等四种类型。

7、从结构上看,吋序逻辑电路的基本单元是 ___________ 。

8、J K触发器特征方程为____________ o9、A/D转换的一般步骤为:取样、 _______ 、_______ 、编码。

10、___________________________________________________ 一个EPROM有18条地址输入线,其内部存储单元有_____________ 个。

11、_____________________________ D/A转换器的主要参数有、和o12、__________________________________________________ 就逐次逼近型和双积分型两种A/D转换器而言,____________________ 的抗干扰能力强, _______ 的转换速度快。

二、选择题。

(每题1分,共15分)1、以下说法正确的是():(A)数字信号在大小上不连续,时间上连续,模拟信号则反之;(B)数字信号在大小上连续,时间上不连续,模拟信号则反之;(C)数字信号在大小和时间上均连续,模拟信号则反之;(D)数字信号在大小和吋间上均不连续,模拟信号则反之;2、A+BC=()。

(A)A+B (B) A+C (C) (A+B) (A+C) (D) B+C3、具有“有1出0、全0出1”功能的逻辑门是()。

数字电路与系统期末考试题

数字电路与系统期末考试题

机密★启用前大连理工大学网络教育学院2019年秋《数字电路与系统》期末考试复习题☆注意事项:本复习题满分共:400分一、单项选择题1、实现或运算逻辑功能的逻辑器件称为()。

A.非门B.与门C.或门D.与或非门2、四变量卡诺图共有()个小格。

A.4 B.8C.12 D.163、编码器的功能是把输入信号编成()进制代码。

A.二B.八C.十D.十六4、()是算术运算的基本单元。

A.译码器B.编码器C.加法器D.数据比较器5、如果逻辑电路在较慢速度下工作,为了消去竞争冒险,可以如何操作?()A.在输入端串联一个电容器B.在输入端并联一个电容器C.在输出端串联一个电容器D.在输出端并联一个电容器6、时钟RS触发器输入端S=R=0时,CLK=1,则触发器()。

A.两个输出端同时变为1 B.次态为0C.次态为1 D.保持原态7、寄存器是由具有存储功能的触发器组合起来构成的,一个触发器可以存储()位二进制代码。

A.1 B.2C.3 D.48、555定时器构成的施密特触发器上限阈值电压是Vcc的()倍。

A.1/3 B.1/2C.2/3 D.19、对于某个输入数字,实测输出值与理论输出值之()称为绝对误差。

A.和B.差C.积D.商10、ADC0816是一个()ADC。

A.二位B.八位C.十二位D.十六位11、在有两个输入端A、B的二极管或门电路中,什么条件下输出F为低电平?()A.A=1,B=1 B.A=1,B=0C.A=0,B=1 D.A=0,B=012、A+AB=()A.A B.BC.AB D.A+B13、7485是一个()。

A.译码器B.编码器C.触发器D.数值比较器14、TTL维持阻塞D触发器在()触发。

A.时钟脉冲上升沿B.时钟脉冲下降沿C.时钟脉冲上升沿和下降沿都可D.时钟脉冲上升沿和下降沿都不可15、用()辅以数据选择器,可以构成各种序列信号发生器。

A.触发器B.计数器C.编码器D.译码器16、TTL与非门组成的微分型单稳态触发器的恢复时间等于()倍的RC。

数电期末考试题及答案解析

数电期末考试题及答案解析

数电期末考试题及答案解析一、选择题1. 在数字电路中,最基本的逻辑关系是()。

A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:C解析:在数字电路中,最基本的逻辑关系是反相器(非逻辑),它是所有其他逻辑门的基础。

2. 下列哪个不是组合逻辑电路的特点?()A. 无记忆功能B. 输出只依赖于当前输入C. 输出可以延迟输入D. 结构简单答案:C解析:组合逻辑电路的特点是无记忆功能,输出只依赖于当前输入,结构简单,而输出不能延迟输入。

3. 触发器的主要用途是()。

A. 实现组合逻辑B. 实现时序逻辑C. 作为放大器使用D. 作为电源答案:B解析:触发器是一种具有记忆功能的电路元件,主要用于实现时序逻辑。

二、填空题1. 一个4位二进制计数器可以计数到 _________ 。

答案:15解析:4位二进制计数器的计数范围是从0到2^4-1,即从0到15。

2. 一个D触发器的Q端在时钟信号的上升沿触发时,Q端输出的是_________ 。

答案:D输入端的当前状态解析:D触发器在时钟信号的上升沿触发时,Q端输出的是D输入端的当前状态。

三、简答题1. 解释什么是同步时序逻辑电路和异步时序逻辑电路的区别。

答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,触发器在时钟信号的上升沿或下降沿同时触发。

而异步时序逻辑电路中的触发器没有统一的时钟信号,触发器的触发时间取决于输入信号的变化。

解析:同步时序逻辑电路的优点是设计简单,易于实现同步操作,但可能存在时钟偏斜和传播延迟问题。

异步时序逻辑电路的优点是不受时钟信号限制,可以灵活设计,但设计复杂,难以实现大规模集成。

四、计算题1. 假设有一个4位二进制计数器,初始状态为0000,求在经过10个时钟周期后计数器的状态。

答案:1010解析:4位二进制计数器从0000开始计数,每经过一个时钟周期,计数器的状态依次为0001、0010、0011、0100、0101、0110、0111、1000、1001、1010。

数电复习资料(含答案)

数电复习资料(含答案)

数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。

A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。

A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。

A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。

()2. 8421码1001比0001大。

()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18)8比十进制数(18)10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

()9.十进制数(9)10比十六进制数(9)16小。

数字电路复习题答案

数字电路复习题答案

数字电路复习题(自己做的,欢迎大家指正)一、填空题(每空1分,共10分)1 •逻辑函数 -•的两种标准形式分别为}\A=B=C)=迟酬(12357) = 口时(046)十2.将2004个“T异或起来得到的结果是(0)。

3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。

4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。

5.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为(5/128)v ;当输入为10001000,则输出电压为(5*136/128)V。

6.就逐次逼近型和双积分型两种A/D转换器而言,(逐次逼近型)的抗干扰能力强,(双积分型)的转换精度高。

7.(61.5)10 == (3D.8)16 = (10010001.1000»5421BCD;8.已知某74ls00 为2 输入4 与非门,l oL=22mA, l oH=2mA,I iL=2mA,1旧=40讥,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50);9•函数■的最小项表达式为F=( 4,5,7),最大项表达式为(0,1,2,3,6 )10.根据对偶规则和反演规则,直接写出_--的对偶式和反函数,对偶式:’,反函数:(A+B)C^|]£)厦01 = )』;11. —12 .已知X= (-17),则X的8位二进制原码为(10010001),其8位二进制补码为(11101111);13.T'触发器的次态方程是14.D触发器的次态方程是15.根据毛刺的不同极性, 可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=('丄)的情形,则存在1型险象;5 .补码1. 1000的真值是(D )。

A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 10006.组合电路和时序电路比较,其差异在于前者( BA. 任意时刻的输出不仅与输入有关,而且与以前的状态有关B. 任意时刻的输出信号只取决于当时的输入信号C. 有统一的时钟脉冲控制D. 输出只与内部状态有关7.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。

数字电路复习题(含答案)

数字电路复习题(含答案)

一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为 1 、 0两个;写出从(000)2依次加1的所有3位二进制数: 000、001、010、011、100、101、110、111 。

2.13=(1101)2;(5A )16=(1011010)2;(10001100)2=(8C)16. 完成二进制加法(1011)2+1=(1100)2 3.写出下列公式:= 1 ;= B ;= A+B ;=B A +。

4.含用触发器的数字电路属于 时序逻辑电路 (组合逻辑电路、时序逻辑电路)。

TTL 、CMOS 电路中,工作电压为5V 的是 TTL ;要特别注意防静电的是 CMOS 。

5.要对256个存贮单元进行编址,则所需的地址线是 8 条。

6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、 高阻态三种状态。

7.施密特触发器有 2 个稳定状态。

,多谐振荡器有 0 个稳定状态。

8.下图是由触发器构成的时序逻辑电路.试问此电路的功能是 移位寄存器 ,是 同步 时序电路(填同步还是异步),当R D =1时,Q 0Q 1Q 2Q 3= 0000 ,当R D =0,D I =1,当第二个CP 脉冲到来后,Q 0Q 1Q 2Q 3= 0100 。

(图一)1.和二进制数(111100111。

001)等值的十六进制数是( B )A .(747.2)16B .(1E7。

2) 16C .(3D7。

1) 16D .(F31.2) 162.和逻辑式B A C B AC ++相等的式子是( A )A .AC+BB . BCC .BD .BC A +1D C1FF 01D C1 FF 01D C1 FF 01D C1 FF 0R D R D R D R D Q 3Q 2Q 1Q 0D IR D CP3.32位输入的二进制编码器,其输出端有( D )位。

A. 256B. 128 C。

4 D。

54.n位触发器构成的扭环形计数器,其无关状态数为个( B )A.2n—n B.2n-2n C.2n D.2n—15.4个边沿JK触发器,可以存储( A )位二进制数A.4 B.8 C.166.三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A.定时B.计数C.整形1.八进制数(34。

数字电路复习考试题及答案

数字电路复习考试题及答案

数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。

) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。

2、数字电路的基本单元电路是 门电路 和 触发器 。

3、数字电路的分析工具是 逻辑代数(布尔代数) 。

4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。

7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。

8、正逻辑的与门等效于负逻辑的 或门 。

9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。

其中形式惟一的是 真值表 。

10、对于变量的一组取值,全体最小项之和为 1 。

11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。

12、对于变量的任一组取值,任意两个最小项之积为 0。

13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。

14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。

15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。

16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。

17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。

18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。

20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。

21、RAM 可分为动态RAM 和静态RAM 。

数字电子技术期末复习题库及完整答案

数字电子技术期末复习题库及完整答案

第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。

能够反映和处理逻辑关系的数学工具称为逻辑代数。

2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。

在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。

4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。

十进制计数各位的基数是10,位权是10的幂。

5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。

6、进位计数制是表示数值大小的各种方法的统称。

一般都是按照进位方式来实现计数的,简称为数制。

任意进制数转换为十进制数时,均采用按位权展开求和的方法。

7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。

8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。

10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。

卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。

14、在化简的过程中,约束项可以根据需要看作1或0。

二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。

(对)2、异或函数与同或函数在逻辑上互为反函数。

(对)3、8421BCD码、2421BCD码和余3码都属于有权码。

(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。

(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。

(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

(错)5、逻辑函数F=A B+A B+B C+B C已是最简与或表达式。

数电复习题库

数电复习题库

数字电子技术试题一一、填空题(每空1分,共20分)1.函数的或·与表达式是,其与·或·非表达式为。

2.的最简式为,的最简式为。

3.(2.718)D =()B=()O。

4.(29)H =()B,(11.01101)B=()H。

5.组合逻辑电路的分析可分为、、、四大步骤。

6.时序逻辑电路的功能描述通常有、、、四种方法。

7.在A/D转换器中,型A/D转换器的转换精度较高,型A/D转换器的转换速度最快。

8.施密特触发器有个阈值电压,称它的传输特性为。

二、电路功能分析题(共20分)1.七段显示译码电路如图2.1(a)所示,对应图2.1(b)所示输入波形,试确定显示器显示的字符序列是什么?2.试分析图2.2所示电路,画出它的状态图,说明它是几进制计数器。

74161功能表清零RD 预置 LD 使能 EP ET 时钟CP 预置数据输入 ABCD 输 出 Q D Q C Q B Q A L H H H H× L H H H×× ×× L × ×L HH×× ××××× ABCD ×××× ×××× ××××LLLL ABCD 保持 保持计数三、电路设计题(每题10分,共20分)1.试设计一个8位相同数值比较器,当两数相等时,输出L=1,否则L=0。

2.试用上升沿触发器的D 触发器及门电路组成3位同步二进制加计数器,画出逻辑图。

四、电路计算题(每题10分,共20分)1.由555定时器及场效应管T 组成的电路如图所示,电路中 T 工作于可变电阻区,其导通电阻为。

试:(1) 说明电路功能。

(2) 写出输出频率的表达式。

2.某双积分型A/D 转换器中,计数器为十进制计数器,其最大计数容量为。

《数字电子技术》课期末考试复习题

《数字电子技术》课期末考试复习题

一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运算是(与)运算、(或)运算和(非)运算。

(2)逻辑变量和逻辑函数的取值只有(0)和(1)两种取值。

它们表示两种相反的逻辑状态.(3)与逻辑运算规则可以归纳为有0出(0),全1出(1)。

(4)或逻辑运算规则可以归纳为有1出(1),全0出(0)。

(5)与非逻辑运算规则可以归纳为有(0)出1,全(1)出0。

(6)或非逻辑运算规则可以归纳为有(1)出0,全(0)出1。

(7)二极管从导通到截止所需时间称为(开通)时间。

(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。

(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。

(10)三态输出门输出的三个状态分别为(低电平)、(高电平)、(高阻态)。

(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。

(12)化简逻辑函数的主要方法有(代数)化简法和(卡诺图)化简法。

(13)逻辑函数的表示方法主要有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图. (31)编码器按功能不同分为(二进制)编码器、(二-十进制)编码器和优先编码器.(32)译码器按功能不同分为(二进制)译码器、(二—十进制)译码器和显示译码器.(33)8选1数据选择器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项.(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。

(35)共阳极LED数码管应由输出(低 )电平的七段显示译码器来驱动点亮。

而共阴极LED数码管应由输出( 高)电平的七段显示译码器来驱动点亮。

(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。

(42)十进制数转换为二进制数的方法是:整数部分用(除2取余),小数部分用(乘2取整)法。

数字电路期末复习题0

数字电路期末复习题0

数字电路复习题第一套一、选择题(本大题共10道小题,每小题2分,共20分。

)1. 用编码器对16个信号进行编码,其输出二进制代码的位数是( ) A 。

2位B 。

3位C 。

4位D .16位2. 逻辑函数F=(A+B)(B+C )的对偶式F ′=( ) A .B A +B CB .AB+BC C . B A +CD 。

AB+B C3。

一个8选一数据选择器的地址输入端有_______个.( ) A .1 B 。

2 C 。

3 D 。

4 4。

同步时序电路和异步时序电路比较,其差异在于后者( ) A 。

没有触发器 B 。

没有统一的时钟脉冲控制 C .没有稳定状态D 。

输出只与内部状态有关5。

如下图所示电路中,只有______不能实现Q n+1=n Q 。

( )6。

下列各函数等式中无冒险现象的函数式有( ) A 。

F= F=C B +AC+A B+BC+A B +C A B 。

F=C A +BC+A B C 。

F=A C +BC+A B +A B D 。

C B +AC+A B 7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A 。

J=K=0 B .J=K=1 C .J =O ,K =1D .J=1,K=08. 下列电路中,不属于组合逻辑电路的是( ) A .编码器B .全加器C .寄存器D .译码器9. 可以用来实现并/串转换和串/并转换的器件是( ) A 。

计数器B .全加器C 。

移位寄存器D 。

存储器10. 自动产生矩形波脉冲信号为( ) A .施密特触发器 B .单稳态触发器 C .T 触发器 D .多谐振荡器二、填空题(本大题共10道小题,每小题2分,共20分。

)1。

八进制数 (34.2 ) 8 的等值二进制数为 ;十进制数 98 的 8421BCD 码为 。

2. 二极管内含PN 结,PN 结在导电性能上的最大特点是_______________。

3。

函数)(D C A AB A Y +++=,其反函数为 ,对偶式为 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第一套一、选择题(本大题共10道小题,每小题2分,共20分。

)1. 用编码器对16个信号进行编码,其输出二进制代码的位数是( ) A .2位B .3位C .4位D .16位2. 逻辑函数F=(A+B)(B+C )的对偶式F ′=( ) A .B A +B CB .AB+BC C . B A +CD .AB+B C3.一个8选一数据选择器的地址输入端有_______个。

( ) A .1 B .2 C .3 D .44.同步时序电路和异步时序电路比较,其差异在于后者( ) A .没有触发器 B .没有统一的时钟脉冲控制 C .没有稳定状态D .输出只与内部状态有关5. 如下图所示电路中,只有______不能实现Q n+1=n Q 。

( )6.下列各函数等式中无冒险现象的函数式有( ) A .F= F=C B +AC+A B+BC+A B +C A B .F=C A +BC+A B C .F=A C +BC+A B +A B D .C B +AC+A B7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A .J=K=0 B .J=K=1 C .J =O ,K =1 D .J=1,K=08. 下列电路中,不属于组合逻辑电路的是( ) A .编码器B .全加器C .寄存器D .译码器9. 可以用来实现并/串转换和串/并转换的器件是( ) A .计数器B .全加器C .移位寄存器D .存储器10. 自动产生矩形波脉冲信号为( ) A .施密特触发器 B .单稳态触发器 C .T 触发器 D .多谐振荡器二、填空题(本大题共10道小题,每小题2分,共20分。

)2. 二极管内含PN结,PN结在导电性能上的最大特点是_______________。

3.函数) (DCAABAY+++=,其反函数为,对偶式为。

4.常见的脉冲产生电路有,常见的脉冲整形电路有。

5. A/D转换器的主要参数有,。

6. 四位环型计数器和扭环形计数器,初始状态是1000,经过5个时钟脉冲后,状态分别为和。

7. 对于JK触发器的两个输入端,当输入信号相反时构成触发器,当输入信号相同时构成触发器。

8. 时序逻辑电路的输出不仅和____ ___有关,而且还与___ ________有关。

9. TTL或非门多余输入端应.三态门的输出除了有高、低电平外,还有一种输出状态叫态10. D触发器的特征方程为,JK触发器的特征方程为。

三、作图题(本大题共2道小题,每小题6分,共12分。

)1、如下图所示,根据CP波形画出Q波形。

(设各触发器的初态均为1)2、试说明如下图所示的用555 定时器构成的电路功能,求出UT+、UT-和ΔU T,并画出其输出波形。

得分阅卷人四、分析题1.利用公式法将函数Y化简成最简与或式: (本小题5分)2.利用图形法将函数F化简成最简与或式:F 2(A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13) (本小题5分)3.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换图、说明其逻辑功能。

(本小题10分)五、设计题2. 用同步四位二进制计数器74163构成八进制计数器,画出连线图。

74163引脚图和功能表如下图。

3. 用JK触发器设计一个按自然态序进行计数的六进制同步加法计数器。

第二套一、选择题二、填空题1.八进制数 (34.2 ) 8的等值二进制数为;十进制数98的8421BCD码为。

2. 组合逻辑电路的冒险现象是由引起,表现为脉冲。

Y=,其反函数为,对偶式为。

3.函数4. 有一个稳定状态和一个暂稳状态。

有两个稳定状态、有两个不同的触发电平,具有回差特性。

5. A/D转换器的主要参数有,。

6.欲构成能计最大十进制数为999的计数器,至少需要片十进制加法计数器,或片4位二进制加法计数器芯片。

7. 一个JK 触发器有个稳态,它可存储位二进制数。

8. 时序逻辑电路的输出不仅和____ ___有关,而且还与___ _______有关。

9. 在使用与非门时多余的输入端应接电平,在使用或非门时多余的输入端应接电平。

10. n进制计数器中的n表示计数器的,最大计数值是。

三、作图题1、555定时器应用电路如下图所示,若输入信号u I如图(b)所示,请画出u O的波形,说明这是什么电路。

2、主从型JK 触发器各输入端的波形如下图所示,试画出Q 端对应的电压波形。

四、分析题 1.利用公式法将函数Y 化简成最简与或式:CD D AC ABC C A F +++=2.利用图形法将函数F 化简成最简与或式:∑∑+=m d D C B A Y )12,2()14,10,8,7,0(),,,(Q cp1S J C1 K R J Q S dKS d t J K t t t cp Q t3.分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。

4. 已知下图所示的时序逻辑电路,假设触发器的初始状态均为“0”,试分析:(1) 写出驱动方程、状态方程、输出方程。

(2) 画出状态转换图,指出是几进制计数器。

(3) 说明该计数器能否自启动。

五、设计题1. 试用两个3线-8线译码器和适当的门电路设计一个三人多数表决器。

2.用JK触发器设计一个按自然态序进行计数的六进制同步加法计数器。

第三套一、选择题1.下列电路中不属于时序电路的是()。

A.同步计数器 B.异步计数器C.组合逻辑电路 D.数据寄存器2.3线—8线译码器有()。

A.3条输入线,8条输出线B.8条输入线,3条输出线C.2条输入线,8条输出线D.3条输入线,4条输出线3.一个五位的二进制加法计数器,初始状态为00000,问经过201个输入脉冲后,此计数器的状态为()。

A.00111 B.00101 C.01000 D.010014.若将一TTL 异或门输入端A 、B 当作反相器使用,则A 、B 端的连接方式为( )。

A .A 或B 中有一个接1 B .A 或B 中有一个接0 C .A 和B 并联使用D .不能实现5.下列各种电路结构的触发器中哪种能构成移位寄存器( )。

A .基本RS 触发器 B .同步RS 触 C .主从结构触发器D .SR 锁存器6.逻辑函数F(A,B,C) = AB+B C+AC'的最小项标准式为( )。

A .F(A,B,C)=∑m(0,2,4) B .F(A,B,C)=∑m(1,5,6,7) C .F(A,B,C)=∑m (0,2,3,4)D .F(A,B,C)=∑m(3,4,6,7)7.设计一个把十进制转换成二进制的编码器,则输入端数M 和输出端数N 分别为( ) A .M=N=10 B .M=10,N=2 C .M=10,N=4 D .M=10,N=3 8.数字电路中的工作信号为( )。

A .直流信号B .脉冲信号C .随时间连续变化的电流信号 D. 随时间连续变化的电压信号 9.L=AB+C 的对偶式为:( )A .A+BCB.(A+B)CC. A+B+C D .ABC10. 自动产生矩形波脉冲信号为( ) A .施密特触发器 B .单稳态触发器 C .T 触发器 D .多谐振荡器二、填空题1. (101011111)2= ( )16= ( )8421BCD2. 在数字电路中三极管工作在 和 状态,所以数字电路只有两个状态。

3.函数)(D C A AB A Y +++=,其反函数为 ,对偶式为 。

4.施密特触发器有 个稳定状态.,多谐振荡器有 个稳定状态。

5. A/D 转换器的主要参数有 , 。

6. 四位环型计数器和扭环形计数器,初始状态都是1000,经过5个时钟脉冲后,状态分别为 和 。

7. 一个 JK 触发器有 个稳态,它可存储 位二进制数。

8. 时序逻辑电路的输出不仅和____ _ __有关,而且还与___ __________有关。

9. TTL 或非门多余输入端应 .三态门的输出除了有高、低电平外,还有一种输出状态叫 态10.基本的RS 触发器的特征方程为 ,约束条件为 。

三、作图题1.D 触发器各输入端的波形如图所示,试画出Q 端对应的电压波形。

2.用集成芯片555构成的施密特触发器电路及输入波形Vi 如图6.3(a 、b )所示,试画出对应的输出波形Vo四、分析题1. 利用公式法将函数Y 化简成最简与或式:B A C B AC AB ⋅+⋅++=C)B,F(A,2.利用图形法将函数F 化简成最简与或式: Y (A,B,C,D )=∑m(0,1,4,9,2)+∑d(2,3,6,10,11,14)3. 试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换图、说明其逻辑功能。

五、设计题1. 设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。

并用3/8线译码器(74LS138)和适当门电路实现。

2. 用两个十六进制CPD R____LD EP ET 工作状态× 0 × × × 异步置零 1 0 × × 置数 × 1 1 01保持 × 1 1 × 0保持(C=0)1111计数3. 用JK 触发器设计一个按自然态序进行计数的七进制同步加法计数器。

第四套一、选择题1.十进制数25用8421BCD 码表示为( ) A.10 101 B.0010 0101 C.100101 D.101012.当TTL 与非门的输入端悬空时相当于输入为( ) A.逻辑0 B.逻辑1 C.不确定 D.0.5V3.逻辑函数F= AB+B C 的对偶式F ′=( ) A.B A +B C B.(A+B)(B+C ) C. B A +CD.AB+B C4.测得某逻辑门输入A 、B 和输出F 的波形,如图所示,则F (A ,B )的表达式为( )A.F=ABB.F=BA+ C.F=AB D.F=A⊕B5.一个16选一数据选择器的地址输入端有_______个。

( )A.1B.2C.3D.46. 卡诺图上变量的取值顺序是采用的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。

()A. 二进制码;B. 循环码;C. ASCII码;D. 十进制码7. 将D触发器改造成T触发器,图1所示电路中的虚线框内应是。

()A. 或非门B. 与非门C. 异或门D. 同或门8. 下列电路中,不属于时序逻辑电路的是( )A.计数器B. 锁存器C.寄存器D. 半加器9. 可以用来实现并/串转换和串/并转换的器件是( )A.计数器B.全加器C.移位寄存器D.存储器10. 自动产生矩形波脉冲信号为( )A.施密特触发器B.单稳态触发器C.T触发器D.多谐振荡器二、填空题1.十进制码(127.625)10表示的二进制数为,十六进制为。

相关文档
最新文档