数字电路期末复习题0

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第一套

一、选择题(本大题共10道小题,每小题2分,共20分。)

1. 用编码器对16个信号进行编码,其输出二进制代码的位数是( ) A .2位

B .3位

C .4位

D .16位

2. 逻辑函数F=(A+B)(B+C )的对偶式F ′=( ) A .B A +B C

B .AB+B

C C . B A +C

D .AB+B C

3.一个8选一数据选择器的地址输入端有_______个。( ) A .1 B .2 C .3 D .4

4.同步时序电路和异步时序电路比较,其差异在于后者( ) A .没有触发器 B .没有统一的时钟脉冲控制 C .没有稳定状态

D .输出只与内部状态有关

5. 如下图所示电路中,只有______不能实现Q n+1

=n Q 。( )

6.下列各函数等式中无冒险现象的函数式有( ) A .F= F=C B +AC+A B+BC+A B +C A B .F=C A +BC+A B C .F=A C +BC+A B +A B D .C B +AC+A B

7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A .J=K=0 B .J=K=1 C .J =O ,K =1 D .J=1,K=0

8. 下列电路中,不属于组合逻辑电路的是( ) A .编码器

B .全加器

C .寄存器

D .译码器

9. 可以用来实现并/串转换和串/并转换的器件是( ) A .计数器

B .全加器

C .移位寄存器

D .存储器

10. 自动产生矩形波脉冲信号为( ) A .施密特触发器 B .单稳态触发器 C .T 触发器 D .多谐振荡器

二、填空题(本大题共10道小题,每小题2分,共20分。)

2. 二极管内含PN结,PN结在导电性能上的最大特点是_______________。

3.函数

) (

D

C

A

AB

A

Y+

+

+

=,其反函数为,对偶式为。

4.常见的脉冲产生电路有,常见的脉冲整形电路有。

5. A/D转换器的主要参数有,。

6. 四位环型计数器和扭环形计数器,初始状态是1000,经过5个时钟脉冲后,状态分别为和。

7. 对于JK触发器的两个输入端,当输入信号相反时构成触发器,当输入信号相同时构成触发器。

8. 时序逻辑电路的输出不仅和____ ___有关,而且还与___ ________有关。

9. TTL或非门多余输入端应.三态门的输出除了有高、低电平外,还有一种输出状态叫态

10. D触发器的特征方程为,JK触发器的特征方程为。

三、作图题(本大题共2道小题,每小题6分,共12分。)

1、如下图所示,根据CP波形画出Q波形。(设各触发器的初态均为1)

2、试说明如下图所示的用555 定时器构成的电路功能,求出U

T+

、U

T-

和ΔU T,并画出其输出波形。

得分

阅卷人

四、分析题

1.利用公式法将函数Y化简成最简与或式: (本小题5分)

2.利用图形法将函数F化简成最简与或式:

F 2(A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13) (本小题5分)

3.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换图、说明其逻辑功能。 (本小题10分)

五、设计题

2. 用同步四位二进制计数器74163构成八进制计数器,画出连线图。74163引脚图和功能表如下图。

3. 用JK触发器设计一个按自然态序进行计数的六进制同步加法计数器。

第二套

一、选择题

二、填空题

1.八进制数 (34.2 ) 8的等值二进制数为;十进制数98的8421BCD码为。

2. 组合逻辑电路的冒险现象是由引起,表现为脉冲。

Y=,其反函数为,对偶式为。

3.函数

4. 有一个稳定状态和一个暂稳状态。有两个稳定状态、有两个不同的触发电平,具有回差特性。

5. A/D转换器的主要参数有,。

6.欲构成能计最大十进制数为999的计数器,至少需要片十进制加法计数器,或片4位二进制加法计数器芯片。

7. 一个JK 触发器有个稳态,它可存储位二进制数。

8. 时序逻辑电路的输出不仅和____ ___有关,而且还与___ _______有关。

9. 在使用与非门时多余的输入端应接电平,在使用或非门时多余的输入端应接电平。

10. n进制计数器中的n表示计数器的,最大计数值是。

三、作图题

1、555定时器应用电路如下图所示,若输入信号u I如图(b)所示,请画出u O的波形,说明这是什么电路。

2、主从型JK 触发器各输入端的波形如下图所示,试画出Q 端对应的电压波形。

四、分析题 1.利用公式法将函数Y 化简成最简与或式:CD D AC ABC C A F +++=

2.利用图形法将函数F 化简成最简与或式:

∑∑+=m d D C B A Y )12,2()14,10,8,7,0(),,,(

Q cp

1

S J C1 K R J Q S d

K

S d t J K t t t cp Q t

3.分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。

4. 已知下图所示的时序逻辑电路,假设触发器的初始状态均为“0”,试分析:(1) 写出驱动方程、状态方程、输出方程。(2) 画出状态转换图,指出是几进制计数器。(3) 说明该计数器能否自启动。

相关文档
最新文档