数字电子技术基础期末试题及答案

合集下载

中南大学数字电子技术基础期末考试试卷(四套附答案)

中南大学数字电子技术基础期末考试试卷(四套附答案)

D 触发器,根据 CP 和 D 的输入波形画出 Q1 和 Q2 的输出波形。设触发器的初
始状态均为 0。( 8 分)
四、分析图 5 所示电路,写出 Z1、Z2 的逻辑表达式,列出真值表,说明电路的
逻辑功能。( 10 分)
五、设计一位 8421BCD 码的判奇电路,当输入码含奇数个“ 1”时,输出为 1, 否则为 0。要求使用两种方法实现:( 20 分)
0,测得
1. 画出 74LS160 的状态转换图; 2. 画出整个数字系统的时序图; 3.如果用同步四位二进制加法计数器 数法);
74LS161 代替 74LS160, 试画出其电路图(要求采用置
4.试用一片二进制译码器 74LS138 辅助与非门实现该组合逻辑电路功能。 七、时序 PLA 电路如图所示:( 16 分)
四、设计“一位十进制数”的四舍五入电路(采用 8421BCD 码)。要求只设定 一个输出,并画出用最少“与非门”实现的逻辑电路图。( 15 分) 五、已知电路及 CP、A 的波形如图 4(a)(b)所示,设触发器的初态均为“ 0”,试 画出输出端 B 和 C 的波形。( 8 分)
B C
六、用 T 触发器和异或门构成的某种电路如图
二、根据要求作题:(共 15 分)
1. 将逻辑函数 P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门” 来实现。
2. 图 1、2 中电路均由 CMOS 门电路构成, 写出 P、Q 的表达式, 并画出对应 A 、 B、C 的 P、Q 波形。
三、分析图 3 所示电路:( 10 分) 1)试写出 8 选 1 数据选择器的输出函数式; 2)画出 A2、 A1、 A0 从 000~111 连续变化时, Y 的波形图; 3)说明电路的逻辑功能。

2套 《数字电子技术》期末考卷+答案

2套 《数字电子技术》期末考卷+答案

第 1 页 共 12 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。

2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。

3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。

4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。

5、按计数器中数值的增减分类,把计数器分为 、和可逆计数器。

6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。

7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。

8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。

9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。

二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。

( )2、一个逻辑函数的所有最小项之积为1。

( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。

( )4、TTL 门电路能带同类门的个数称为噪声容限。

( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。

( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。

( ) 三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +·,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C 2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。

数字电子技术基础试题及答案一

数字电子技术基础试题及答案一

数字电子技术基础试题及答案一TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】数字电子技术基础期末考试试卷1. 时序逻辑电路一般由 和 两分组成。

2. 十进制数(56)10转换为二进制数为 和十六进制数为 。

3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。

4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。

5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。

1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。

2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1KΩ,R2=Ω,C=μF 。

试求脉冲宽度T ,振荡频率f 和占空比q 。

图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。

………………………密……………………封…………………………装…………………订………………………线……………………… 学院 专业(班级) 姓名 学号……………………6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。

图D= Q n+1=Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。

图41.设计一个三变量偶检验逻辑电路。

当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。

选用8选1数选器或门电路实现该逻辑电路。

要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。

A B C F2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

【强烈推荐】数字电子技术基础期末考试试卷及 答案

【强烈推荐】数字电子技术基础期末考试试卷及 答案

数字电子技术基础期末考试试卷及答案一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 1 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。

1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。

2 . 1。

3 . 高电平、低电平和高阻态。

4 . 。

5 . 四。

6 . 12、 8二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、 D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。

A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。

A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、 D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D)。

数字电子技术基础期末试题及答案

数字电子技术基础期末试题及答案

数字电子技术基础期末试题一、选择题(本大题共12个小题,每小题2分,共24分。

在每小题给出的四个选项中,只有一项是符合题目要求的,请将所选的答案标号填在题后的括号中内。

)1、逻辑函数F (A 、B 、C )=A ⊙B +A C 的最小项表达式为( )A 、F=Σm (0、2、5、7)B 、F=ABC +A CC 、F=Σm (1、3、6)D 、F=Σm (0、1、2、6、7)2、逻辑函数F (A 、B 、C 、D )=Σm (1、4、5、9、13)+Σd (12、14、15)的最简与或式为( )A 、F =AB+C DB 、F =BC +CD C 、F=C D +B C D 、F=A C +C D3、逻辑函数F =)(A D C C B ++的反函数是( )A 、F =)()(A D C CB +⋅+ B 、F =)(DAC C B +⋅+ C 、F =)(AD C BC +⋅+ D 、F =A D C C B +⋅+4、已知逻辑变量A 、B 、F 的波形图如图4所示,F 与A 、B 的逻辑关系是( )A 、F=AB B 、F=A ⊕BC 、F=A ⊙BD 、F=A+B5、已知逻辑函数F 的卡诺图如图5所示,能实现该函数功能的电路是( )图56、三态门电路如图6所示,输出F为()A、低阻B、高阻C、ABD、17、OC门电路图如图7所示,该电路可完成的功能是()A、F=ABB、F=AB+CC、F=1D、F=AB·C8、一个十六选一的数据选择器,其地址输入端的个数为()A、2个B、3个C、4个D、5个9、下列逻辑电路中,属于组合逻辑电路的是()A、计数器B、触发器C、寄存器D、译码器10、只有暂稳态的电路是()A、单稳态触发器B、多谐振荡器C、施密特触发器D、定时器11、由n个触发器构成的移位寄存器,组成扭环形计数器时,其进位模为()A、nB、2 nC、n2D、2 n12、ROM中的内容,当电源掉电后又接通,存储器中的内容()A、全部改变B、全部为0C、全部为1D、保持不变二、填空题(本大题共8个小题,每空1分,共16分。

东北大学《数字电子技术基础》期末考试必备真题集(含答案)66

东北大学《数字电子技术基础》期末考试必备真题集(含答案)66

东北大学继续教育学院数字电子技术基础复习题一、单项选择题(在备选答案中选出一个正确答案)01、表示一位十六进制数需要二进制数的位数为:(B)A.1位B.2位C.4位D. 16位02.十进制数25用8421BCD码表示为:(B)101 010103.与十进制数()10等值的数或代码为:(A)A.(01018421BCD B.16C.2D.804. 当逻辑函数有n个变量时,变量取值组合共有:(D)A. nB. 2nC. n2D. 2n05.欲使D触发器按Q n+1=Q n工作,应使输入D=(D)D.Q06.多谐振荡器可产生:(B)A.正弦波B.矩形脉冲C.三角波D.锯齿波07.一个16选一的数据选择器,其地址输入(选择控制输入)端个数为:(C)08.下列逻辑电路中为时序逻辑电路的是A.变量译码器B.加法器C.数码寄存器D.数据选择器(C)09、图1-1所示电路,输出F为:(A)A、ABB、A+BC、A⊙BD、A÷B图图图10、图1-2所示电路,输出F 为: (C) A 、A ⊙B B 、AB C 、A+B D 、A ÷B11、图1-3电路为NMOS : (B)A 、与非门B 、异或门C 、与或非门D 、或非门12、图1-4所示电路,当EN=1时: (A)A 、 M 为输入N 为输出B 、 N 为输入M 为输出C 、 N 为输入EN 为输出D 、 M 为输入EN 为输出13、图1-5所示TTL 电路,A=0则Y 1= (C)A .A+V CCB .AC .1D .014、图1-6所示TTL 电路,Y 2= (C) A .A+V CC B .1 C .0 D .A15、图1-7所示TTL 电路,当1、2端都加低电平(逻辑0)时Q n+1= (C)图图图图A.Q n+1 B.0 C.Q n D.116、若将图1-7所示电路构成D触发器,应将(A)A.1、3端相连、2、4端相连并将2端作为D输入端B.1、5端相连、2、4端相连并将5端作为D输入端C.1、3端相连、2、6端相连并将6端作为D输入端D.2、4端相连、1、3端相连并将1端作为D输入端17、图1-8所示电路,该电路产生波形的周期为(B)A、(R1+R2)C B、(R1+2R2)CC、(R1+2R2)C D、(R1+R2)C18、单稳态触发器用途之一是(C)A、自动产生方波B、用做比较器C、定时D、自动产生三角波19、用RAM2114(1024×4位)构成4096×8位RAM,需(B)A、4片;B、8片;C、24片;D、12片20、用户对ROM编程后觉得不满意,还要改写,应选用:(B)A、固定ROMB、E2PROMC、PPROMD、PRAM21、图2-2所示电路,D3D2D1D=0000,B加高电平,(C)C与A相连所构成的加法计数器是A、10进制B、5进制C、11进制D、6进制22、2-2所示电路,D3D2D1D=0010,A加高电平,C与B相连所构成的加法计数器是(A)图A 、10进制B 、8进制C 、6进制D 、9进制23、2-2所示电路,D 3D 2D 1D 0=0010,B 加高电平,C 与A 相连所构成的加法计数器是 (B) A 、10进制 B 、9进制 C 、6进制 D 、8进制24、2-2所示电路,D 3D 2D 1D 0=1000,A 加高电平,C 与B 相连所构成的加法计数器是 A 、10进制 B 、3进制 C 、6进制 D 、12进制 (A)25、2-2所示电路,D 3D 2D 1D 0=1000, B 加高电平,C 与A 相连所构成的加法计数器是 (B) A 、10进制 B 、3进制 C 、6进制 D 、12进制26、图2-3所示电路为 (B) A 、 异步时序电路 B 、 同步时序电路 C 、 同步组合电路D 、 异步组合电路27、图2-3所示电路,FF0和FF1都为 (B)A 、下降沿触发B 、上升沿触发C 、高电平触发D 、低电平触发28、图2-3所示电路,Q 0n+1= (A)29、图2-3所示电路,Q 1n+1= (C)A 、Q 0n Q 1nB 、Q 0n +Q 1nC 、Q 0n ⊕Q 1nD 、Q 0n ⊙Q 1n30、图2-3所示电路,F= (A)图A 、Q 0n Q 1nB 、Q 0n +Q 1nC 、Q 0n ⊕Q 1nD 、Q 0n ⊙Q 1n31、图2-3所示电路,其状态转换图为 (B)32、图2-3所示电路的逻辑功能为 (B) A 、4进制减法计数器 B 、4进制加法计数器 C 、6进制加法计数器 D 、8进制减法计数器33、图2-4所示可变进制加法计数器电路 ,当MN=00时该加法计数器为 (B) A 、 11进制加法计数器 B 、 10进制加法计数器 C 、 12进制加法计数器D 、 13进制加法计数器34、图2-4所示可变进制加法计数器电路 ,当MN=01时该加法计数器为 (D) A 、13进制加法计数器 B 、12进制加法计数器 C 、 14进制加法计数器 D 、11进制加法计数器图35、图2-4所示可变进制加法计数器电路,当MN=11时该加法计数器为(A)A、14进制加法计数器B、12进制加法计数器C、11进制加法计数器D、13进制加法计数器36. 图7所示电路为( B )。

数字电子技术基础期末试题及答案

数字电子技术基础期末试题及答案

一、填空题:(每空1分,共16分)1.逻辑函数有四种表示方法,它们分别是(真值表)、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。

2.将2004个“1”异或起来得到的结果是( 0 )。

3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和( CMOS )电路。

4.施密特触发器有( 两 )个稳定状态.,多谐振荡器有( 0 )个稳定状态。

5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( 10 )条,数据线( 4 )条。

6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( 20 )kHz ;完成一次转换所用的时间应小于( 50 )。

7.GAL 器件的全称是( 通用阵列逻辑 ),与PAL 相比,它的输出电路是通过编程设定其( 输出逻辑宏单元 )的工作模式来实现的,而且由于采用了( E 2CMOS )的工艺结构,可以重复编程,使用更为方便灵活。

二、根据要求作题:(共16分)1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。

解:1.R+VCC2、图1、2中电路由TTL 门电路构成,图3由CMOS 门电路构成,试分别写出F1、F2、F3的表达式。

解:.2. C B AC F C F B A F +==+=321;;三、已知电路及输入波形如图4(a )(b )所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。

设触发器的初始状态均为0。

(8分)解:四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。

(10分)解:四、(1)表达式7321742121m m m m Z m m m m Z +++=+++= (2)真值表(3)逻辑功能为:全减器五、设计一位8421BCD 码的判奇电路,当输入码为奇数时,输出为1,否则为0。

[数字电子技术基础期末考试题] 数字电子技术基础第五版课后答案

[数字电子技术基础期末考试题] 数字电子技术基础第五版课后答案

[数字电子技术基础期末考试题] 数字电子技术基础第五版课后答案数字电子技术基础学的是什么?期末会考什么呢?数字电子技术基础相关内容。

数字电子技术基础期末考试题一、单项选择题(每题1分,共10分)1、以下描述一个规律函数的方法中,( )只能唯一表示。

.表达式 B.规律图 C.真值表D.波形图2、在不影响规律功能的状况下,CMOS与非门的多余输入端可( )。

.接高电平B.接低电平 C.悬空 D.通过电阻接地3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为( )。

.11001111 B.11110100 C.11110010 D.111100114、若要将一异或非门当作反相器(非门)使用,则输入端、B 端的连接方式是( )。

.或B中有一个接“1〞B.或B中有一个接“0〞C.和B并联使用D.不能实现5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为( )。

.16 B.4 C.8 D.26、以下几种TTL电路中,输出端可实现线与功能的门电路是( )。

.或非门B.与非门C.异或门D.OC门7、以下几种/D转换器中,转换速度最快的是( )。

.并行/D转换器 B.计数型/D转换器C.逐次渐进型/D转换器D.双积分/D转换器8、存储容量为8K×8位的ROM存储器,其地址线为( )条。

.8 B.12 C.13 D.149、4个触发器构成的8421BCD码计数器,共有( )个无效状态。

.6 B.8 C.10 D.1210、以下哪一条不是消除竟争冒险的措施( )。

.接入滤波电路B.利用触发器C.加入选通脉冲D.修改规律设计二、填空题(每空1分,共20分)1、时序规律电路一般由〔〕和( )两分组成。

2、多谐振荡器是一种波形产生电路,它没有稳态,只有两个3、数字电路中的三极管一般工作于________区和________区。

4、四个规律变量的最小项最多有________个,任意两个最小项之积为________。

数字电子技术基础试题及答案(1)

数字电子技术基础试题及答案(1)

数字电子技术基础期末考试试卷一、填空题1. 时序逻辑电路一般由 和 两分组成。

2. 十进制数(56)10转换为二进制数为 和十六进制数为 。

3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。

4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。

5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。

二、化简、证明、分析综合题:1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。

2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=Ω,C=μF 。

试求脉冲宽度T ,振荡频率f 和占空比q 。

图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。

………………………密……………………封…………………………装…………………订………………………线………………………系别 专业(班级) 姓名 学号………线………………………图26.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。

图3D= Q n+1= Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。

图4三、设计题:(每10分,共20分)1.设计一个三变量偶检验逻辑电路。

当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。

选用8选1数选器或门电路实现该逻辑电路。

要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。

2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP 为输入波形。

数字电子技术_4套期末试卷_含答案综述

数字电子技术_4套期末试卷_含答案综述

《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

ROM中的数据见表1所示。

试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。

数字电子技术基础期末考试试卷及答案

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一)一、填空题: (每空1分,共10分)1.(30.25) 10 = ( ) 2 = ( ) 16 .2 。

逻辑函数L = + A+ B+ C +D = 1 。

3 . 三态门输出的三种状态分别为:、和。

4 。

主从型JK触发器的特性方程= 。

5 。

用4个触发器可以存储位二进制数。

6 。

存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分)1。

设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2。

下列几种TTL电路中,输出端可实现线与功能的电路是( D)。

A、或非门B、与非门C、异或门D、OC门3。

对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(〉1。

5KΩ)B、悬空C、通过小电阻接地(〈1KΩ)B、 D、通过电阻接V CC4。

图2所示电路为由555定时器构成的(A )。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。

A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。

A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、 D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C).A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C ).A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D)。

A、 B、 C、 D、10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出.A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

(完整版)数字电子技术基础试题及答案(1)

(完整版)数字电子技术基础试题及答案(1)

数字电子技术基础期末考试试卷一、填空题1. 时序逻辑电路一般由 和 两分组成。

2. 十进制数(56)10转换为二进制数为 和十六进制数为 。

3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。

4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。

5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。

二、化简、证明、分析综合题:1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。

2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。

试求脉冲宽度T ,振荡频率f 和占空比q 。

图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。

图2………………………密……………………封…………………………装…………………订………………………线………………………系别 专业(班级) 姓名 学号……线………………………6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。

图3D= Q n+1= Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。

图4三、设计题:(每10分,共20分)1.设计一个三变量偶检验逻辑电路。

当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。

选用8选1数选器或门电路实现该逻辑电路。

要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。

2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。

数字电子技术 4套期末试卷 含答案

数字电子技术 4套期末试卷 含答案

《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分).逻辑函数的两种标准形式分别为()、( 1 )。

C?Y?AB 2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

Q波形。

C的P、Q 门电路构成,写出P、的表达式,并画出对应A、B、1图、2中电路均由CMOS2.10分)(三、分析图3所示电路:数据选择器的输出函数式;8)试写出选11 的波形图;连续变化时,YA1、A0从000~111、2)画出A2 3)说明电路的逻辑功能。

1。

要求只设定一个输出,并画出用最少码)四、设计“一位十进制数”的四舍五入电路(采用8421BCD 15“与非门”实现的逻辑电路图。

(分)、的波和,试画出输出端BC0五、已知电路及CPA的波形如图4(a) (b)所示,设触发器的初态均为“”8(分)形。

B2C六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

ROM中的数据见表1所示。

《数字电子技术基础》期末试卷及答案2套

《数字电子技术基础》期末试卷及答案2套

班级学号姓名※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※装订线XXXX职业学院学年第二学期级专业数字电路考试卷(A)题号一二三四五六总分得分评卷教师一、计算题(每题5分,共20分)将下列非十进制数转换成等效的十进制数(1)10110.011(2)(2)2AD.C7(16)(3)621.34(8)(4)将29.437(10)转换成二进制数二、逻辑函数化简题(共15分)1、用卡诺图法将下列函数化简成最简式(9分)∑=)、、、、、、、()、、、1514131210853(mDCBAF2、写出下列逻辑图的输出函数表达式(6分)三、应用题(15分)试用两片74HC151扩展成十六选一的数据选择器,请画出实现该功能的逻辑图,并标出用到的芯片管脚号。

班级学号姓名※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※装订线四、简答题(10分)常用的触发器有那些类型,各有什么功能?对应的芯片型号有哪些?五、分析题(10分)分析说明下列各图所示电路,各是几进制记数器。

(要有分析过程)(1)(2)六、综合设计题(30分)请设计一个24进制的控制电路,所用芯片自选。

要求:(1)具备暂停、继续走时功能(2)具备随时清零功能(3)只须画出逻辑图既可,但要在逻辑图上标出芯片的型号,标出需要用到的管脚号。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术基础期末
试题及答案
Company number:【WTUT-WT88Y-W8BBGB-BWYTT-19998】
一、填空题:(每空1分,共16分)
1.逻辑函数有四种表示方法,它们分别是(真值表)、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。

2.将2004个“1”异或起来得到的结果是( 0 )。

3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和( CMOS )电路。

4.施密特触发器有( 两 )个稳定状态.,多谐振荡器有( 0 )个稳定状态。

5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( 10 )条,数据线( 4 )条。

6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( 20 )kHz ;完成一次转换所用的时间应小于( 50 )。

7.GAL 器件的全称是( 通用阵列逻辑 ),与PAL 相比,它的输出电路是通过编程设定其( 输出逻辑宏单元 )的工作模式来实现的,而且由于采用了( E 2CMOS )的工艺结构,可以重复编程,使用更为方便灵活。

二、根据要求作题:(共16分)
1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。

解:1.
2、图1、2中电路由TTL 门电路构成,图3由
CMOS 门电路构
成,试分别写出F1、F2、F3的表
达式。

F C F B A F =
=+=321;
;解:.2. 三、已知电路及输入波形如图4(a )(b )所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。

设触发器的初始状态均为0。

(8分)
解:
R +
四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。

(10分)
解:
四、(1)表达式
(2)真值表
(3)逻辑功能为:全减器
五、设计一位8421BCD 码的判奇电路,当输入码为奇数时,输出为1,否则为0。

要求使用两种方法实现:
(1)用最简与非门实现,画出逻辑电路图;
(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。

(20分)
解:
首先,根据电路逻辑描述画出卡诺图:
(1)最简“与-或式”为:BCD D C B D C B D C B A D C B A Y ++++=;
(2)“与非-与非式”为:BCD D C B D C B D C B A D C B A Y ⋅⋅⋅⋅=
(与非门实现图略)
六、电路如图7所示,其中RA=RB=10k Ω,C=μf ,试问:
1.在Uk 为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=
2.分析由JK 触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;
2. 设Q3、Q2、Q1的初态为000,Uk 所加正脉冲的宽度为Tw=5/f0,脉冲
过后Q3、Q2、Q1将保持在哪个状态
(共15分)
解:
(1) 多谐振荡器;
(2) 驱动方程:
状态方程:
状态转换图:
(3)初态为000,五个周期后将保持在100状态。

七、集成4位二进制加法计数器74161的连接图如图8所示,LD 是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出
端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。

试分析电路的功能。

要求:
(1)列出状态转换表;
(2)检验自启动能力;
(3)说明计数模值。

(15分)
解:
(1)状态转换图:
(2)可以自启动;
(3)模=8;。

相关文档
最新文档