一种双路DC降压输出PD智能功率分配的快充电路[实用新型专利]
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
(19)中华人民共和国国家知识产权局
(12)实用新型专利
(10)授权公告号 (45)授权公告日 (21)申请号 201822212090.7
(22)申请日 2018.12.26
(73)专利权人 深圳曜佳信息技术有限公司
地址 518000 广东省深圳市南山区西丽街
道松坪山社区松坪山路1号源兴科技
大厦南座7层708室
(72)发明人 刘尧生
(74)专利代理机构 深圳市中科创为专利代理有
限公司 44384
代理人 谭雪婷 谢亮
(51)Int.Cl.
H02J 7/00(2006.01)
(54)实用新型名称一种双路DC降压输出PD智能功率分配的快充电路(57)摘要本实用新型涉及快充电路领域,特别涉及一种双路DC降压输出PD智能功率分配的快充电路,包括DC -DC降压芯片U3、NMOS管Q1、NMOS管Q2、PD 协议IC芯片U1、PD协议IC芯片U2、负载检测电路、TYPE -C1和TYPE -C2,所述DC -DC降压芯片U3和NMOS管Q1电性连接,所述DC -DC降压芯片U3和NMOS管Q2电性连接,所述DC -DC降压芯片U3和PD 协议IC芯片U1电性连接。
与现有技术相比,本实用新型的一种双路DC降压输出PD智能功率分配的快充电路,既能满足单个的受电设备PD快充,又能满足两个受电设备同时PD快充充电,并智能
分配功率。
权利要求书1页 说明书2页 附图2页CN 209088592 U 2019.07.09
C N 209088592
U
1.一种双路DC降压输出PD智能功率分配的快充电路,其特征在于,包括DC -DC降压芯片U3、NMOS管Q1、NMOS管Q2、PD协议IC芯片U1、PD协议IC芯片U2、负载检测电路、TYPE -C1和TYPE -C2,所述DC -DC降压芯片U3和NMOS管Q1电性连接,所述DC -DC降压芯片U3和NMOS管Q2电性连接,所述DC -DC降压芯片U3和PD协议IC芯片U1电性连接,所述DC -DC降压芯片U3和PD协议IC芯片U2电性连接,所述NMOS管Q1和TYPE -C1电性连接,所述NMOS管Q2和TYPE -C2电性连接,所述PD协议IC芯片U1和TYPE -C1电性连接,所述PD协议IC芯片U1和负载检测电路电性连接,所述负载检测电路和TYPE -C1电性连接,所述PD协议IC芯片U2和TYPE -C2电性连接,所述PD协议IC芯片U2和负载检测电路电性连接,所述负载检测电路和TYPE -C2电性连接。
权 利 要 求 书1/1页CN 209088592 U
一种双路DC降压输出PD智能功率分配的快充电路
【技术领域】
[0001]本实用新型涉及快充电路领域,特别涉及一种双路DC降压输出PD智能功率分配的快充电路。
【背景技术】
[0002]目前现有的快充电路主要有以下三种:
[0003]第一种是,用单个DC实现高于5V快充两路输出,即一路DC芯片同时带两路USB,这种电路如果其中一路USB高于5V快充输出,则另一路USB输出会关闭以保护其它受电设备,无法做到两路同时输出,因此体验不好。
[0004]第二种是,如图1所示,用两个独立DC实现两路USB高于5V快充输出,即直流IC芯片U1和USB1输出口单独组成一路输出,直流IC芯片U2和USB2输出口单独组成另一路输出,这种电路可以实现USB1输出口和USB2输出口同时高于5V快充输出,但这种电路成本较高,体积较大。
[0005]第三种是,如图2所示,用单片机控制单路DC输出两路USB,但这种电路当USB1输出口和USB2输出口同时插入受电设备时,两路USB必须要全部降为5V输出,此时将失去快充功能,充电慢。
[0006]因此,现有的快充电路存在缺陷,需要改善。
【实用新型内容】
[0007]为了克服上述问题,本实用新型提出一种双路DC降压输出PD智能功率分配的快充电路。
[0008]本实用新型解决上述技术问题采用的一种技术方案是:提供一种双路DC降压输出PD智能功率分配的快充电路,包括DC-DC降压芯片U3、NMOS管Q1、NMOS管Q2、PD协议IC芯片U1、PD协议IC芯片U2、负载检测电路、TYPE-C1和TYPE-C2,所述DC-DC降压芯片U3和NMOS管Q1电性连接,所述DC-DC降压芯片U3和NMOS管Q2电性连接,所述DC-DC降压芯片U3和PD协议IC 芯片U1电性连接,所述DC-DC降压芯片U3和PD协议IC芯片U2电性连接,所述NMOS管Q1和TYPE-C1电性连接,所述NMOS管Q2和TYPE-C2电性连接,所述PD协议IC芯片U1和TYPE-C1电性连接,所述PD协议IC芯片U1和负载检测电路电性连接,所述负载检测电路和TYPE-C1电性连接,所述PD协议IC芯片U2和TYPE-C2电性连接,所述PD协议IC芯片U2和负载检测电路电性连接,所述负载检测电路和TYPE-C2电性连接。
[0009]与现有技术相比,本实用新型的一种双路DC降压输出PD智能功率分配的快充电路,既能满足单个的受电设备PD快充,又能满足两个受电设备同时PD快充充电,并智能分配功率,用这种快充电路做成的PCBA成本更低,体积更小,非常适合应用在电源方案中,如旅充,多口充,多功能插座等。
【附图说明】
[0010]图1为现有技术的一种快充电路的电路原理图;
[0011]图2为现有技术的另一种快充电路的电路原理图;
[0012]图3为本实用新型一种双路DC降压输出PD智能功率分配的快充电路的电路原理图。
【具体实施方式】
[0013]为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施实例,对本实用新型进行进一步详细说明。
应当理解,此处所描述的具体实施例仅用于解释本实用新型,并不用于限定本实用新型。
[0014]如图3所示,本实用新型的一种双路DC降压输出PD智能功率分配的快充电路,包括DC-DC降压芯片U3、NMOS管Q1、NMOS管Q2、PD协议IC芯片U1、PD协议IC芯片U2、负载检测电路、TYPE-C1和TYPE-C2,所述TYPE-C1和TYPE-C2都为PD3.0快充输出口,所述DC-DC降压芯片U3和NMOS管Q1电性连接,所述DC-DC降压芯片U3和NMOS管Q2电性连接,所述DC-DC降压芯片U3和PD协议IC芯片U1电性连接,所述DC-DC降压芯片U3和PD协议IC芯片U2电性连接,所述NMOS 管Q1和TYPE-C1电性连接,所述NMOS管Q2和TYPE-C2电性连接,所述PD协议IC芯片U1和TYPE-C1电性连接,所述PD协议IC芯片U1和负载检测电路电性连接,所述负载检测电路和TYPE-C1电性连接,所述PD协议IC芯片U2和TYPE-C2电性连接,所述PD协议IC芯片U2和负载检测电路电性连接,所述负载检测电路和TYPE-C2电性连接。
[0015]本实用新型的一种双路DC降压输出PD智能功率分配的快充电路的工作原理为:[0016]当TYPE-C1插入支持PD快充协议的受电设备时,受电设备通过与PD协议IC芯片U1进行协议沟通,确认充电电压后根据受电设备所需的电压调节DC-DC降压芯片U3的FB1脚的参考电压进而实现目标电压,给插入TYPE-C1的受电设备进行快充输出。
若此时TYPE-C2也插入支持PD快充协议的受电设备时,PD协议IC芯片U2会发出一个脉冲信号给到PD协议IC芯片U1,PD协议IC芯片U1收到PD协议IC芯片U2发出的脉冲信号后,便知道TYPE-C2也插入了受电设备,此时PD协议IC芯片U1和PD协议IC芯片U2会分别与各自相连接的受电设备进行协议沟通调节输出的功率,DC-DC降压芯片U3的输出总功率不变,按各自相连接的受电设备的要求通过调节DC-DC降压芯片U3的FB1脚、DC-DC降压芯片U3的FB2脚来输出各自相连接的受电设备所需的电压,并改变输出电流的大小,这样TYPE-C1和TYPE-C2将在DC-DC降压芯片U3输出总功率不变的情况下,各自通过PD快充协议智能分配功率,给各自相连接的受电设备进行快速充电。
当TYPE-C1和TYPE-C2中任意一个移除受电设备时,则剩下的另一个正在充电的受电设备又恢复单个最大功率快充输出。
[0017]与现有技术相比,本实用新型的一种双路DC降压输出PD智能功率分配的快充电路,既能满足单个的受电设备PD快充,又能满足两个受电设备同时PD快充充电,并智能分配功率,用这种快充电路做成的PCBA成本更低,体积更小,非常适合应用在电源方案中,如旅充,多口充,多功能插座等。
[0018]以上所述仅为本实用新型的较佳实施例,并非因此限制本实用新型的专利范围,凡是在本实用新型的构思之内所作的任何修改,等同替换和改进等均应包含在本实用新型的专利保护范围内。
图1
图2
图3。