计算机组成原理试卷A卷及答案

合集下载

计算机组成原理试题及答案

计算机组成原理试题及答案

计算机组成原理试题及答案一、选择题。

1. 下列哪个是计算机组成原理的基本概念?A. 数据结构。

B. 操作系统。

C. 计算机体系结构。

D. 算法。

答案,C。

2. 计算机组成原理的核心是什么?A. 中央处理器。

B. 内存。

C. 输入输出设备。

D. 总线。

答案,A。

3. 下列哪个不是计算机组成原理中的主要部件?A. 控制单元。

B. 运算器。

C. 存储器。

D. 输入设备。

答案,D。

4. 计算机组成原理中,数据和指令在内存中是以什么形式存储的?B. 十进制。

C. 八进制。

D. 十六进制。

答案,A。

5. 计算机组成原理中,控制单元的主要功能是什么?A. 控制数据传输。

B. 进行运算。

C. 存储数据。

D. 输入输出。

答案,A。

1. 计算机组成原理中,CPU的作用是进行数据处理和______。

答案,控制。

2. 内存是计算机中的______存储器。

答案,临时。

3. 计算机组成原理中,总线是连接各个部件的______。

答案,通信线路。

4. 控制单元的主要功能是______。

答案,控制数据传输和处理。

5. 计算机组成原理中,运算器负责进行______运算。

答案,算术和逻辑。

1. 简述计算机组成原理中的冯·诺依曼结构。

答,冯·诺依曼结构是一种计算机体系结构,主要包括存储器、运算器、控制器、输入设备和输出设备等五大部分。

其中存储器用于存储数据和指令,运算器用于进行算术和逻辑运算,控制器用于控制数据传输和处理,输入设备用于接收数据输入,输出设备用于显示处理结果。

2. 什么是指令周期?它与时钟周期有什么关系?答,指令周期是指计算机执行一条指令所需的时间,它包括取指令周期、执行周期和访存周期。

时钟周期是CPU中时钟脉冲的时间间隔,它决定了CPU的工作速度。

指令周期与时钟周期的关系在于,时钟周期是指令周期的基本单位,指令周期是由若干个时钟周期组成的。

四、综合题。

1. 简述计算机组成原理中的存储器层次结构。

答,计算机存储器层次结构包括寄存器、高速缓存、内存和外存等多个层次。

计算机组成原理试卷A卷答案

计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试《计算机组成原理》考试试卷(A卷)学院课程名称考试日期姓名专业学号一、选择题(本大题共15小题,每小题2分,共30分))1、完整的计算机系统应包括_______。

A.CPU和主存B.外部设备和主机C.主机和实用程序D.配套的硬件系统和软件系统2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。

A.硬件B.软件C.固件D.辅助存储器3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。

A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。

设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。

若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。

A.00111 1100010 B.00101 0001000C.01000 0010001 D.发生溢出5、下列关于RISC的叙述中,错误的是_______。

A.RISC普遍采用微程序控制器B.RISC大多数指令在一个时钟周期内完成C.RISC的内部通用寄存器数量相对CISC多D.RISC的指令数、寻址方式和指令格式种类相对CISC少6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。

A.Cache B.ROM C.EPROM D.CMOS7、相对于微程序控制器,硬布线控制器的特点是_______。

A.指令执行速度慢,指令功能的修改和扩展容易B.指令执行速度慢,指令功能的修改和扩展困难C.指令执行速度快,指令功能的修改和扩展容易D.指令执行速度快,指令功能的修改和扩展困难8、下列有关RAM和ROM的叙述中,正确的是_______。

① RAM是易失性存储器,ROM是非易失性存储器② RAM和ROM都是采用随机存取方式进行信息访问③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新A.仅①②B.仅②③C.仅①②③D.仅②③④9、下列不会引起指令流水阻塞的是_______。

2022年中国科学技术大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年中国科学技术大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年中国科学技术大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、若数据在存储器中采用以低字节地址为字地址的存放方式(小端存储),则十六进制数12345678H按自己地址由小到大依次存为()。

A.12345678B.87654321C.78563412D.341278562、主存储器主要性能指标有()。

1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是3、若浮点数用补码表示,则判断运算结果为规格化数的方法是()。

A.阶符与数符相同,则为规格化数B.小数点后第一位为1,则为规格化数C.数符与小数点后第1位数字相异,则为规格化数D.数符与小数点后第1位数字相同,则为规格化数4、为了表示无符号十进制整数,下列哪些是合法的8421BCD码?()I.01111001 Ⅱ.11010110 Ⅲ.00001100 Ⅳ.1000010lA.I、IⅡB.Ⅱ、ⅢC.I、ⅣD.I、Ⅱ、Ⅲ5、在浮点机中,()是隐藏的。

A.阶码B.数符C.尾数D.基数6、在下面描述的PCI总线的基本概念中,不正确的表述是()。

A.PCI总线支持即插即用B.PCI总线可对传输信息进行奇偶校验C.系统中允许有多条PCI总线D.PCI设备一定是主设备7、下列关于同步总线的说法中,正确的有()。

I.同步总线一般按最慢的部件来设置公共时钟II.同步总线一般不能很长III.同步总线一般采用应答方式进行通信IV.通常,CPU内部总线、处理器总线等采用同步总线A. I,IIB. I,II,IVC.III,IVD.II,III,IV8、下列关于计算机操作的单位时间的关系中,正确的是()。

A.时钟周期>指令周期>CPU周期B.指令周期CPU周期>时钟周期C.CPU周期>指令周期>时钟周期D.CPU周期>时钟周期>指令周期9、下列部件中,CPU存取速度由慢到快的排列顺序正确的是()。

2023年计算机组成原理本科期末试题A带答案史岚

2023年计算机组成原理本科期末试题A带答案史岚

东北大学考试试卷(A 卷) 2023—2023学年第 一 学期课程名称: 计算机构成原理(共5页,八个大题)┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄三、(10分)某计算机主存具有24bit地址和16 bit旳字长。

问:(1)该存储器能存储多少字节旳信息?(2)假如用4M×4 bit旳SRAM芯片构成该存储器,需要多少片?(3)用文字简要阐明这些SRAM芯片怎样组织并指出需要多少位地址做芯片选择?解答:(1)32MB(32M个字节)(2)需16片(3)每4片4M×4 bit旳SRAM芯片并联成一种4M×16 bit旳单元,再用4个这样旳单元(共16片)串联,四个单元旳选择及芯片选择使用24位地址中旳高2位:A23和A22(A21~A0这22位为片内寻址用)。

……………………○……………密……………○……………封……………○…………线………………………………六、(12分)若某计算机有5级中断,中断响应优先级由高到低为1﹥2﹥3﹥4﹥5,而中断处理优先级由高到低为1﹥4﹥5﹥2﹥3。

规定完毕如下工作:(1)设计各级中断处理程序旳中断屏蔽码(设“1”为屏蔽,“0”为开放),规定将各个屏蔽码写在右面表格中。

(2)若在运行主程序旳t1时刻,同步出现第2、4级中断祈求,而在处理第4级中断过程中旳t2时刻,又同步出现1、3、5级中断祈求,试在下面所给坐标图中画出CPU 运行程序旳轨迹,并规定在图中将t2时刻及各级中断程序处理完……………○……………密……………○……………八、(12分)通过本课程旳学习,你已经理解了一般单处理器计算机系统旳硬件构成,尤其是CPU旳构成和构造。

请回答如下问题:(1)列出CPU中各重要构成部件旳名称。

(2)用单总线合理连接上述部件及主存储器,规定画出连接图并在图中用箭头表明数据流动旳方向。

计算机组成原理期末试卷A (1)东华理工

计算机组成原理期末试卷A (1)东华理工

\东华理工大学2008 —2009 学年第一学期计算机组成原理期末考试试题(A1 )卷9、CRT的颜色为256色,则刷新存储器每个单元的字长是()。

A 256位B 16位C 8位D 7位10、直接映射cache的主要优点是实现简单。

这种方式的主要缺点是()。

A 它比其他cache映射方式价格更贵B 如果使用中的2个或多个块映射到cache同一行,命中率则下降C 它的存取时间大于其它cache映射方式D cache中的块数随着主存容量增大而线性增加11、运算器的核心功能部件是()。

A 数据总线B ALUC 状态条件寄存器D 通用寄存器12、某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有E和R/W,该芯片的管脚引出线数目是()。

A 20B 28C 30D 3213、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用()。

A 堆栈寻址方式B 立即寻址方式C 隐含寻址方式D 间接寻址方式14、微程序控制器中,机器指令与微指令的关系是()。

A 每一条机器指令由一条微指令来执行B 每一条机器指令由一段用微指令编成的微程序来解释执行C 一段机器指令组成的程序可由一条微指令来执行D 一条微指令由若干条机器指令组成15、双端口存储器所以能进行高速读/写操作,是因为采用了()。

A 高速芯片B 新型器件C 流水技术D 两套相互独立的读写电路二、填空题(每空1分,共16分)1、根据小数点位置不同,定点数分为____________和___________两种表示方法。

2、主存与cache的地址映射有____________、____________、_____________三种方式。

3、一台计算机所有机器指令的集合称为这台计算机的____________。

4、CPU具有_________控制、__________控制、__________控制和__________加工等四项基本功能。

计算机专业《计算机组成原理》试卷A参考答案

计算机专业《计算机组成原理》试卷A参考答案

厦门理工学院2005—2006学年第一学期期末考试03级计算机专业《计算机组成原理》试卷A参考答案学号姓名成绩一、填空题(每个空格1分,40分)1、计算机系统由_硬件_系统和_软件_系统构成,主机由_运算器_与_控制器_、存储器、输入输出接口和系统总线构成。

2、计算机系统中的主存储器是用来存放_程序和数据_。

计算机系统中的存储器可分为_主存_和_外存_,必须将指令放在_主存_。

3、1MB等于1024KB,或者等于220字节。

4、将11010.10010112转换成八进制数的结果是32.454 ,转换成十六进制的结果是1a.96H 。

5、二进制数-1011的原码是11011 ,反码是10100 ,补码是10101 。

6、浮点数加法运算的过程分为零检查、对阶、尾数相加、规格化和舍入处理和溢出检查。

7、按存储器的读写功能分,可以把存储器分为ROM 和RAM 两种类型。

8、一片容量为32k×8的SRAM存储器芯片,地址线有15条,数据线有8条,地址范围从000016到7fffH 。

9、存储器的传输速率是_每个存储周期传输的字节数_。

如果t M表示存储周期,W表示存储器字长,则传输率定义为_W/t M__。

10、层次化的存储器系统一般分为三级:cache 、主存、辅存。

11、层次化存储器结构的设计是依据程序局部性原理。

12、虚拟存储器主要用于解决计算机中主存储器的容量问题。

13、cache 是一种_高速存储器,是为了解决CPU和主存之间_速度不匹配而采用的一项重要技术。

它与主存的替换算法有LRU_、_LFU_、_FIFO_。

14、指令操作码字段表征指令的_操作性质_,而地址码字段指示_操作数的位置。

15、程序控制方式包括_程序查询_方式和_程序中断_方式。

16、微指令的格式大体分成两类:垂直型微指令和水平型微指令。

二、选择题(每题1分,共15分,请将答案写在下表中)三、应用题(共45分)1、用已知x=0.101001, y=0.111 采用不恢复余数除法求x÷y。

2022年南开大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年南开大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年南开大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某机器的主存储器共32KB,由16片16K×l位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。

若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。

A.128B.256C.1024D.163842、下列关于页式虚拟存储器的论述,正确的是()。

A.根据程序的模块性,确定页面大小B.可以将程序放置在页面内的任意位置C.可以从逻辑上极大地扩充内存容量,并且使内存分配方便、利用率高D.将正在运行的程序全部装入内存3、浮点数加/减运算过程一般包括对阶、尾数运算、规格化、舍入和判断溢出等步骤。

设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含两位符号位)。

若有两个数,即x=2×29/32,y=25×5/8,则用浮点数加法计算xty的最终结果是()。

A.001111100010B.001110100010C.010*********D.发生溢出4、设x为整数,[x]补=1.x1x2x3x4x5,若要x<-16,x1~ x5应满足的条件是()。

A. x1~ x5至少有一个为1B.x1必须为1,x2~x5至少有一个为1C.x1必须为0,x2~x5至少有一个为1D.x1必须为0,x2~x5任意5、假设寄存器的内容为00000000,若它等于-128,则该机器采用了()。

A.原码B.补码C.反码D.移码6、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。

若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。

A.16Mbit/sB.8Mbit/sC.16MB/sD.8MB/s7、总线的半同步通信方式是()。

计算机组成原理考试试题及答案

计算机组成原理考试试题及答案

计算机组成原理考试试题及答案一、选择题 (每题5分,共50分)1. 下列哪种设备不属于输入设备?A. 鼠标B. 键盘C. 打印机D. 扫描仪【答案】C2. 下列哪种存储器访问速度最快?A. 硬盘B. 缓存C. 内存D. 光盘【答案】B3. 下列哪种指令能够实现两个数相加?A. ADDB. SUBC. MULD. DIV【答案】A4. 下列哪种总线用于连接处理器和内存?A. ISA总线B. PCI总线C. EISA总线D. CPU总线【答案】D5. 下列哪种寄存器用于存储指令?A. 数据寄存器B. 地址寄存器C. 指令寄存器D. 状态寄存器【答案】C6. 下列哪种缓存方式是CPU缓存采用的?A. 直接映射缓存B. 全相连缓存C. 组相连缓存D. 以上都对【答案】D7. 下列哪种技术能够提高存储器的访问速度?A. 并行存储B. 串行存储C. 缓存D. 分页存储【答案】C8. 下列哪种指令能够实现两个数相乘?A. ADDB. SUBC. MULD. DIV【答案】C9. 下列哪种设备属于输出设备?A. 鼠标B. 键盘C. 打印机D. 扫描仪【答案】C10. 下列哪种总线用于连接处理器和外部设备?A. ISA总线B. PCI总线C. EISA总线D. CPU总线【答案】B二、填空题 (每题5分,共30分)11. 计算机的中央处理器简称为________。

【答案】CPU12. 计算机中用于存储程序和数据的设备称为________。

【答案】存储器13. 计算机中的数据是以________的形式进行存储和传输的。

【答案】二进制14. 计算机中的内存分为________和________两种类型。

【答案】RAM, ROM15. 在计算机中,数据的传输是通过________实现的。

【答案】总线三、简答题 (每题10分,共30分)16. 请简述CPU的主要功能。

【答案】CPU的主要功能是执行程序中的指令,进行数据的运算和控制计算机的运行。

杭电计算机组成原理A卷

杭电计算机组成原理A卷
二、计算填空题(20分,每空1分)
1、在CPU执行的一段时间内,Cache完成存取的次数为3900次,主存完成的存取次数为100次,已知Cache的存储周期为15ns,主存的存储周期为75ns。则Cache的命中率为(1),Cache/主存系统的平均访问时间为(2)ns,Cache/主存系统的效率为(3)。
RD(2位)
ADDR/ DATA / DISP
其中,RD为源/目的寄存器号,MOD为寻址方式码字段,指令第二字为地址、数据或偏移量;源操作数由MOD字段和指令第二字共同确定。除了HALT指令为单字指令外,其他指令均为双字指令;操作码字段解释见表1-1,MOD字段解释见表1-2,RD字段解释见表1-3。
表1-1
指令助记符
操作码
指令助记符
操作码
MOV
0000
SBB
0100
ADD
0001
JMP
1000
SUB
0010
……
……
AND
0011
HALT
1111
表1-2表1-3
MOD
寻址方式
RD
寄存器
00
立即寻址
00
R0
01
直接寻址
01
R1
10
变址寻址(SI)
10
R2
11
间接寻址
11
R3
1指令ADDR1,((40H))的功能:R1 = ((40H))+R1;指令使用间接寻址,则该指令机器码第一字节为(9)H,第二字节为(10)H。
杭州电子科技大学学生考试卷(A)卷
考试课程
计算机组成原理(甲)
考试日期
成 绩
课程号
教师号

计算机组成原理参考试卷-A

计算机组成原理参考试卷-A

一、填空题(每空1分,共25分)1.计算机硬件系统由输入设备、输出设备、运算器、和存储器五大部件组成。

2.在总线判优控制中,常见的集中控制优先权仲裁方式有三种,分别为、和独立请求方式。

3.动态随机存储器DRAM芯片是将电信号存储于中,因此需要进行。

4. 主机和I/O进行信息通信的控制方式有:方式方式和DMA方式。

5.CPU响应中断及中断服务程序中需要保护现场,保护现场主要是指对和的保护。

6.DMA用于高速数据块的传送,直接在主存和之间进行数据传送。

DMA的数据块传送可分为预处理、数据传送和三个阶段。

7.若机器字长为8位,采用补码形式,若数据为A7H,则对应的十进制整的数值为。

8. 一个浮点数,其尾数右移2位,欲使其值不变,阶码必须;尾数左移1位,欲使其值不变,阶码必须。

9. 一条机器指令是由操作码和两部分组成。

10.如果指令的地址字段直接指出操作数的内存地址,则该寻址方式称为寻址。

11.指令寻址是一种较简单的寻址方式中,它可分为顺序寻址和两种。

12.设相对寻址的转移指令占2个字节,第一字节为操作码,第二字节是位移量(用补码表示),每当CPU从存储器取出一个字节时,即自动完成(pc)+ 1→ pc。

设当前指令地址为3008H,要求转移到300FH,则该转移指令第二字节的内容应为。

13.CPU从存储器取出一条指令并执行这条指令的时间和称为。

14.微指令的编码方式分为、和字段间接编码方式三种。

15.控制器由于设计与实现的方法的不同,可分为控制器、控制器。

16.间接寻址的指令周期包括取址周期、周期和周期三个阶段。

二、单项选择题(每小题1分,共25分)1.以下选项中属于冯·诺依曼计算机特点的是______。

A.多指令流单数据流;B.指令和数据以同等地位存放于存储器内,并可按地址访问;C.堆栈操作;D.存贮器按内容选择地址2.对有关数据加以分类、统计、分析,这属于计算机在______方面的应用。

A.数值计算; B.辅助设计; C.数据处理; D.实时控制。

(完整版)计算机组成原理样卷及参考答案

(完整版)计算机组成原理样卷及参考答案

题号一二三四合计分数阅卷人一、单选题(每题2分,共30分)1冯.诺依曼计算机结构的核心思想是:_________ 。

A二进制运算B 有存储信息的功能C运算速度快D存储程序控制2计算机硬件能够直接执行的只有_________ 。

A机器语言B 汇编语言C机器语言和汇编语言D各种高级语言3零的原码可以用哪个代码来表示:_________ 。

A 11111111B 10000000C 01111111D 1100000,其真值为A 789B 789HC 1929D 11110001001B 4某数在计算机中用8421码表示为0111 1000 10015目前在小型和微型计算机里最普遍采用的字符编码是A BCD 码B十六进制代码 C ASC I I码 D 海明码6当-1 v x v 0时,【x】原二:_______ 。

A 1-xB xC 2+xD (2-2-n) - | x |7 执行一条一地址的加法指令需要访问主存__________ 次。

A 1B 2C 3D 48 在寄存器间接寻址中,操作数应在_________ 中。

A 寄存器B 堆栈栈顶C 累加器D 主存单元9 在串行进位的并行加法器中,影响加法器运算速度的关键因素是:______________ 。

A 门电路的级延迟B 元器件速度C 进位传递延迟D 各位加法器速度的不同10 运算器虽由许多部件组成,但核心部件是__________ 。

A 算术逻辑运算单元B 多路开关C 数据总线D 累加寄存器1 1在浮点数编码表示中_______ 在机器中不出现,是隐含的。

A. 阶码B. 符号C 尾数D 基数12下列关于RISC 的叙述中,错误的是: ________ 。

A RISC 普遍采用微程序控制器B RISC 大多数指令在一个时钟周期内完成 C RISC 的内部通用寄存器数量相对 CISC 少D RISC 的指令数、寻址方式和指令格式种类相对 CISC 少13计算机主频的周期是指 _______ 。

2022年西北大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年西北大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年西北大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、设存储器容量为32字,字长为64位。

模块数m=4,采用低位交叉方式。

存储周期T=200ns,数据总线宽度为64位,总线传输周期r=50ns。

该交叉存储器的带宽是()。

A.32×107bit/sB.8×107bit/sC.73×107bit/sD.18×107bit/s2、主存按字节编址,地址从0A4000H到0CBFFFH,共有()字节;若用存储容量为32K×8位的存储芯片构成该主存,至少需要()片。

A.80K,2B.96K,2C.160K,5 C.192K,53、当定点运算发生溢出时,应()。

A.向左规格化B.向右规格化C.舍入处理D.发出出错信息4、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错5、下列编码中,能检测出所有长度小于或等于校验位(检测位)长度的突发错的校验码是()。

A.循环冗余校验码B.海明码C.奇校验码D.偶校验码6、按数据传送格式,总线常被划分为()。

A.并行总线与串行总线B.同步总线与异步总线C.系统总线与外总线D.存储总线与I /O总线7、下列有关总线定时的叙述中,错误的是()。

A.异步通信方式中,全互锁协议最慢B.异步通信方式中,非互锁协议的可靠性最差C.同步通信方式中,同步时钟信号可由各设备提供D.半同步通信方式中,握手信号的采样由同步时钟控制8、下列关于配备32位微处理器的计算机的说法中,正确的是()。

该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ9、下列描述中,正确的是()。

最新版计算机组成原理试题及答案a

最新版计算机组成原理试题及答案a

最新版计算机组成原理试题及答案a《计算机组成原理》期末试卷A⼀、填空题:1、原码⼀位乘法中,符号位与数值位()。

2、设X= —0.1011,则[X]补为()。

3、在存储系统的Cache与主存层次结构中,常会发⽣数据替换问题,此时我们较常使⽤的替换算法有()和()等。

4、在多级存储体系中,Cache存储器的主要功能是()。

5、在下列常⽤术语后⾯,写出相应的中⽂名称:PC( ), RISC( ), DMA( ), DRAM( )、EPROM()。

6、为了实现CPU对主存储器的读写访问,它们之间的连线按功能划分应当包括()、()、()。

7、从计算机系统结构的发展和演变看,近代计算机是以()为中⼼的系统结构。

9、⼀条指令实际上包括两种信息即()和()。

10、在主存和CPU之间增加cache存储器的⽬的是()。

⼆、单项选择题:1、在下列机器数中,零的表⽰形式是唯⼀的。

A、原码B、补码C、反码D、原码和反码2、下列数中最⼤的数是。

A、(10011001)2B、(227)8C、(98)16D、(152)103、有关Cache的说法正确的是()。

A、只能在CPU以外B、CPU内外都可以设置CacheC、只能在CPU以内D、若存在Cache,CPU就不能再访问主存4、在浮点数编码表⽰中,()在机器数中不出现,是隐含的。

A、基数B、尾数C、符号D、阶码B、从主存取出⼀条指令C、完成指令操作码译码D、从主存取出指令,完成指令操作码译码,并产⽣有关的操作控制信号,以解释执⾏该指令。

6、计算机系统的层次结构从内到外依次为()。

A、硬件系统、系统软件、应⽤软件B、系统软件、硬件系统、应⽤软件C、系统软件、应⽤软件、硬件系统D、应⽤软件、硬件系统、系统软件7、32个汉字的机内码需要()。

A、8字节B、64字节C、32字节D、16字节8、相联存储器是按()进⾏寻址的存储器。

A、地址指定⽅式B、堆栈指定⽅式C、内容指定⽅式D、地址指定⽅式与堆栈存储⽅式结合9、状态寄存器⽤来存放()。

计算机组成原理与汇编语言程序设计期末试题ABC三卷及答案

计算机组成原理与汇编语言程序设计期末试题ABC三卷及答案

《计算机组成原理与汇编语言》课程试题A卷一、填空题(每空格1 分共 28 分)1.8位二进制补码所能表示的十进制整数范围是()至(),前者的二进制补码表示为(),后者的二进制补码表示为()。

2.每条指令由两部分组成,即()部分和()部分。

3.微程序顺序控制常用的两种方式是()方式和()方式。

4.8086CPU从结构上可以分为()单元和()单元。

5.半导体动态RAM靠()原理存贮信息,而半导体静态RAM靠()原理存贮息。

6.已知字符A的ASCII码为(),则字符B的ASCII码为(),字符D的ASCII码为()。

7.8086CPU具有()根地址线,直接寻址能力可达()。

8.运算器的主要功能是进行()。

9.通常I/O控制方式可分为5种,即()方式、()方式、和()方式、()方式、()方式。

10.一个源程序中可以包含代码段、()段及()段。

其中代码段是源程序中必不可少的,其它两个段可有可无。

11.标号和变量所具有的三种属性分别为()、()和()属性。

二、判断题(每小题3分共24)12.()在数字计算机中所以采用二进制是因为二进制的运算最简单。

13.()计算机表示的数发生溢出的根本原因是计算机的字长有限。

14.()表示定点数时,若要求数值0在计算机中唯一地表示为全0,应采用补码。

15.()CRC校验码的生成和检验大多采用软件实现。

16.()外(辅)存比主存的存储容量大、存取速度快。

17.()动态RAM和静态RAM都是易失性半导体存储器。

18.()Cache的功能全部由硬件实现。

19.()LCD显示器没有背景光源也能工作。

三、单项选择题:(每小题 3分,共 30 分)20.主机、外设不能并行工作的方式()。

A.程序查询方式 B.中断方式 C.通道方式21.在单独(独立)编址下,下面的说法是()是对的。

A.一个具体地址只能对应输入输出设备B.一个具体地址只能对应内存单元C.一个具体地址既可对应输入输出设备,也可对应内存单元D.只对应内存单元或只对应I/O设备22.在关中断状态,不可响应的中断是()。

《计算机组成原理》试卷A

《计算机组成原理》试卷A

《计算机组成原理》试卷A1.(单选题)完整的计算机系统应包括______。

(本题3.0分)A. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统答案:D.2.(单选题)冯·诺依曼机工作方式的基本特点是______。

(本题3.0分)A. 多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按内部选择地址答案:B.3.(单选题)在下列数中最小的数为______。

(本题3.0分)A. (101001)2B. (52)8C. (101001)BCDD. (233)16答案:C.4.(单选题)在机器中,______的零的表示形式是唯一的。

(本题3.0分)A. 原码B. 补码C. 反码D. 原码和反码答案:B.5.(单选题)一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。

(本题3.0分)A. –127B. –32C. –125D. –3答案:B.6.(单选题)若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。

(本题3.0分)A. 原B. 补C. 反D. 移7.(单选题)某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正小数为____,最小负小数为_____。

(本题3.0分)A. +(231–1)B. –(1–2-32)C. +(1–2-31)≈+1D. –(1–2-31)≈–1答案:D.8.(单选题)在定点二进制运算器中,减法运算一般通过______来实现。

(本题3.0分)A. 原码运算的二进制减法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 补码运算的二进制加法器答案:D.9.(单选题)下列说法中正确的是______。

(本题3.0分)A. 采用变形补码进行加减运算可以避免溢出B. 只有定点数运算才有可能溢出,浮点数运算不会产生溢出C. 只有带符号数的运算才有可能产生溢出D. 将两个正数相加有可能产生溢出答案:D.10.(单选题)下溢指的是______。

计算机组成原理试卷及其答案(A卷5套)

计算机组成原理试卷及其答案(A卷5套)

计算机组成原理试卷及答案(A卷5套)试卷 A-01一.选择题(每小题1分,共10分)1从器件角度看,计算机经历了五代变化。

但从系统结构看,至今绝大多数计算机仍属于_______计算机。

A 并行B 冯•诺依曼C 智能D 串行2若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。

A 阶符与数符相同为规格化数B 阶符与数符相异为规格化数C 数符与尾数小数点后第一位数字相异为规格化数D数符与尾数小数点后第一位数字相同为规格化数3定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是______。

A -215 ~ +(215 -1)B -(215 –1)~ +(215 –1)C -(215 +1)~ +215D -215 ~ +2154某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为______。

A 64,16B 16,64C 64,8D 16,16。

5交叉存贮器实质上是一种______存贮器,它能_____执行______独立的读写操作。

A 模块式,并行,多个B 模块式串行,多个C 整体式,并行,一个D 整体式,串行,多个6用某个寄存器中操作数的寻址方式称为______寻址。

A 直接B 间接C 寄存器直接D 寄存器间接7流水CPU 是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一个 m段流水CPU______。

A 具备同等水平的吞吐能力 B不具备同等水平的吞吐能力C 吞吐能力大于前者的吞吐能力 D吞吐能力小于前者的吞吐能力8描述PCI总线中基本概念不正确的句子是______。

A HOST 总线不仅连接主存,还可以连接多个CPUB PCI 总线体系中有三种桥,它们都是PCI 设备C 以桥连接实现的PCI总线结构不允许许多条总线并行工作D 桥的作用可使所有的存取都按CPU 的需要出现在总线上9计算机的外围设备是指______。

计算机组成原理A卷

计算机组成原理A卷

计算机组成原理A卷1.考⽣将姓名、学号等信息写在试卷相应位置;2.必须使⽤蓝(⿊)⾊钢笔或签字笔在规定位置答题;3.注意字迹清楚,保持卷⾯整洁。

6.存储周期是指()。

A、存储器的读出时间B、存储器连续启动两次读操作所需间隔的最⼩时间C、存储器的写⼊时间D、存储器进⾏连续写操作所允许的最短时间间隔7.某SRAM芯⽚,存储容量为16K×16位,该芯⽚的地址线和数据线数⽬为()。

A、32,14B、16,16C、16,8D、14,168.在主存和CPU之间增加cache的⽬的是()。

A、增加内存容量B、提⾼内存的可靠性C、解决CPU与内存之间的速度匹配问题D、增加内存容量,同时加快存取速度9.⽤某个寄存器的值做操作数地址的寻址⽅式称为()寻址。

A、直接B、间接C、寄存器D、寄存器间接10.单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个操作数经常采⽤()。

A、堆栈寻址⽅式B、⽴即寻址⽅式C、隐含寻址⽅式D、间接寻址⽅式11.偏移寻址通过将某个寄存器内容与⼀个形式地址相加⽽⽣成有效地址。

下列寻址⽅式中,不.属于偏移寻址⽅式的是()。

A、间接寻址B、基址寻址C、相对寻址D、变址寻址12.在CPU中跟踪指令后继地址的寄存器是()。

A、MARB、PCC、IRD、PSW13.存放微程序的控制存储器称为()。

A、⾼速缓冲存储器B、控制存储器C、虚拟存储器D、主存储器14.相对于微程序控制器,硬布线控制器的特点是()。

A、指令执⾏速度慢,指令功能的修改和扩展容易B、指令执⾏速度慢,指令功能的修改和扩展难C、指令执⾏速度快,指令功能的修改和扩展容易D、指令执⾏速度快,指令功能的修改和扩展难15.系统总线是指()。

A、CPU、主存与外围设备接⼝之间的连接部件B、运算器、寄存器、主存之间的连接部件C、运算器、寄存器、外围设备之间的连接部件D、运算器、控制器、寄存器之间的连接部件16.计算机系统的输⼊输出接⼝是()之间的交接界⾯。

2022年中国石油大学(华东)软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年中国石油大学(华东)软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年中国石油大学(华东)软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下列关于Cache和虚拟存储器的说法中,错误的有()。

I.当Cache失效(即不命中)时,处理器将会切换进程,以更新Cache中的内容II.当虚拟存储器失效(如缺页)时,处理器将会切换进程,以更新主存中的内容III.Cache 和虚拟存储器由硬件和OS共同实现,对应用程序员均是透明的IV.虚拟存储器的容量等于主存和辅存的容量之和A.I、IⅣB.Ⅲ、VC. I、Ⅱ、ⅢD. I、Ⅲ、Ⅳ2、采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存储周期为400ns,下述说法中正确的是()。

A.在400ns内,存储器可向CPU提供2位二进制信息B.在l00ns内,每个体可向CPU提供27位二进制信息C.在400ns内,存储器可向CPU提供2位二进制信息D.在100ns内,每个体可向CPU提供2位二进制信息3、完整的计算机系统应该包括()。

A.运算器、存储器、控制器B.外部设备和主机C.主机和应用程序D.主机、外部设备、配套的软件系统4、计算机硬件能够直接执行的是()。

1.机器语言程序IⅡ.汇编语言程序Ⅲ.硬件描述语言程序入A.仅IB.仅I、ⅡC.仅I、ⅢD. I、Ⅱ 、Ⅲ5、下列关于配备32位微处理器的计算机的说法中,正确的是()。

该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ6、某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。

若该总线支持突发(猝发)传输方式,则一次“主存写”总线事务传输128位数据所需要的时间至少是()。

A.20nsB.40nsC.50nsD.80ns7、控制总线主要用来传送()。

《计算机组成原理》试卷A与参考答案

《计算机组成原理》试卷A与参考答案
五、计算题三(本题9分)
有一个64K×16位的存储器, 由16K×1位的DRAM芯片(芯片内是128×128结构)构成,存储器读/写周期为500ns。试问:
(1)(3分)需要多少DRAM芯片?
(2)(3分)采用异步刷新方式,如果单元刷新间隔不超过2ms,则刷新信号周期是多少?
(3)(3分)如果采用集中式刷新,存储器刷新一遍最少要用多少时间?
18.已知X为整数,且[X]补= 10011011,则X的十进制数值是。
A +155 B–101 C–155 D +101
19.主存储器是计算机系统的记忆设备,它主要用来。
A存放数据B存放程序C存放数据和程序D存放微程序
20.指令系统采用不同寻址方式的目的是。
A实现存贮程序和程序控制;B缩短指令长度,扩大寻址空间,提高编程灵活性; 。
C变址寄存器内容加上形式地址 (位移量)D程序记数器内容加上形式地址 (位移量)
4.计算机系统中的存贮器系统是指。
A RAM存贮器B ROM存贮器
C主存贮器D cache、主存贮器和外存贮器
5.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是。
A阶符与数符相同为规格化数B阶符与数符相异为规格化数
A主存地址寄存器B程序计数器C指令寄存器D状态条件寄存器
16.微型计算机系统中 ,操作系统保存在硬盘上,其主存储器应该采用。
A RAM B ROM C RAM和ROM D CCP
17.至今为止,计算机中的所有信息仍以二进制方式表示的理由是。
A.节约元件;B运算速度快;C物理器件的性能决定 ;D信息处理方便;
XXXX学院试卷
2010-2011学年 第2学期
课程名称
计算机组成原理
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、选择题(每题2分,共18分)1、下列关于冯•诺依曼型计算机的描述,不正确的是__C____。

A)计算机硬件系统由运算器、存储器、控制器、输入设备、输出设备五大部件组成B)指令和数据在存储器中都是二进制码存储C)指令存储器和数据存储器独立分设在不同的存储器D)存储程序并按地址顺序执行是CPU自动工作的关键2、若机器数为补码,某寄存器中的内容为BF(十六进制),则该寄存器存储的数据真值是__B____(用十进制表示)。

A)65 B)-65 C)64 D)-643、下列关于存储器的描述,不正确的是__C____。

A)SRAM和DRAM都是易失性存储器B)ROM存储器内容是预置的,固定的,无法改写C)多模块交叉存储器主要是解决主存空间不够大的问题D)cache存储器是为了解决CPU和主存之间在速度上不匹配的问题4、下列关于RISC的描述中,不正确的是___C___。

A)指令条数比CISC少B)指令长度固定,指令格式种类少,寻址方式种类少C)在程序中出现频率占80%的指令占指令总数的20%D)只有取数/存数指令访问存储器5、设机器数字长为16位,一个容量为32MB的存储器,CPU按半字长寻址,其寻址范围是___C____。

A)223 B)224 C)225 D)2266、在程序的执行过程中,cache与主存的地址映射是由__D____。

A)程序员调度的B)操作系统管理的C)由程序员和操作系统共同协调完成的D)硬件自动完成的7、下列关于指令的描述,不正确的是___A____。

A)指令周期是指CPU执行某条指令的时间B)一个指令周期常常包含若干个CPU周期C)一个CPU周期包含若干时钟周期D)一条机器指令对应一个微程序,微程序是由若干条微指令序列组成8、在多总线结构中,用于连接高速I/O设备模块的总线是___C____。

A)CPU总线 B)系统总线C)PCI总线 D)ISA总线9、下列关于磁盘存储器的描述,不正确的是___D____。

A)数据的写入和读出是合用一个磁头,称为读写磁头B)磁盘控制器是主机和磁盘驱动器之间的接口C)磁盘的道密度指沿磁盘半径方向单位长度上的磁道数D)磁盘记录面外圈的扇区比内圈的扇区要长,因此每个扇区记录的信息也要多二、填空题(共30分)1、摩尔定律指的是___芯片单位面积上晶体管的数目___每18个月翻一番。

(2分)2、SRAM存储器的存储元是____触发器_____,DRAM存储器的存储元是___MOS晶体管和电容器___。

(2分)3、指令的寻址方式有___顺序___寻址方式和___跳跃___寻址方式两种。

(2分)4、假设某机器有120条指令,平均每条指令由5条微指令组成,其中有一条取指微指令是所有指令公用的。

已知微指令长度位32bit,则控制存储器的容量最少是__15392bit__。

5、流水线技术利用的是__时间____并行性,超标量技术利用的是___空间___并行性。

(2分)6、总线的定时方式中,__异步定时_适用于快速和慢速功能模块都连接到同一总线的情况,__同步定时_适用于总线长度较短、各功能模块速度比较接近的情况。

(2分)7、总线仲裁方式有___分布式仲裁__和集中式仲裁。

集中式仲裁又分为三种,分别是___链式查询方式_,__计数器定时查询方式_,和___独立请求方式__。

(4分)8、Infiniband是一个高性能的__I/O__标准,是一种基于__开关__的体系结构。

(2分)9、PCI采用的是___同步___时序协议和___集中式___仲裁策略,其基本传输机制是___猝发式传送___。

(3分)10、采用串行接口进行字符传送,假设波特率为3600波特,字符传送速率为400字符/秒,则每个字符包含___9___bit。

(2分)11、读写操作时,磁盘是恒_角速_旋转,光盘是恒_线速_旋转。

(2分)12、某磁盘存储器有20个可用盘面,每个盘面有200个磁道,每个磁道均记录18000B信息,最小磁道直径是240mm,最大磁道直径是340mm,是则该磁盘存储器的道密度为____4道/mm_,柱面数为___200_,磁盘总容量为__72000000B__。

(3分)13、某磁盘存储器转速为6000RPM,平均找道时间为12ms,数据传输率为1KB/ms,则读出磁盘上连续存放的1MB数据需要的平均时间是__1041ms__。

(2分)三、简答题(每题3分,共12分)2、什么是程序的局部性原理?(3分)程序总是趋向于使用最近使用过的数据和指令,包括程序的时间局部性和程序的空间局部性。

1)程序的时间局部性:指程序即将用到的信息可能就是目前正在使用的信息。

2)程序的空间局部性:指程序即将用到的信息可能与目前正在使用的信息在空间上相邻或者临近。

4、在多总线结构中有三种总线(HOST总线、PCI总线和LEGACY总线)和三种桥(北桥、南桥和PCI/LEGACY桥),请说出这三种桥分别连接的是哪些总线?(3分)北桥连接HOST总线和PCI总线,南桥连接PCI总线和PCI总线,PCI/LEGACY桥连接PCI总线和LEGACY总线。

四、设有浮点数x=23×(+11/16),y=24×(-13/16),阶码用4位(含一位符号位)补码表示,尾数用5位(含一位符号位)补码表示,求真值x/y=?要求(1)写出x,y的浮点数表示,(2)用补码加减交替法完成尾数除法运算。

(7分)(1)11/16=0.1011,故x的浮点数表示为001101011-13/16=1.1101,故y的浮点数表示为010010011(2)现依然用x和y表示其尾数,则x=0.1011,y=-0.1101,用补码加减交替法进行x/y 的尾数运算如下:五、有一个2048K×16位的存储器,由若干片256K×8位的DRAM芯片构成。

问:(8分)(1)需要多少片DRAM芯片?(1分)(2)该存储器需要多少字节地址位?(2分)(3)画出该存储器与CPU连接的结构图,设CPU的接口信号有地址信号、数据信号、控制信号MREQ#和R/W#。

(5分)(1)需要DRAM 芯片数=2048K ×16位/(256K ×8位)=16(2)该存储器容量为2048K ×16位=4096KB ,4096K=212,故需要12个字节地址位(22) (3)存储器与CPU 连接的结构图256Kx82片256Kx82片256Kx82片256Kx82片3:8译码器D 15~D 0A 18-20CPUA 20-0MREQ#R/W#D 15~D 0D 15~D 0D 15~D 0D 15~D 0A 17-0...六、某cache 的行数为4,采用全相联的地址映射,LRU 替换算法;假设初始时cache 为空,现主存中的块访问序列为(3,5,7,3,8,20,7,11)。

(8分) (1)用示意图画出该访问序列中各块写入和换出cache 的过程。

(2)对该块访问序列而言,cache 命中率是多少? (1)访问块写入和换出cache 的过程示意图33333331155552020207777778888c a c h e 块访问块序列3 5 7 3 8 20 7 11 0123命中命中替换替换(2)命中次数为2,故命中率=2/8=25%七、设某机的指令格式、有关寄存器和主存内容如下,X 为寻址方式,D 为形式地址,请在下表中填入有效地址E 及操作数的值。

(7分)OP X D=100PC=500R基=1000200 400 800 600X有效地址E操作数寻址方式立即寻址1直接寻址2间接寻址3相对寻址4变址寻址内存100200600 1100请填写表中有效地址和操作数:指令格式答案如下:OP X D=100PC=500R基=1000200 400 800 600X有效地址E操作数寻址方式0不需要寻址100立即寻址1100200直接寻址2200400间接寻址3600800相对寻址41100600变址寻址内存100200600 1100请填写表中有效地址和操作数:指令格式八、下图所示为单总线CPU内部框图,其中R0~R3为通用寄存器,ALU具有加、减运算功能。

完成下列问题:(10分)1)说明图中IR,PC,AR,DR,Y,Z寄存器的作用。

2)画出加法指令SUB R1,(R2)的指令周期流程图,其中“(Ri)”表示寄存器间接寻址,指令左边的操作数为目的操作数。

答案如下:1)IR为指令寄存器,PC为程序计数器,AR为内存地址暂存器,DR为内存数据暂存器,Y 用于暂存ALU的一个操作数,Z用于暂存ALU的运算结果。

2)SUB R1,(R2)的指令周期流程图如下:2、当机器字长一定时,__B_____越长,浮点数表示的范围越大,精度越低。

A)阶符 B)阶码C)尾符 D)尾数3、下列关于cache地址映射的描述,不正确的是___D___。

A)全相联映射方式中,主存的一个块可能存放到cache中任意一行B)直接映射方式中,主存的一个块只能存放在cache的一个特定行C)全相联映射方式的cache利用率高,直接映射方式的cache利用率低D)组相联映射方式是全相联映射和直接映射方式的折中方案,即主存中的一个块放到cache的哪个组是灵活的,而放到该组的哪个行是固定的。

4、CPU响应中断的时间是___C____。

A)中断源提出请求B)取指周期结束C)执行周期结束D)间址周期结束5、分支预测的目的是为了___D____。

A)提高转移指令的执行速度B)提高每条指令的流水执行速度C)提高程序的正确性D)提高指令预取的成功率6、在堆栈寻址中,设A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元。

如果进栈操作顺序是:(SP)-1→SP,(A)→Msp;那么出栈操作的顺序应是___A____。

A)(Msp)→A,(SP)+1→SP B)(SP)+1→SP,(Msp)→AC)(SP)-1→SP,(Msp)→A D)(Msp)→A,(SP)-1→SP7、中断处理过程中,___A____是由硬件完成。

A)关中断B)开中断C)保存CPU现场D)恢复CPU现场8、下列说法中正确的是___D____。

A)多体交叉存储器主要解决扩充容量问题。

B)Cache地址空间是主存地址空间的一部分。

C)主存都是由易失性的随机读写存储器构成的。

D)Cache的功能全部由硬件实现。

9、计算机操作的最小单位时间是___A____。

A)时钟周期B)指令周期C)CPU周期D)中断周期。

二、填空题(共22分)1、若机器数为补码,某寄存器中的内容为BF(十六进制),则该寄存器存储的数据真值是__-65___(用十进制表示)。

相关文档
最新文档