【文件】ISE147教程

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

【关键字】文件

Xilinx ISE Design Suite14.7开发流程

1、打开ISE Design Suite14.7

2、新建项目File--New Project(一般新建一个文件夹来保存项目)

3、选择设备平台(我这里是basys2开发板的,所以我根据这款板子选择配置)

4、项目总览

5、项目创建完成

6、新建源文件

选择Verilog Module 填入File Name 然后next

端口可设置可不设置(这里我先设置了)

文件总览

7、编写硬件代码

8、编译文件,编译通过后可以查看RTl视图,或者添加ucf约束文件,也可以做仿真(参照ISim仿真)

9、添加ucf约束文件,跟建院文件一样,不过这里选择IMplementation Constraints File ,填写File name ,然后next,接着finish

10、编写约束文件

10、再次编译

11、配置目标设备

12、下载到板子上

边缘扫描

初始设备(有的同学可能扫描不到设备,这可能是驱动没装好)

选择文件

选完之后不选SPi or BPI PROM 选no(一般测试不选,如果要固化就可以选择)

确定一下文件是否选对了

烧录在第一颗芯片右键,然后点Program

烧录成功

13、观察板子现象(如果不正常,可查一下自己的代码有没有问题或者ucf约束文件有没有绑定好,如果没问题,在重新编译一次)

此文档是由网络收集并进行重新排版整理.word可编辑版本!

相关文档
最新文档