高速互联链路中参考时钟的抖动分析与测量
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
高速互联链路中参考时钟的抖动分析与测量
高速互联链路介绍任何一个通信链路都包含三个部分:发送器(TX)、媒
质(信道)、接收器(RX)。
对于高速的串行互联链路也包含这三个部分,如下图1 所示为一个典型的高速互联链路的结构图。
其中发送器包括了:并行转换
串行、编码(比如8b10b 编码)、发送信号优化(如预加重)、发送驱动等功能。
接收器包括了:时钟恢复、数据恢复、接收信号优化(如均衡)、串行转化并行、解码等功能。
传输通道则由印刷电路板的走线、过孔、连接器、插卡的金
手指、电缆、光纤等组成。
从整个链路的组成来看,发送器参考时钟的抖动在串并转换时就引入到整个
链路中,影响着TX 端发送出的数据的抖动,而接收器要从这些数据中恢复出
时钟来进行后续的处理。
可以看出发送器参考时钟的性能对整个链路的性能起
到很关键的作用。
本文从时钟抖动的相关概念、测试实例、测试注意事项、测
试难点几方面对时钟抖动测试进行分析和探讨。
图1:串行互联链路的结构示意图
三种时钟抖动的定义,峰峰值与有效值时钟抖动通常分为时间间隔误差(Time Interval Error,简称TIE),周期抖动(Period Jitter)和相邻周期抖动(cycle to cycle jitter)三种抖动。
TIE 又称为phase jitter,是信号在电平转换时,其边沿与理想时间位置的偏移量。
理想时间位置可以从待测试时钟中恢复,或来自于其他参考时钟。
如图
2 所示TIE 抖动的示意图,I1、I2、I3、In-1、In 是时钟第一个到第n 个上升沿与理想时间位置的偏差,将I1、I2 到In 进行数理统计,在所有样本的找出最。