数字电子技术基础--2009-2010(1)-56学时-A卷-考试试题与答案

合集下载

数字电子技术基础考试试题(附答案)

数字电子技术基础考试试题(附答案)

数字电子技术基础考试试题(附答案)一、填空题 : (每空1分,共10分)1.八进制数 (34.2 ) 8 的等值二进制数为() 2 ;十进制数 98 的8421BCD 码为() 8421BCD 。

2 . TTL 与非门的多余输入端悬空时,相当于输入电平。

3 .下图所示电路中的最简逻辑表达式为。

4. 一个 JK 触发器有个稳态,它可存储位二进制数。

5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。

6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。

表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 ;F 2 ;F 3 。

二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()A、m 1与m 3B、m 4与m6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:()A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是()A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为()。

A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是()。

A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为()条。

A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为()V。

A、1.28B、1.54C、1.45D、1.568、T触发器中,当T=1时,触发器实现()功能。

【精品】数字电子技术基础试卷及答案8套(可编辑

【精品】数字电子技术基础试卷及答案8套(可编辑

数字电子技术基础试卷及答案8套------------------------------------------作者------------------------------------------日期数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。

设各触发器初态为“0”。

AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。

八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。

23FM 2 M 1 F0 01 1101三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B ”,A 、B 均为两位二进制数,即A (A 1、A 0),B (B 1、B 0)。

要求用三个3输入端与门和一个或门实现。

四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。

123Y ACY ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)已知同步计数器的时序波形如下图所示。

试用维持-阻塞型D 触发器实现该计数器。

要求按步骤设计。

六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。

2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5-1图5-2七.45八.(10分) 电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。

并计算出V 01波形的周期T=?。

157 6 8 42 R 1NE5553R 2C1Vc+0.01uJK 1QQ&&V CCV 01ABCC 10K10KT 1T 267数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。

09-10数字电路A--答案

09-10数字电路A--答案

2009—2010学年第二学期《数字电子技术》考试(A卷)参考答案一、简答题(每小题4分,共36分)1、解:(1011110.0101)2=(136.24)8=(94.3125)10=(5E.5)162、解:Y(A,B,C,D)=B’D’+A’B’+A’D’3、解:当V I=3.4V时,T1导通,T2,T5也导通,T2的基极电位为1.4V。

并可以推知V B1=2.1V;当V I=0.2V时,T1导通,T2,T5截止。

V B1=0.7+0.2=0.9V。

4、解:当EN’=0时,P点为高电平,D截止。

整个电路为一与非门,输出Y的状态由A、B 的与非决定;当EN’=1时,P点为低电平,D导通,T4截止,同时T2、T5也截止。

因此输出Y呈现高阻态。

5、解:当A1A0=01时,W1=1,其余为0;则d3d2d1d0=0011.当A1A0=11时,W3=1,其余为0;则d3d2d1d0=0111.6、解:V0= -i∑*R F= -R*i∑/2又 i∑= d3V REF/R+ d2V REF/2R + d1V REF/22R + d0V REF/23R= V REF/23R(23 d3+22 d2 +2 d1+ d0)所以,V0= (-R/2) * (V REF/23R) * (23 d3+22 d2 +2 d1+ d0)= -(V REF/24) * (23 d3+22 d2 +2 d1+ d0)当V REF=16V,d3d2d1d0=1011时,V0= -(16/24 )*( 23 +2 + 1)=-11(V)7、解:其电压传输特性如图所示:8、解:要显示数字6,需点亮a 、c 、d 、e 、f 、g 段。

故数码管的a 、c 、d 、e 、f 、g段接高电平,b 段接低电平。

公共阴极1,6接地(低电平)。

9、解:此为3线-8线译码器电路。

当A 2A1A0=110时,Y6=1,其余的Y7,Y5~Y0均为0。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

《数字电子技术基础》试题及参考答案

《数字电子技术基础》试题及参考答案

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。

二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。

A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。

A 、Y=A+B ;B 、Y=AB ;C 、Y=B A +;D 、Y=AB4、十二进制加法计数器需要( )个触发器构成。

A 、8;B 、16;C 、4;D 、35、逻辑电路如右图,函数式为( )。

A 、F=AB +C ; B 、F=AB +C ;C 、F=C AB +;D 、F=A+BC6、逻辑函数F=AB+BC 的最小项表达式为( )A 、F=m 2+m 3+m 6B 、F=m 2+m 3+m 7C 、F=m 3+m 6+m 7D 、F=m 3+m 4+m 77、74LS138译码器有( ),74LS148编码器有( )A 、三个输入端,三个输出端;B 、八个输入端,八个输出端;C 、三个输入端,八个输出端;D 、八个输入端,三个输出端。

8、单稳态触发器的输出状态有( )A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。

( )2、对于MOS 门电路多余端可以悬空。

( )3、计数器的模是指对输入的计数脉冲的个数。

( )4、JK 触发器 的输入端 J 悬空,则相当于 J = 0。

数字电子技术基础测试题及其答案.

数字电子技术基础测试题及其答案.

数字电子技术基础测试题测试题A一、填空题1.晶体管作为开关使用,是指它的工作状态处于()状态和()状态。

2.TTL逻辑门电路的典型高电平值是()V,典型低电平值是()V。

3.触发器的特点是()和()。

③画逻辑图。

如图【解A7】。

【解A7】真值表八、1.十进制数513对应的二进制数( ),对应的8421BCD 码是( ),对应的十六进制数是( )。

2.平时的负载。

3.CMOS 当接到( )电平。

4.施密特触发器有(5.JK 二、单项选题1.在图B.1 ①1种;②2种;③32.3.③D/A 转换器;④JK4.( )。

①异或门;②同或门;③5.电路和波形如图B.2形是( )。

1.C B BC A AC Y +++=2. ∑∑(d,,,mDYABC),12=)+,9,8,5,4,3,1,0(1110,2(,)14四、数据表B.1所示真值表写出最简与非表达式,并画出逻辑图。

真值表B.1②函数表达式。

8403210321032101m m m A A A A A A A A A A A A Y ++=++=97531321032103210321032102m m m m m A A A A A A A A A A A A A A A A A A A A Y ++++=++++=。

③将21,Y Y 与4线-10线译码输出函数比较。

令D A C A B A A A ====3210,,,,则有8401Y Y Y Y '+'+'=;975312Y Y Y Y Y Y '+'+'+'+'=。

④连线图。

如图【解B6】。

②计数器输出状态为0110010101230123=''''=Q Q Q Q Q Q Q Q S N ; ③计数器状态相应的十进制数。

65)01100101(8421=BCD ; ④六十五进制计数器。

数字电子技术基础习题及答案.pdf

数字电子技术基础习题及答案.pdf

数字电子技术基础考题
一、填空题:(每空 3 分,共15 分)
)。

)和(
)电平。

not )和(
最高)位。

)、(主从型
(积分型单稳态)触发器
TTL )电路和
2)个稳定状态.,多谐振荡器有(
17.根据不同需要,在集成计数器芯片的基础上,通过采用
T 触发器的逻辑效用;若J K ,则二.数制转换( 5 分):
2、(8F.FF)=(
3、(25.7)=(
5、(-101010B)=()=(
三.函数化简题:(5 分)
1、化简等式
Y AB AC BC
1
电路的状态转换图。

(20)
3. 1)据逻辑图写出电路的驱动方程:
(2)说出电路的效用。

(74161的效用见表)
2 票或
3 票同意,表决就通过(要求有真值表等)。

2. 试用JK 触发器和门电路设计一个十三进制的计数器
分)
7.
同步型、主从型;
2、(8F.FF)=(10001111.11111111)=(143.9960937)
1、利用摩根定律证明公式
2、画出卡诺图。

数字电子技术基础习题与答案

数字电子技术基础习题与答案

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.1是8421BCD 码,其十进制为 861 。

3.逻辑代数的三种基本运算是 与 , 或 和 非 。

4.三态门的工作状态是 0 , 1 , 高阻 。

5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。

6.施密特触发器的主要应用是 波形的整形 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。

8.实现A/D 转换的主要方法有 , , 。

三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Qn =+1六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。

(15)数字电子技术试卷(2)二.填空(16)1.十进制数35.85的二进制数是 ;十六进制数是 。

2.逻辑代数中逻辑变量得取值为 0、1 。

3.组合逻辑电路的输出状态只与 当前输入 有关而与电路 原状态无关 。

4.三态门的输出有0、1、高阻 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。

数字电子技术基础测试题及其答案

数字电子技术基础测试题及其答案

数字电子技术基础测试题及答案测试题A一、填空题1.晶体管作为开关使用,是指它的工作状态处于()状态和()状态。

2.TTL逻辑门电路的典型高电平值是()V,典型低电平值是()V。

3.触发器的特点是()和()。

③画逻辑图。

如图【解A7】。

【解A7】真值表八、1.十进制数513对应的二进制数( ),对应的8421BCD 码是( ),对应的十六进制数是( )。

2.平时的负载。

3.CMOS 当接到( )电平。

4.施密特触发器有(5.JK 二、单项选题1.在图B.1 ①1种;②2种;③32.3.③D/A 转换器;④JK4.( )。

①异或门;②同或门;③5.电路和波形如图B.2形是( )。

1.C B BC A AC Y +++=2. ∑∑(d,,,mDYABC),12=)+,9,8,5,4,3,1,0(1110,2(,)14四、数据表B.1所示真值表写出最简与非表达式,并画出逻辑图。

真值表B.1②函数表达式。

8403210321032101m m m A A A A A A A A A A A A Y ++=++=97531321032103210321032102m m m m m A A A A A A A A A A A A A A A A A A A A Y ++++=++++=。

③将21,Y Y 与4线-10线译码输出函数比较。

令D A C A B A A A ====3210,,,,则有8401Y Y Y Y '+'+'=;975312Y Y Y Y Y Y '+'+'+'+'=。

④连线图。

如图【解B6】。

②计数器输出状态为0110010101230123=''''=Q Q Q Q Q Q Q Q S N ; ③计数器状态相应的十进制数。

65)01100101(8421=BCD ; ④六十五进制计数器。

数字电子技术基础--2009-2010(1)-56学时-A卷-试题与答案

数字电子技术基础--2009-2010(1)-56学时-A卷-试题与答案

华北电力大学(北京) _2009-2010学年第_1_学期考试试卷(A)(1) )(4分)试用PROM 实现下列多输出函数,写出最小项表达式并画出该函数的ROM 阵列图。

电路如题1图所示。

BCB A F B AC A BC A F BC B A B A F +=++=++=321题1图答案:将逻辑函数写成最小项表达式(3分)∑∑∑=+==++==++=)7,3,1,0(),,()6,5,4,3(),,()7,5,4,3,1,0(),,(321m BC B A C B A F m B A C A BC A C B A F m BC B A B A C B A F画出PROM 的阵列图如图所示,(2分)图PROM 的阵列图(2) 用卡诺图化简(4分)(,,,)(4,6,8,9,10,11)(12,14)=+∑∑F A B C D m d答案:D B B A F +=(4分)二、(8分)根据题2图所示的电路,写出01和Q Q 的表达式,并在已知信号的作用下画出01和Q Q 的波形,01和Q Q 的初始状态为零。

题2图答案: =+10n Q A ⊙BB A Q n ⊕=+11三、(10分) 分析题3图所示电路, ⑴ 写出输出端L 的表达式; ⑵ 写出L 的最小项表达式。

题3图 答案:(,,,)(0,1,2,3,5,6,7)m L A B C D AB A B BC C AB AB BC C C B A 55=+++⋅=+++=++=∑(分)(分)四、(12分)设计一个组合逻辑电路,其输入为8421BCD 码,当输入能被2或3整除时,输出为1。

(0可被任何数整除) (1) 列出真值表;(2) 写出L 的最简与或表达式; (3) 用门电路实现该组合逻辑电路。

答案:约定:输入用A B C D 表示,输出用L 表示。

(1分)卡诺图化简(3分)(2分)(2分)五、(20分)请用D触发器及适当门电路设计一个1101序列信号检测电路,该电路有一个输入端X和一个输出端Z。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、选择题(共10题,每题2分,共20分)1. 以下哪个不是数字电子技术的基本组成部分?A. 逻辑门B. 计数器C. 模拟电路D. 地址译码器答案:C2. 下列哪个不是数字信号的特点?A. 离散B. 可逼近C. 定常D. 自补偿答案:D3. 在输出位备选的半加器中,按照大端法标识,S和C表示()A. 两个输入并且输出B. 和输入X、Y相关的一个输入和一个输出端C. 两个输入和一个输出端D. 一个输入和一个输出端答案:C4. 如图所示,用所给的逻辑门组合电路,若输入A、B分别为1、0,则输出Y的真值表达式是()A. A + BB. ABC. A - BD. A/B答案:A5. 下列哪个不属于触发器的类型?A. D触发器B. T触发器C. JK触发器D. MS触发器答案:D6. 在数字系统中,当输入的激励信号是一个脉冲信号时,输出的响应包括()A. 自动输出B. 行波C. 驻波D. 绝对值答案:B7. X = AB + CD,可以化简为A. X = (A + C)(C + D)B. X = (AC + CD)(CD)C. X = (ACD)(CD)D. X = (ACD)答案:D8. 在字长为8位的字级操作中,运算结果已知,现有A = 10101010,B = 01010101,若用A、B进行按位异或运算,结果为()A. 10101010B. 11111111C. 00000000D. 01010101答案:B9. 一个加法器的两个输入都为0,则请问输出是否为0?A. 是B. 否答案:A10. 将输出信号复制回输入端,称为()A. 反馈B. 进位C. 脉冲D. 主导答案:A二、填空题(共5题,每题4分,共20分)1. 在数字电路中,与门的基本逻辑操作是______________。

答案:乘法2. 在加法器中,当加法的结果超出了加法器的位宽时,称为_____________。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 同或、异或、非2. 一个二进制数1011转换为十进制数是多少?A. 9B. 10C. 11D. 123. 下列哪个不是数字电路的特点?A. 速度快B. 稳定性好C. 可编程D. 体积大4. 逻辑门电路中的“与门”(AND gate)的输出为高电平的条件是什么?A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平5. 触发器的主要用途是什么?B. 进行算术运算C. 进行逻辑判断D. 放大信号6. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 没有记忆功能C. 需要时钟信号D. 可以进行数据存储7. 一个完整的数字系统通常包括哪些部分?A. 微处理器、存储器、输入/输出接口B. 微处理器、电源、输入/输出接口C. 存储器、电源、输入/输出接口D. 微处理器、存储器、显示器8. 以下哪个是数字电路中的计数器的功能?A. 计数B. 分频C. 放大D. 编码9. 一个数字电路设计中,若要实现一个逻辑表达式 A'BC + AB'C',应该使用哪种逻辑门?A. 与门B. 或门C. 非门D. 异或门10. 以下哪个是数字电路中的寄存器的功能?B. 进行算术运算C. 进行逻辑判断D. 放大信号二、填空题(每题2分,共20分)11. 数字电路中最基本的逻辑关系包括________、________和________。

12. 一个二进制数1101转换为十进制数是________。

13. 数字电路与模拟电路相比,具有________、________和________等优点。

14. 在数字电路中,若要实现一个逻辑表达式 A + B,应该使用________门。

15. 触发器是一种________电路,用于存储________。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( 11)根地址线,有(16)根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。

11. =(AB )。

12.13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( C )。

数字电子技术试题及答案

数字电子技术试题及答案
四、分析如图 16所示电路,写出其真值表和最简表达式。(10分)
五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图) (10分)
六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路 (10分)
一、填空题 :

AB
两 , 一
多谐振荡器
同或 , 与非门 , 或门
二、选择题:
1. D 2. B 3. D 4. B 5. A
6. C 7. C 8. C 9. C 10. B
三、 1. 2.
四、 1.
2. , , ,
五、
六、同步六进制计数器,状态转换图见图 20。
图 20
七、 , , ,波形如图 21 所示
7. 当时序逻辑电路存在无效循环时该电路不能自启动()
8. RS触发器、JK触发器均具有状态翻转功能( )
9.D/A的含义是模数转换( )
10.构成一个7进制计数器需要3个触发器( )
三.计算题(5分)
如图所示电路在Vi=和Vi=5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。
74LS138的逻辑功能表
输 入
输 出
S1
A2A1A0
0
X
XX X
1 1 1 1 1 1 1 1
X
1
XX X
1 1 1 1 1 1 1 1
1
0
0 0 0
0 1 1 1 1 1 1 1
1
0
0 0 1
1 0 1 1 1 1 1 1
1

数字电子技术基础考试试卷(附答案)

数字电子技术基础考试试卷(附答案)

数字电子技术基础考试试卷(附答案)一、填空题:(每空1分,共15分)1.逻辑函数的两种标准形式分别为( )、( )。

2.将2004个“1”异或起来得到的结果是( )。

3.半导体存储器的结构主要包含三个部分,分别是( )、( )、( )。

4.8位D/A 转换器当输入数字量10000000为5v 。

若只有最低位为高电平,则输出电压为( )v ;当输入为10001000,则输出电压为( )v 。

5.就逐次逼近型和双积分型两种A/D 转换器而言,( )的抗干扰能力强,( )的转换速度快。

6.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。

7.与PAL 相比,GAL 器件有可编程的输出结构,它是通过对( )进行编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1. 1. 将逻辑函数 P=AB+AC 写成与或非型表达式,并用集电极开路门来实现。

2.2.图1、2中电路均由CMOS 门电路构成,写出P 、Q 的表达式,并画出对应A 、B 、C 的P 、Q 波形。

三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。

图Y AB C =+中所用器件是8选1数据选择器74LS151。

(10分)四、设计一位十进制数的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图6(a)所示,在示波器上观察到波形如图6(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)八、图8所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案1. 第一题题目:简述数字电子技术的基本概念和应用领域。

答案:数字电子技术是指利用离散的数值来表示和处理信息的技术。

它基于二进制数制,利用逻辑门电路和触发器等组件构成各种数字电路,用于实现逻辑运算、控制电路和数据处理等功能。

数字电子技术广泛应用于计算机、通信、嵌入式系统、数字信号处理等领域。

2. 第二题题目:简述数字电路系统的设计与分析方法。

答案:数字电路系统的设计与分析涉及到多个步骤。

首先,根据系统需求和功能,确定电路的输入输出关系和逻辑功能。

然后,根据逻辑功能,设计电路的逻辑结构,选择适当的逻辑门电路和触发器等组件。

接下来,进行电路的布局与连接设计,确定电路的输入输出接口和信号线的连接方式。

最后,进行电路的仿真与测试,验证电路的功能和性能。

3. 第三题题目:简述数字电子技术中的编码与解码原理及应用。

答案:编码与解码是数字电子技术中常用的方法,用于将不同形式的数据转换为二进制数或将二进制数转换为其他形式的数据。

常见的编码与解码方式包括BCD码、格雷码、ASCII码等。

编码与解码在数字通信、计算机存储与传输、显示器控制等场景中具有重要应用。

4. 第四题题目:简述数字电子技术中的时序电路和控制电路。

答案:时序电路是数字电子技术中用于控制和同步各个组件工作时间序列的电路。

它包括时钟信号发生、计数器、触发器、寄存器等组件。

控制电路是数字电子技术中用于实现逻辑控制和决策的电路。

它通过逻辑门电路、电平转换电路等实现数据的选择与控制。

时序电路和控制电路在数字系统中起着重要的作用,决定了系统的功能和性能。

5. 第五题题目:简述数字电子技术中的记忆器件和处理器。

答案:记忆器件是数字电子技术中用于存储数据和程序的组件。

常见的记忆器件包括随机存储器(RAM)、只读存储器(ROM)、闪存等。

处理器是数字电子技术中用于执行指令和运算的核心组件。

处理器包括算数逻辑单元(ALU)、控制单元(CU)等部分,通过指令和数据交互实现数据处理和运算。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( 11)根地址线,有(16)根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。

11.AB )。

12.13二、分)或未选均无分。

)1.?函数A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( C )。

A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( C )个。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。



总分
一、(8分)回答下列问题
(1))(4分)试用PROM实现下列多输出函数,写出最小项表达式并画出该函数的ROM阵列图。电路如题1图所示。
题1图
答案:
将逻辑函数写成最小项表达式(3分)
画出PROM的阵列图如图所示,(2分)
图PROM的阵列图
(2)用卡诺图化简(4分)
答案:
(4分)
二、(8分)根据题2图所示的电路,写出 的表达式,并在已知信号的作用下画出 的波形, 的初始状态为零。
题6图
解:
(1)电路结构:同步米里型电路(1分)
(2)输出方程: (2分)
驱动方程: (1分)
(1分)
状态方程: (2分)[= (2分)]
(2分)[= (2分)]
(3)状态表:(2分)
0
0
0
0
0
0
0
0
1
0
1
0
0
1
0
1
0
0
0
1
1
1
1
0
1
0
0
0
1
0
1
0
1
1
0
0
1
1
0
1
1
0
1
1
1
0
0
1
(4)状态图(2分)
1 1 1 1
1
0
1
1
1
0
1
0
1
1
X
X
X
X
X
X
卡诺图化简(3分)
(2分)
(2分)
五、(20分)请用D触发器及适当门电路设计一个1101序列信号检测电路,该电路有一个输入端X和一个输出端Z。规定若检测到X连续输入1101时输出Z=1,否则Z为0。规定X输入的1101序列中最后一个1不可以当作下一个序列的第一个1信号。要求使用米里型电路并状态最简。(画出状态转换图;状态转换驱动表;卡诺图化简;写出输出方程和驱动方程;画出逻辑电路图)
(3)画出在5个周期CP脉冲作用下Q2、Q1、Q0和D、C、B、A的波形图,要求从Q2Q1Q0=000开始(2分)。
题10表
输入
输出
I1I2I3I4I5I6I7I8I9
D CBA
H H H H H H H H H
H H H H
××××××××L
L H H L
×××××××L H
L H H H
××××××L H H
(2)暂态脉冲宽度
(2分)
(3)波形(1分)
在时长10µS的uI低电平的时间内,555芯片的输出一直处于置位状态(输出为1),与6脚复位输入端的信号没有关系,这时三极管处于截止状态,7脚开路,而6脚是运放的输入端,没有输入电流,所以VCC通过R向C充电,充电时间常数为RC=3µS,对于一阶RC动态电路来说,3倍到5倍的时间常数过后,电容电压与VCC很接近,即10µS(大于3倍的时间常数)过后,电容C的电压与VCC很接近。在uI变为高电平的时刻,2脚无效,6脚(电容电压)有效,输出复位,此时三极管饱和,7脚接地,电容很快放电为0。
(2)输入信号是低电平有效(1分)。11脚I1的优先级别最低。(1分)
(3)(2分)
华北电力大学(北京)_2009-2010学年第_1_学期考试试卷(A)
课程名称
数字电子技术基础A
课程编号
00500400
考核日期时间
2009、12、8
专业班级
通信0701~0703、
测控0701~0703
需要份数
送交日期
考试方式
闭卷
试卷页数
A B卷齐全

命题教师
电子全体教师
主任签字
备注







(3)给定输入uI的波形如题9图(b)所示,已知低电平时长为10µS,试画出电容电压uC的波形和对应的输出uo波形。(2分)
(4)如果在题9图(a)的555定时器芯片的5脚外接一个+5V的电压源,问暂态脉冲宽度是增加、减少还是不变?为什么?(1分)
(a) (b)
题9图
答案
(1)该电路为单稳态电路(1分)
图(要求画其它端子的设置)------------------- 3分
题8答案图
九、(共5分)555定时器芯片的功能如题9表所示。
题9表
555定时器芯片接成的电路如题9图(a)所示。
(1)该电路的名称是什么?(1分)
(2)若+VCC=+10V,R=10kΩ,C=300pF,计算其暂态脉冲宽度tpo。(1分)
列写真值表--------------- --------------------------------------------------------------------4分
A B C D
L
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
D1D0
Z
0
0 0
0 0
0 0
0
0
0 1
0 0
0 0
0
0
1 0
1 1
1 1
0
0
1 1
0 0
0 0
0
1
0 0
0 1
0 1
0
1
0 1
1 0
1 0
0
1
1 0
1 0
1 0
0
1
1 1
0 0
0 0
1
由卡诺图化简:
(2分)
(2分)
(2分)
(1分)
(1分)
(1分)
画出逻辑电路图:(2分)
六、(16分)试分析题6图所示时序逻辑电路的逻辑功能。说明电路是米里型还是莫尔型,列出它的输出方程、驱动方程和状态方程,列出状态表,画出状态图,说明电路功能,判断是否能自启动。
答案:(一)确定电路状态并化简,画出状态转换图;
S0:初始状态或没有收到1时的状态;
S1:收到一个1时的状态;
S2:连续收到两个1时的状态;
S3:收到110时的状态;
(1分)
在输入X为连续的1101时输出Z为1,否则为0。
状态转换图: (2分)
状态编码00表示S0,01表示S1,10表示S2,11表示S3。(其他编码形式亦可)(2分)
(4)减少,因为暂态的时间现在是电容C从0充电到5V的时间,原来是从0充电到6.67V的时间。(1分)
十、(共5分)74147是优先编码器芯片,其功能表如题10表所示。74192是计数器芯片。针对题10图,试回答下列问题:
(1)画出计数器的状态图(1分)。
(2)74147芯片的输入信号是低电平有效还是高电平有效(1分)?74147芯片的哪个输入端的优先级别最低(1分)?
(二)状态转换表(2分)
输入信号
现态
次态
输出信号
X
Q1nQ0n
Q1n+1Q0n+1
Z
0
0 0
0 0
0
0
0 1
0 0
0
0
1 0
1 1
0
0
1 1
0 0
0
1
0 0
0 1
0
1
0 1
1 0
0
1
1 0
1 0
0
1
1 1
0 0
1
状态转换驱动表(2分)
输入信号
现态
次态
驱动信号
输出信号
X
Q1nQ0n
Q1n+1Q0n+1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
0
1
1
0
1
0
0
1
1
0
0
1
0
1
1
0
(2) -- ------1分
(3)令A---A2B---A1C---A0
-----1分
74X151数据选择器的输出为:
比较L与Y可知: ----1分
(4)电路图---------------------------------------------------------------------------------------2分
题7答案图
(答案不唯一,选择不同的变量作为地址,那么它的数据端不同。)
八、(6分)集成计数器74X160的国标符号如题8图所示,用反馈置数法实现七进制计数器,已知D3D2D1D0=0110。要求:(1)画出状态转换图;(2)画出逻辑电路图。
题8图
答案:状态转换图: ---3分
LD为同步置数所以 ( 可以,不是最简单)
(5)电路功能:由信号X控制的可控四进制计数器,X=0时,停止计数;X=1时,加1计数;Z为进位。(2分)
(6)判断自启动功能:可以自启动。(1分)
七、(10分)八选一数据选择器74X151的国标符号如题7图所示。用74X151实现四位奇偶校验,当奇数个1输入时,输出为1,否则为0。
题7图
答案:(1)约定:输入用A、B、C、D表示,输出用L表示---------------1分
答案:约定:输入用A B C D表示,输出用L表示。(1分)
真值表(4分)
A B C D
L
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
相关文档
最新文档