DDR3与FPGA接口的高速电路板信号完整性分析
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
DDR3与FPGA接口的高速电路板信号完整性分析
金帅;韩连刚;谢锡海
【期刊名称】《现代电子技术》
【年(卷),期】2017(40)22
【摘要】由于芯片频率的提高,现今高速PCB设计的信号完整性问题的分析已经成为不可忽略的关键环节.以FPGA控制DDR3 SDRAM读写数据的高速PCB板为硬件平台,论述高速PCB设计中的反射、串扰等信号完整问题并以Cadence公司的SPECCTRAQuest仿真器作为仿真工具,提出并验证了抑制反射和串扰的方法.仿真结果表明,端接电阻可抑制反射,且不同端接方式以及驱动端频率不同,抑制反射的效果有所不同;改变布线间距及走线长度可抑制串扰.通过布线前和布线后的仿真来指导PCB的设计,保证了硬件平台的正常工作.%As the chip frequency increases,the signal integrity analysi s in today′s high-speed PCB design has become the key link that cannot be ignored. Taking the high-speed PCB as the hardware platform,in which FPGA controls the reading and writing data of DDR3 SDRAM,the signal integrity problems of reflection and crosstalk in high-speed PCB design are elaborated. With the SPECCTRAQuest simulator made by Cadence Company as the simulation tool,the method of suppressing the reflection and crosstalk is put forward and verified. The simulation results show that the terminating resistor can suppress reflection,and the suppression effect varies with different termination modes and different frequencies of the drive end;changing the wire rout-ing interval and wiring length can suppress crosstalk. The simulation
experiments before and after wire routing were performed to guide the PCB design,so as to ensure the normal running of the hardware platform.【总页数】4页(P10-13)
【作者】金帅;韩连刚;谢锡海
【作者单位】西安邮电大学通信与信息工程学院,陕西西安710061;中国航天四院,陕西西安710121;西安邮电大学通信与信息工程学院,陕西西安710061
【正文语种】中文
【中图分类】TN911.6-34;TN919
【相关文献】
1.基于FPGA的高速信号采集系统的信号完整性分析 [J], 马秀成;杨晓非
2.基于DSP+FPGA的高速信号采集与处理系统的信号完整性分析 [J], 邱燕军;申功勋
3.基于FPGA的高速高密度PCB设计中的信号完整性分析 [J], 韩刚;耿征
4.高速电路板设计的信号完整性分析 [J], 梁宝娟;孙少波;张永丽
5.高速DAC与FPGA接口信号完整性的仿真分析 [J], 窦垭锡;陈星;高群福
因版权原因,仅展示原文概要,查看原文内容请购买。