实验7——三八译码器

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

五、注意事项
设计电路时一定要注意各变量的对应关系 注意三个控制端在不用时的处理
2017/12/31
三—八译码器
14
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
六、预习内容
下次实验: 数字实验(五)—触发器 相关资料: 常见触发器的逻辑功能及特性方程
各触发器之间的转换
2017/12/31
S取其它值时,输出全1
4
电 工 电 子 1、三—八译码器的逻辑功能 实 验 逻辑电路图 中 心 多 媒 Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 体 演 示 A0 A1 A2 S3 S2 S1 课 件
2017/12/31 三—八译码器
三、实验原理
三个输入控制端,只
有S1=1,S2=S3=0时 ,译 码器才能工作,否则译
2017/12/31
= Q3Q5Q6Q7
三—八译码器
8
3、用三—八译码器设计组合逻辑电路
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
2、设计全加器电路
根据结果,将相应的输出端用与非门连接,得电路如下: S C & &
Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 A0 A1 A2 S3 S2 S1
基础电子线路实验(七)
变量(三—八)译码器实验
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
一、实验目的
了解三—八译码器的逻辑功能 掌握用三—八译码器设计组合逻辑电路
的方法
2017/12/31
三—八译码器
2
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
二、实验器材
Y 0 0 0 0 0 1 1 1
三—八译码器
由真值表可写出Y的 逻辑表达式: Y = ABC+ABC+ABC = m5+m6+m7 = m5 m6 m7 = Q5Q6Q7
10
3、用三—八译码器设计组合逻辑电路
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
2017/12/31
电路图 Y
&
Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 A0 A1 A2 S3 S2 S1
C B A
三—八译码器 11
3、用三—八译码器设计组合逻辑电路
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
4、设计给定的逻辑函数
给定函数: Y1 = BC+ABC Y2 = ABC+ABC+BC
解:先化成最小项和形式: Y1 Y2 &
&
Y1 = ABC+ABC+ABC = m0+m4+m6 = m0 m4 m6 = Q0 Q4 Q6
Y2 = ABC+ABC+ABC+ABC = m1+m4+m3+m7 = m1 m3 m4 m7 = Q1 Q3 Q4 Q7
2017/12/31 三—八译码器
Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 A0 A1 A2 S3 S2 S1
C B A
12
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
四、实验内容
三—八译码器逻辑功能测试 三—八译码器级连(四—十六译码器) 用三—八译码器设计全加器 用三—八译码器设计三人表决器 用三—八译码器设计给定组合逻辑电路
2017/12/31
三—八译码器
13
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
2、设计全加器电路
首先将全加器的两个输出端化成最小项之和形式 S = A + B + C = (AB+AB) + C = (AB+AB)C + (AB+AB)C = (AB+AB)C+ABC+ABC = ABC+ABC+ABC+ABC = m1+m7+m2+m4 = m1 m2 m4 m7 = Q1Q2Q4Q7 C = ABC+ABC+ABC+ABC = m3+m5+m6+m7 = m3 m5 m6 m7
三、实验原理
逻辑功能
当S1=1,S2=S3=0时有 Q0 = A2A1A0 = m0 Q1 = A2A1A0 = m1 Q2 = A2A1A0 = m2 Q3 = A2A1A0 = m3 Q4 = A2A1A0 = m4 Q5 = A2A1A0 = m5 Q6 = A2A1A0 = m6 Q7 = A2A1A0 = m7
Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7
A0 A1 A2 S3 S2 S1
D3
Hale Waihona Puke 1、D3=0时,第一片工作,第二片输出全“1”, 2、D3=1时,第一片输出全“1”,第二片工作, 3、综上可知,0000~1111对应Y0~Y15的十六个输出。
2017/12/31 三—八译码器 6
3、用三—八译码器设计组合逻辑电路
C B A
2017/12/31 三—八译码器 9
3、用三—八译码器设计组合逻辑电路
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
3、设计一个三人表决器
题目要求见指导书,根据题意可列出真值表如下:
A 0 0 0 0 1 1 1 1
2017/12/31
B 0 0 1 1 0 0 1 1
C 0 1 0 1 0 1 0 1
三—八译码器
15
集成三—八译码器2片 74LS20双四输入与非门1片
74LS138
2017/12/31
三—八译码器
3
电 工 电 子 1、三—八译码器的逻辑功能 实 验 逻辑电路图 中 心 多 媒 Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 体 演 示 A0 A1 A2 S3 S2 S1 课 件
2017/12/31 三—八译码器
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
1、设计原理
由于三—八译码器的八个输出端表示三个变量的全部
八个最小项,因此只需将要实现的函数化成最小项和
的形式,找到对应的输出端,再用相应的门电路连接 即可。
2017/12/31
三—八译码器
7
3、用三—八译码器设计组合逻辑电路
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
码器被禁止,所有输出
电平均为高电平。 注:输出端低电平有效
5
2、三—八译码器的级连
Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9 Y10 Y11 Y12 Y13 Y14 Y15
电 工 电 子 实 验 中 心 多 媒 体 演 示 课 件
Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7
A0 D0 D1 D2 A1 A2 S3 S2 S1
相关文档
最新文档