基于FPGA的高速自适应滤波器的实现
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
基于FPGA的高速自适应滤波器的实现
程文帆;朱雪琼
【期刊名称】《电子技术应用》
【年(卷),期】2011(37)6
【摘要】In the foundation of varying step-size LMS algorithm ,the paper proposes new architectures and advanced algorithms combining delay leading transfer pipeline and timing refactoring ,and the simulation and synthesis of the efficient self-adaption filter realization based on FPGA is given. At last ,the system has been tested on Altera DE2-70 board.%在LMS 算法进行变步长处理的基础上,结合驰豫超前流水线技术和时序重构技术提出了创新结构和改进算法,在FPGA的仿真综合环境中设计实现了该高速自适应滤波器,并且在AlteraDE2-70开发板上进行了板级测试.
【总页数】3页(P12-14)
【作者】程文帆;朱雪琼
【作者单位】华侨大学信息科学与工程学院,福建厦门361021;华侨大学信息科学与工程学院,福建厦门361021
【正文语种】中文
【中图分类】TN911.72
【相关文献】
1.DLMS高速自适应滤波器的FPGA实现 [J], 杨东;王建业
2.基于FPGA的高速低功耗自适应滤波器的实现 [J], 刘威;邵高平
3.基于FPGA的高速低功耗自适应滤波器的实现 [J], 刘威;邵高平
4.基于SystemVue的LMS自适应滤波器设计及其FPGA实现 [J], 陈辉铭;曹张帅;张萌萌
5.基于qF-LMS算法的自适应滤波器与FPGA实现 [J], 丁泽锋; 白路阳; 杨炜毅; 王艳芬
因版权原因,仅展示原文概要,查看原文内容请购买。