【在线】电子科大17春《数字逻辑设计及应用(专科)》在线作业2

合集下载

2011-2012-2电子科大《数字逻辑设计及应用》期末考试题参考解答

2011-2012-2电子科大《数字逻辑设计及应用》期末考试题参考解答

………密………封………线………以………内………答………题………无………效……电子科技大学2011 -2012学年第 二 学期期 末 考试 A 卷课程名称:_数字逻辑设计及应用__ 考试形式: 闭卷 考试日期: 20 12 年 07 月 02 日 考试时长:_120___分钟课程成绩构成:平时 30 %, 期中 30 %, 实验 0 %, 期末 40 % 本试卷试题由___六__部分构成,共__6___页。

I. Fill out your answers in the blanks (3’ X 10=30’)1. The inputs of a full-adder are A =1, B=1, C in =1. Then the output C out is ( 1 ).2. If an 74x148 priority encoder has its 0, 2, 4, and 6 inputs at the active level, the active LOW binary output is ( 001 ).3. If an J-K flip-flop with J=1 and K=1 has a 10kHz clock input, the Q output is a (5k ) Hz square wave. 4. A sequential circuit whose output depends on the state and inputs is called a ( Mealy ) state machine. 5. If we observed the waveforms of output Q 1、Q 2、Q 3 of three flip-fl0ps of a counter as the Figure 1, the modulo of the counter should be ( 6 ).Figure 16. State/output table for a sequential circuit is shown as table 1. X is input and Z n is output. Assume that the initial state is S 0, if the input sequence is X =01011101, the output sequence should be ( 11000100 ).CP Q 1 Q 2 Q 3………密………封………线………以………内………答………题………无………效……7.Transition/output table for a sequential circuit is shown in Table 2, X is input and Y is output, the sequential circuit is a modulus ( 3 ) up/down counter.8. A 4-bit linear feedback shift-register (LFSR) counter with no self-correction can have ( 15 ) normal states. 9. A serial sequence generator by feedback shift registers 74x194 is shown in Figure 2, assume the initial state is Q 2Q 1Q 0=110, the feedback function LIN = Q 2/Q 1/ + Q 2Q 0/, the output sequence in Q 2 is ( 110100 ).Figure 210. When the input is 01000000 of an 8 bit DAC, the corresponding output voltage is 2V . The output voltage range for the DAC is ( 0 ~ 7.97 )V .II. Please select the only one correct answer in the following questions.(2’ X 5=10’)1. If a 74x85 magnitude comparator has ALTBOUT=AGTBOUT=0, AEQBOUT=1 on its outputs, the cascading inputs are ( B ).A) ALTBIN=0, AEQBIN=0, AGTBIN=0 B) ALTBIN=0, AEQBIN=1, AGTBIN=0 C) ALTBIN=1, AEQBIN=0, AGTBIN=1 D) ALTBIN=1, AEQBIN=1, AGTBIN=1 2. For an edge-triggered D flip-flop, ( D) is correct.A) a change in the state of the flip-flop can only at a clock pulse edge B) the state that the flip-flop goes to depends on the D inputn+1n 21………密………封………线………以………内………答………题………无………效……C) the output follows the input at each clock pulse D) all of these answers3. An asynchronous counter differs from a synchronous in ( B ). A) the number of states in its sequence B) the method of clocking C) the type of flip-flop used D) the value of the modulus4. A modulus-10 Johnson counter requires ( C ).A) ten flip-flopB) four flip-flopC) five flip-flopD) twelve flip-flop5. The capacity of a memory that has 10 bits address bus and can store 8 bits at each address is ( B ). A) 1024 B) 8192 C) 80 D) 256III. A D Latch and a D Flip-flop are shown in Figure 3. The waveforms of a clock CP and aninput D are shown in Figure 4. Assume the initial state of Q is 1. Try to draw the waveforms of Q of the D Latch and the D Flip-flop. Ignore the delay of the circuit. (15’ )Figure 3CP DttFigure 4Answer:………密………封………线………以………内………答………题………无………效……CP D 锁锁锁锁锁锁QQIn the waveform of the output, the delay of the gate circuit has been taken into consideration. 评分标准:1.锁存器和触发器Q 端波形上升、下降沿正确,得12分;每错一处扣1分,扣完12分为止;2.判断上升沿和高电平状态有效,得3分;错一个扣1分,扣完3分为止。

数字逻辑设计及应用 本科2 答案

数字逻辑设计及应用 本科2 答案

电子科技大学网络教育考卷(B 卷)(20 年至20 学年度第 学期)考试时间 年 月 日(120分钟) 课程 数字逻辑设计及实践(本科) 教师签名_____一、填空题(每空1分,共20分) 1、请完成如下的进制转换:10110.112= 26.6 8= 22.75 10= 16.C 16; 2、28.510= 11100.1 2= 34.4 8= 1C.8 16= 00101000.0101 8421BCD3、某带符号的二进制数的反码是1010101,则该数对应的原码是 1101010 ,补码是 1101011 ;4、A ⊕B= AB /+A /B ;(A ⊕B)/= AB+A /B / ;5、正逻辑和负逻辑之间的关系是 对偶 ;6、请问图1-6的逻辑为:Y= A / ;7、已知某集成门电路输出和输入的高电平的最小值分别为min IH min OH V V 、;输出和输入的低电平最大值分别为:max IL max OL V V 、;请问该门电路高电平的直流噪声容限NH V = min OH min IH V V - ;低电平的直流噪声容限NL V =m a x IL max OL V V - ;8、某状态机的状态数为129,请问至少需要 8 位编码才能完成;9、如果要从多路输入数据中,选出一路作为输出,应采用 数字选择 器来实现; 10、如果要比较两个二进制数的大小,应采用 比较器 器来实现;11、如果待实现的时序状态机中存在状态循环圈,应采用 计数器 器来实现; 12、同时具备置0、置1、保持和反转的触发器是 JK 触发器;二、选择题(每题1分,共10分)1、 将十进制运算(-125-3)转换成带符号的8位(包括符号位)二进制补码运算,其结果为: ①. 00000000 ②. 10000000 ③. 11111111 ④. 100000112、请问下列逻辑中,与(A ·B)/相同的逻辑是 ;①. A /+B / ②. A+B ③. A ·B ④. A /·B /3、已知逻辑F(ABC)=Σm (1,3,5,7),则下面的描述为正确的是:①. F(ABC)=ПM (0,2,4,6) ②. F=C③. F D =Σm (0,2,4,6) ④. F=A+B4、要实现8选1的数据选择器,则地址输入(选择输入)和多路数据端得个数分别为:①. 8、3 ②. 3 、8 ③. 8、8 ④. 3、35、如果实现5-32的译码器电路,需要 个74138(3-8译码器)来实现:①. 2 ②. 3 ③. 4 ④. 86、要实现256进制(模为256)的二进制计数器,需要 个74163(4位二进制加计数器)来实现①. 2 ②. 3 ③. 8 ④. 167、要实现有效状态数为8的环形计数器,则所需移位寄存器中的触发器个数为:①. 8 ②. 4 ③. 3 ④. 28、如果用触发器和门电路来实现12进制的计数器,则至少需要 个触发器:①. 2个 ②. 3个 ③. 4个 ④. 5个9、一个JK 触发器的驱动方程为X K J ==,则其逻辑功能与以下哪种触发器相同:①. JK 触发器 ②. SR 触发器 ③. D 触发器 ④. T 触发器10、555时基电路外界阻容元件构成自激多谐振荡器,当检小组容元件的数值时,将使: ①. 振荡周期减小 ②. 振荡幅度减小③. 振荡频率降低 ④. 振荡周期增大三、判断题(每题1分,共10分)1、存储单元是时序状态机不可缺少的组成部分;( √ )2、7485为4位二进制比较器。

数字逻辑设计及实践电子科技大学试卷及答案

数字逻辑设计及实践电子科技大学试卷及答案

数字逻辑设计及实践1、存储单元是时序状态机不可缺少的组成部分;( √ )2、7485为4位二进制比较器。

如果二进制数A=B ,则其输出必将是Y (A=B )有效;(Х )3、所有类型的触发器其状态更新都发生在时钟触发沿上;(Х )4、米利型时序逻辑的输出仅仅取决于当前现态的值;(Х )5、穆尔型时序逻辑的输出仅仅取决于当前现态的值;( √ )6、异步时序逻辑电路中各个触发器所用的时钟触发沿不完全相同;( √ )7、如果两个时序逻辑的状态转换关系以及所选择的触发器都相同,则其逻辑图也相同;( Х)8、时序逻辑可以没有输出,但是组合逻辑必须有输出;( √ )9、要实现模为100的计数器(有效计数循环圈的状态数为100),则需要10片74160(十进制计数器)来实现;( Х)10、环形计数器的有效状态个数,与其位数相同;( √ )1、 将十进制运算(-125-3)转换成带符号的8位(包括符号位)二进制补码运算,其结果为:①. 00000000 ②. 10000000 ③. 11111111 ④. 100000112、请问下列逻辑中,与(A ·B)/相同的逻辑是 ;①. A /+B / ②. A+B ③. A ·B ④. A /·B /3、已知逻辑F(ABC)=Σm (1,3,5,7),则下面的描述为正确的是:①. F(ABC)=ПM (0,2,4,6) ②. F=C③. F D =Σm (0,2,4,6) ④. F=A+B4、要实现8选1的数据选择器,则地址输入(选择输入)和多路数据端得个数分别为:①. 8、3 ②. 3 、8 ③. 8、8 ④. 3、35、如果实现5-32的译码器电路,需要 个74138(3-8译码器)来实现:①. 2 ②. 3 ③. 4 ④. 86、要实现256进制(模为256)的二进制计数器,需要 个74163(4位二进制加计数器)来实现①. 2 ②. 3 ③. 8 ④. 167、要实现有效状态数为8的环形计数器,则所需移位寄存器中的触发器个数为:①. 8 ②. 4 ③. 3 ④. 28、如果用触发器和门电路来实现12进制的计数器,则至少需要 个触发器:①. 2个 ②. 3个 ③. 4个 ④. 5个9、一个JK 触发器的驱动方程为X K J ==,则其逻辑功能与以下哪种触发器相同:①. JK 触发器 ②. SR 触发器③. D 触发器 ④. T 触发器10、下面关于移位寄存器型计数器的反馈函数的描述不正确的是:①. 反馈函数输入输出到移位寄存器的串行输入端②. 反馈函数是现态的函数③. 反馈函数中可以有存储单元④. 反馈函数是个组合逻辑单元1、下面有关带符号的二进制运算,描述正确的是,其中X 是被加数,Y 是加数,S 为和:①. [X]原码+[Y]原码=[S]原码 ②. [X]补码+[Y]补码=[S]补码③. [X]反码+[Y]反码=[S]反码 ④. [X]原码+[Y]原码=[S]补码2、逻辑函数式AC+ABCD+ACD /+A /C=①. AC ②. C ③. A ④. ABCD3、请问F=A ⊕B 的对偶式=DF①. A+B ②. A ⊙B ③. AB ④. AB /+A /B4、已知门电路的电平参数如下:,,,,V 8.0V V 0.2V V 5.0V V 7.2V max IL min IH max OL min OH ====请问其高电平的噪声容限为:①.2.2V ②.1.2V ③.0.7V ④.0.3V5、下面描述方法,对于一个组合逻辑而言,具备唯一性的是:①.逻辑函数式 ②.真值表③.卡诺图 ④.逻辑电路图6、下面电路中,属于时序逻辑电路的是:①.移位寄存器 ②.多人表决电路③.比较器 ④.码制变换器7、一个D 触发器的驱动方程为Q X D ⊕=,则其逻辑功能与以下哪种触发器相同:①. JK 触发器 ②. SR 触发器③. D 触发器 ④. T 触发器8、n 位环形计数器,其计数循环圈中的状态个(模)数为:①.n 个 ②.2n 个③.2n 个 ④.2n -1个9、n 位扭环计数器,其计数循环圈中的状态个(模)数为:①.n 个 ②.2n 个③.2n 个 ④.2n -1个10、如果用JK 触发器来实现T 触发器,则JK 触发器的驱动端需要做如下的连接:①.J=K=0②.J=K=T③.J=T;K=T’④.J=T’;K=T1、CMOS 集成逻辑OD 门,可以用以线与操作;(√ )2、三态门的附加控制端输入无效时,其输出也无效;( Х )3、三态门的三个状态分别为高电平、低电平和高阻态;(√ )4、施密特触发输入的门电路,当输入从高电平变换到低电平,和从低电平变换到高电平,它的输出变化轨迹相同;( Х )5、组合逻辑和时序逻辑的区别主要在于前者与时间无关,而后者时间的因素必须考虑进去;( √ )6、一个逻辑的函数式并不唯一,但是最简的与或表达式是唯一的;(Х )7、模拟信号是连续的,而数字信号是离散的;(√ )8、当两个组合逻辑的真值表相同是,则表明这两个逻辑是相等的;( √ )9、对于一个优先编码器而言,当输入多个有效时,其输出很难讨论;(Х )10、串行加法器比超前进位加法器速度更快,且电路更为简单;( Х)1、以下有关原码、反码和补码的描述正确的是:①.二进制补码就是原码除符号位外取反加1;②.补码即是就是反码的基础上再加1;③.负数的原码、反码和补码相同;④.正数的原码、反码和补码相同;2、下列逻辑表达式中,与D BC C A AB F ///1++=不等的逻辑是:①.///BC C A AB ++②.////D BC C A AB ++③.//C A AB +④.BD C A AB ++//3、已知门电路的电平参数如下:,,,,V 3.0V V 0.3V V 25.0V V 2.3V L I IH OL OH ≤≥≤≥请问其低电平的噪声容限为: ①. 0.05V ②. 0.2V ③. 2.95V ④. 2.7V4、下列逻辑中,与/A Y =相同的逻辑是:①.1A Y ⊕= ②.0A Y ⊕=③.A A Y ⊕= ④./)A A (Y ⊕=5、有如下所示波形图,已知ABC 为输入变量,Y 为输出变量,我们可以得到该逻辑的函数式为:①.AC AB Y += ②.C B A Y ++=③.C B A Y ⋅⋅= ④.///C B A Y ++=6、在同步状态下,下面哪种时序逻辑器件的状态更新仅仅发生在时钟触发沿来临的瞬间,并且状态更新的依据也仅仅取决于当时的输入情况:①.锁存器②.电平触发的触发器③.脉冲触发的触发器④.边沿触发的触发器器7、或非门所构成的SR 触发器的输入为S 和R ,则其工作时的约束条件为:①.1R S =+ ②.0R S =⋅③.0R S //=+ ④.R S =8、要实现有效状态数为8的扭环计数器,则所需移位寄存器中的触发器个数为:①.8 ②.4 ③.3 ④.29、下面的电路,属于组合逻辑的电路是:①.串行数据检测器②.多路数据选择器③.顺序信号发生器④.脉冲序列发生器10、下面哪些器件不能够实现串行序列发生器①.计数器和组合门电路②.数据选择器和组合门电路③.移位寄存器和组合门电路④.触发器和组合门电路1、如果逻辑AB=AC ,则B=C ;( Х)2、如果逻辑A+B=A+C ,则B=C ;(Х )3、如果逻辑AB+AC=1,则A=1;( √ )4、如果逻辑AB+AC=0,则A=0;(Х )5、若干个逻辑信号进行异或操作,如果这些信号中逻辑“1”的个数为奇数,则输出结果为1;( √ )6、A ⊕1=A /;( √ )7、A+A+A=A ·A ·A ;( √ )8、对于CMOS 集成门电路而言,与门的结构比与非门的结构更为简单一些;(Х )9、TTL 逻辑比CMOS 逻辑的运行功耗更低,所以更利于集成;(Х )10、影响CMOS 集成门电路的运行速度主要是传输延迟和转换时间;( √ )图2-5。

电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案卷2

电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案卷2

电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共10题)1.逻辑式A+AB+ABC+ABCD=()。

A.AB.ABC.ABCD.ABCD2.n级触发器构成的环形计数器,计数模是()A、nB、2nC、2n-1D、2n+13.移位寄存器可以用作数据的串/并变换。

()A.错误B.正确4.单稳态触发器输出脉冲的宽度,取决于触发信号幅度的大小。

()A.错误B.正确5.CMOS电路的电源电压只能使用+5V。

()A、错误B、正确6.属于组合逻辑电路的部件是()A、编码器B、寄存器C、触发器D、计数器7.数据选择器是一种时序电路。

()A.错误B.正确8.下列电路中,是组合电路的是()A、串行数据检测器B、数据选择器C、环形计数器D、移位寄存器9.一个多输入与非门,输出为0的条件是()A、只要有一个输入为1,其余输入无关B、只要有一个输入为0,其余输入无关C、全部输入均为1D、全部输入均为010.若AB=AC,一定是B=C。

()A、错误B、正确第1卷参考答案一.综合考核1.参考答案:A2.参考答案:A3.参考答案:B4.参考答案:A5.参考答案:A6.参考答案:A7.参考答案:A8.参考答案:B9.参考答案:C10.参考答案:A。

电子科大17春《机械电子工程设计》在线作业2

电子科大17春《机械电子工程设计》在线作业2

2017秋17春电子科大17春《机械电子工程设计》在线作业2一、单选题(共20 道试题,共100 分。

)1. 谐波齿轮发生器中,()用于接高速轴A. 钢轮B. 波发生器C. 柔轮正确答案:2. ()机构在机械系统中实现的是转速和转矩的变换器A. 传动机构B. 导向机构C. 执行机构正确答案:3. 光盘时借助()来实现数据记录和再现的存储器A. 磁头B. 检测C. 激光正确答案:4. 当阳极加正向电压时,单向晶闸管的导通条件是()A. G极加正向电压B. G极加反向电压C. 施加足够大的电流驱动正确答案:5. 数字检测系统中,起着提高分辨率的电路是()A. 放大电路B. 细分电路C. 整形电路正确答案:6. 在磁场激励下能够执行微动操作的是()微动机构A. 手动机械式B. 热变形式C. 磁致伸缩式正确答案:7. 滚珠丝杠的安装支承方式中,哪种适用于较短和竖直丝杠()A. F-OB. F-SC. F-F正确答案:8. 压电式驱动执行机构主要是利用压电陶瓷的()效应进行驱动工作的。

A. 电致伸缩效应B. 逆压电效应C. 磁致伸缩效应正确答案:9. 以下哪个不是导轨所起的作用(A. 传动B. 支承C. 导向正确答案:10. 机械夹持器所具有的基本功能是()A. 夹持和松开B. 传递转速C. 拧紧和松弛正确答案:11. 以下哪一种不是伺服系统设计的基本要求()A. 稳定性B. 精度C. 稳态性正确答案:12. 以下哪种硬件可以实现向计算机输入大量的控制参数()A. 键盘B. BCD码盘C. 开关正确答案:13. 模拟检测电路中将电阻、电容等电参量变换转换为电压、电流等电量变化的电路是()A. 基本转换电路B. 调制解调电路C. 滤波电路正确答案:14. 弧焊机器人采用了数字伺服控制方式,其中为了保证精度的主反馈是()A. 力矩反馈B. 位置反馈C. 速度反馈正确答案:15. 滚珠丝杠的安装支承方式中,哪种适用于位移精度和刚度要求较高的场合()A. F-OB. F-SC. F-F正确答案:16. 以下哪一个不属于伺服机械传动系统的刚度组成部分()A. 伺服刚度B. 拉伸刚度C. 传动系统刚度正确答案:17. 伺服机械传动系统的作用时()A. 控制精度B. 传递转速和扭矩C. 传递能量和动力正确答案:18. 录像机种保证磁带以精确位置和速度通过各机构的是()A. 装载机构B. 磁带张力伺服机构C. 走带机构正确答案:19. 磁头驱动进给机构是实现寻道和()功能的构件A. 定位B. 导向C. 转向正确答案:20. 机电一体化产品的五种功能中,实现其产品目的的功能是()A. 构造功能B. 计测功能C. 主功能正确答案:。

【在线】电子科大17春数字逻辑设计及应用在线作业2

【在线】电子科大17春数字逻辑设计及应用在线作业2

一、单项选择题(共 7 道试题,共 42 分。

) V 1. 逻辑式A(A+B)(A+B+C)(A+B+C+D)=A. AB. A+BC. A+B+CD. A+D2. 一个多输入的或非门,输出为1的条件是A. 只要有一个输入为1,其余输入无关B. 只要有一个输入为0,其余输入无关C. 全数输入均为1D. 全数输入均为03. 和十六进制数等值的二进制数是A.B.C.D.4. 一个多输入与非门,输出为0的条件是A. 只要有一个输入为1,其余输入无关B. 只要有一个输入为0,其余输入无关C. 全数输入均为1D. 全数输入均为05. TTL电路利用的电源电压VCC=A.B.C.D. 5V6. 逻辑式A+B(C+D)的对偶式是A. AB+CDB. A(B+CD)C. ABCDD. A+B+C+D7. 只能按地址读出信息,而不能写入信息的存储器为A. RAMB. ROMC. PROMD. EPROM二、多项选择题(共 2 道试题,共 18 分。

) V 1. 一个JK触发器的稳态个数和它可存储位二进制数别离是A. 1B. 2C. 3D. 4B2. 表达式A+A+A和B×B×B的值别离是A. 0B. 1C. AD. BD三、判定题(共 8 道试题,共 40 分。

) V 1. 相同计数模的脉冲同步计数器和异步计数器相较,前者工作速度快。

A. 错误B. 正确2. 施密特触发器是一种双稳态电路。

A. 错误B. 正确3. 1+A+B=A+BA. 错误B. 正确4. 任何一个逻辑函数的最简与或式必然是唯一的。

A. 错误B. 正确5. 欲对十个信息以二进制代码编码别离表示每一个信息,最少需十位二进制代码。

A. 错误B. 正确6. 假设A+B=A+C,那么必然是B=C。

A. 错误B. 正确7. n级触发器组成的计数器最多可计2n个数。

A. 错误B. 正确8. 移位寄放器能够用作数据的串/并变换。

A. 错误B. 正确。

20秋《数字逻辑设计及应用》在线作业3【电子科技大学答案】

20秋《数字逻辑设计及应用》在线作业3【电子科技大学答案】
6.逻辑式A+AB+ABC+ABCD= A.A B.AB C.ABC#ABCD
7.和十六进制数5A.5等值的二进制数是 A.1010010.0101 B.1011010.101 C.1011010.0101 D.1010101.0101
多选题 1.表达式A+A+A和B×B×B的值分别是 A.0 B.1
20秋《数字逻辑设计及应用》在线作业3 红字部分为答案!
单选题 1.一个多输入与非门,输出为0的条件是 A.只要有一个输入为1,其余输入无关 B.只要有一个输入为0,其余输入无关 C.全部输入均为1 D.全部输入均为0
2.一块八选一的数据选择器,其地址(选择输入)码有 A.1位 B.3位 C.4位 D.8位
8.相同计数模的脉冲同步计数器,使用的触发器个数比脉冲异步计数器多。 A.正确 B.错误
C.A D.B
2.欲从多路输入数据中选取一路输出时,应采用();欲比较两个二进制数数值大小关系时,应采用 ()。 A.数据选择器 B.数值比较器 C.加法器 D.触发器
判断题 1.n个变量构成的任一个最小项,它总共有另外n个最小项和它是逻辑相邻的。 A.正确 B.错误
2.施密特,输出为1的条件是 A.只要有一个输入为1,其余输入无关 B.只要有一个输入为0,其余输入无关 C.全部输入均为1 D.全部输入均为0
4.是四变量A,B,C,D构成的最小项是 A.A B.AB C.ABC D.ABCD
5.下列电路中,是时序电路的是 A.二进制译码器 B.移位寄存器 C.数值比较器 D.编码器
3.双极型晶体三极管,只要发射结反偏,则一定处于截止状态。 A.正确 B.错误
4.任何一个逻辑函数的最简与或式一定是唯一的。 A.正确 B.错误

【在线】电子科大17春机械电子工程设计在线作业1

【在线】电子科大17春机械电子工程设计在线作业1

一、单项选择题(共 20 道试题,共 100 分。

) V 1. 录像机种保证磁带以精准位置和速度通过各机构的是()A. 装载机构B. 磁带张力伺服机构C. 走带机构2. 滚珠丝杠的安装支承方式中,哪一种适用于较短和竖直丝杠()A. F-OB. F-SC. F-F3. 以下哪个不是导轨所起的作用(A. 传动B. 支承C. 导向4. 硬盘机的组件中实现读写数据的是()A. 浮动磁头组件B. 磁盘组件C. 主轴部件5. 伺服机械传动系统的作历时()A. 操纵精度B. 传递转速和扭矩C. 传递能量和动力6. 磁头驱动进给机构是实现寻道和()功能的构件A. 定位B. 导向C. 转向7. 运算电路中要实现正向相加,应该使输入端接入放大器的()A. 都接同向B. 都接反向C. 可正可反8. 在没有任何样板参照下,从无到有的开发称为机电产品设计的()A. 适应性设计B. 开发型设计C. 变异型设计9. 工业机械人的组成部件中,实现操作功能的是()A. 结尾执行器B. 腕部C. 机身10. 数控CNC机床中,切削加工实现的是其()功能A. 动力功能B. 主功能C. 操纵功能11. 以下哪一种硬件能够实现向运算机输入大量的操纵参数()A. 键盘B. BCD码盘C. 开关12. 以下哪一种运动方式不是超声波工业清洗机机械手的运动形式()A. 垂直B. 偏转C. 水平13. ()机构在机械系统中实现的是转速和转矩的变换器A. 传动机构B. 导向机构C. 执行机构14. 机电一体化产品的五种功能中,实现其产品目的的功能是()A. 构造功能B. 计测功能C. 主功能15. 弧焊机械人采纳了数字伺服操纵方式,其中为了保证精度的主反馈是()A. 力矩反馈B. 位置反馈C. 速度反馈16. 齿轮齿条传动中,负载较大时采纳的调隙方式是()A. 双齿轮调整法B. 周向压簧法C. 双片薄齿轮错齿调整法17. 下面哪个环节属于在整体设计中互补性设计()A. 性能分析B. 功能分派C. 性能分派18. 录像机种的DD主导轴是指由()直接驱动磁鼓进行工作A. 磁带B. 发动机C. 走带机构19. 以下哪个不属于伺服机械传动系统的刚度组成部份()A. 伺服刚度B. 拉伸刚度C. 传动系统刚度20. FMS向更高时期,更完善的进展方向是()A. CADB. FMLC. FA。

《数字逻辑设计及应用》试题2答案

《数字逻辑设计及应用》试题2答案

n 1
2
1
0
0
0
0
0
0
1
0
0
1
0
1
0
Q2Q1Q0
0
1
0
1
0
0
0
1
1
1
1
0
101
011
1
0
0
0
0
0
1
0
1
0
1
0ቤተ መጻሕፍቲ ባይዱ
000
001
010
100
110
1
1
0
1
0
0
1
1
1
1
1
0
111
可见,该电路是一个可自启动的四进制计数器。 (2 分)
命题人签名:
年月日
CLK
O
J
t
O
K
t
O
Q
t
O
Q
t
O
t
六、(14 分) 解:实现方法一:
实现方法二:
七、(14 分) 解:(1)列驱动方程
(4 分)
J 0 Q0Q1Q2 ,K 0 Q0Q1Q2 J1 Q0 ,K1 Q0 J 2 Q1 ,K 2 Q1 (2)求状态方程 (3 分)
Q n1 0

电子科技大学中山学院试题标准答案及评分标准
课程名称 命题人
基 本 要 求
(2009-2010 学年第一学期)
数字逻辑设计及应用 考试班级
石建国
送题时间
试题套数 考试形式
A 闭卷
对填空题、选择题、判断题等客观类题目的答案须做到答题标准唯
一,简述题、论述题、分析题等主观类题目的答案,须提供"答题要点

电子科技大学数字逻辑设计及应用作业

电子科技大学数字逻辑设计及应用作业

作业提交 21. 现有个 50 个逻辑变量进行异或运算,已知当前输入 50 个逻辑输入中有 27 个为逻辑 1, 其他的为逻辑 0,请问当前输出为 。

(A) 1(B) 0 (C 无法判 )定 [参考答案:A] 分值:5得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分2.已知 74148 为 8 线-3 线二进制编码器,请问,当输入,且时,输出(A 11) (B 10 )0 (C 11 )1 [参考答案:C] 分值:5得分: 分。

系统自动批改于 2019 年 11 月 17 日 20 点 46 分3. 已知 74153 是一个双四选一数据选择器,请写出逻辑 Y 的函数表达式:Y=(A)(B) (C ) [参考答案:A] 分值:5 得分: 分。

系统自动批改于 2019 年 11 月 17 日 20 点 46 分4. 下面有关低电平有效输出的二进制译码器在使能输入有效的前提下,对输出端描述不正 确的是: 。

(A) 每个输出端等价为输入组合所对应的最小项 (B) 每个输出端等价为输入组合所对应的最大项每个输出端等价为输入组合所对应的最小项的 (C) 非 [参考答案:A] 分值:5得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分5.已知 74148 为 8 线-3 线二进制编码器,请问,当输入,且时,输出(A 1) (B 1 )0 (C 1 )1 [参考答案:B] 分值:5得分: 分。

系统自动批改于 2019 年 11 月 17 日 20 点 46 分6. 已知 74153 是一个双四选一数据选择器,请写出下图中逻辑输出的表达式 F= 。

(A)(B)(C ) [参考答案:B] 分值:5 得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分7. 已知 7485 为四位的数值比较器,由它所购建的逻辑电路如下所示,请问,在当前的输入下,输出。

电子科大17春《计算机组成原理》在线作业2

电子科大17春《计算机组成原理》在线作业2

2017秋17春电子科大17春《计算机组成原理》在线作业2一、单选题(共25 道试题,共100 分。

)1. 描述Futurebus+总线中基本概念正确的表述是()。

A. Futurebus+总线是一个高性能的同步总线标准B. 基本上是一个同步数据定时协议C. 它是一个与结构、处理器技术有关的开发标准D. 数据线的规模不能动态可变正确答案:2. 在主存和CPU之间增加cache存储器的目的是()。

A. 增加内存容量B. 提高内存可靠性C. 解决CPU和主存之间的速度匹配问题D. 增加内存容量,同时加快存取速度正确答案:3. 同步控制是()。

A. 只适用于CPU控制的方式B. 只适用于外围设备控制的方式C. 由统一时序信号控制的方式D. 所有指令控制时间都相同的方式正确答案:4. 异步控制常用于()。

作为其主要控制方式。

A. 在单总线结构计算机中访问主存与外围设备时B. 微型机的CPU控制中C. 组合逻辑控制的CPU中D. 微程序控制器中正确答案:5. 运算器虽有许多部件组成,但核心部分是()。

A. 数据总线B. 算术逻辑运算单元C. 多路开关D. 累加寄存器正确答案:6. 存储器是计算机系统中的记忆设备,它主要用来()。

A. 存放数据B. 存放程序C. 存放数据和程序D. 存放微程序正确答案:7. 目前我们所说的个人台式商用机属于()。

A. 巨型机B. 中型机C. 小型机D. 微型机正确答案:8. 为了便于实现多级中断,保存现场信息最有效的方式是采用()。

A. 通用寄存器B. 堆栈C. 存储器D. 外存正确答案:9. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用()。

A. 堆栈寻址方式B. 立即寻址方式C. 隐含寻址方式D. 间接寻址方式正确答案:10. 在下述指令中,I为间接寻址,()指令包含的CPU周期数最多。

A. CLAB. ADD 30C. STA I 31D. JMP 21正确答案:11. 描述PCI总线中基本概念不正确的是()。

电子科技大学22春“计算机科学与技术”《数字逻辑设计及应用》期末考试高频考点版(带答案)试卷号2

电子科技大学22春“计算机科学与技术”《数字逻辑设计及应用》期末考试高频考点版(带答案)试卷号2

电子科技大学22春“计算机科学与技术”《数字逻辑设计及应用》期末考试高频考点版(带答案)一.综合考核(共50题)1.若A+B=A+C,则一定是B=C。

()A.错误B.正确参考答案:A2.相同计数模的脉冲同步计数器和异步计数器相比,前者工作速度快。

()A、错误B、正确参考答案:B3.某门电路对正逻辑而言是与非门,对负逻辑而言则是或非门。

()A、错误B、正确参考答案:B4.移位寄存器T1194工作在并行数据输入方式时,MAMB取值为()A、00B、01C、10D、11参考答案:D5.任何一个逻辑函数的最简与或式一定是唯一的。

()A、错误B、正确参考答案:A6.欲将JK触发器作成翻转触发器,最简单的方法是令J=1,K=1。

()A、错误B、正确参考答案:B7.n级触发器构成的环形计数器,其有效循环的状态数为()A、n个B、2n个C、2n-1个D、2ⁿ个参考答案:A8.n级触发器构成的环形计数器,计数模是()。

A.nB.2nC.2n-1D.2n+1参考答案:A9.TTL电路使用的电源电压VCC=()A、0.2VB、0.8VC、3.6VD、5V参考答案:Dn级触发器构成的计数器最多可计2n个数。

()A、错误B、正确参考答案:B11.和二进制数110101.01等值的十六进制数是()A、35.4B、35.1C、D1.4D、65.2参考答案:A12.数据选择器是一种时序电路。

()A.错误B.正确参考答案:A13.四变量A,B,C,D构成的最小项是()。

A、AB、ABC、ABCD、ABCD参考答案:D14.相同逻辑功能的TTL电路和CMOS电路相比,前者功耗大。

()A、错误B、正确参考答案:B15.属于组合逻辑电路的部件是()A、编码器B、寄存器C、触发器D、计数器参考答案:A16.相同计数模的脉冲同步计数器,使用的触发器个数比脉冲异步计数器多。

()A.错误B.正确参考答案:A17.欲将JK触发器作成翻转触发器,最简单的方法是令J=1,K=1。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、单选题(共 20 道试题,共 100 分。

) V 1. 描述一个已知逻辑函数的函数式中,具有唯一性的是
A. 最简与或式
B. 最小项和式
C. 最简或与式
D. 与非与非式
2. n级触发器构成的计数器,最多可计数的个数是
A. n个
B. 2n个
C. 2n-1个
D. 2n个
3. 判定两个两位二进制数A=A1A0和B=B1B0的组合电路,当A=B时输出F=1,则
A. F=A1×A0+B1×B0
B. F=(A1⊙A0)(B1⊙B0)
C. F=(A1⊙B1)(A0⊙B0)
D. F=(A1 B1)(A0 B0)
4. 一块八选一的数据选择器,其选择(地址)输入有
A. 1位
B. 3位
C. 5位
D. 8位
5. 一片存储容量为1024×8位的ROM,其地址码有
A. 8位
B. 1024位
C. 10位
D. 82位
6. 符号二进制数的补码是01101001,其原码是
A. 10010110
B. 1101001
C. 11101001
D. 10110
7. 属于时序电路的是
A. 数据选择器
B. 移位寄存器
C. 二进制译码器
D. 二进制编码器码器
8. TTL电路使用的电源电压Vcc=
A. 0.2V
B. 1.4V
C. 3.4V
D. 5V
9. 设计一个十进制计数器,最少需要触发器的个数是
A. 2个
B. 4个
C. 5个
D. 10个
10. 设计一个十五进制计数器,最少需要触发器的个数是
A. 2个
B. 4个
C. 5个
D. 15个
11. 多个具有三态输出电路的输出端接到一条公共母线上工作时,必须保证
A. 任何时刻最多只能有一个电路处于工作态,其余应在三态
B. 任何时刻最多只能有一个电路处于三态,其余应在工作态
C. 任何时刻至少有两个处于工作态,其余应在三态
D. 任何时刻全部电路都应处于工作态
12. 一个逻辑变量的取值有
A. 两种
B. 三种
C. 五种
D. 十种
13. n级触发器构成的扭环形计数器,其有效循环内的状态数有
A. n个
B. 2n个
C. 2n-1个
D. 2n个
14. 属于组合电路的是
A. JK触发器
B. 环形计数器
C. 十进计数器
D. 数据选择器
15. 逻辑式
A. A
B. A'
C. 1
D. 0
16. 一个多输入的与非门,输出为0的条件是
A. 只要有一个输入为1,其它输入无关
B. 全部输入均为1
C. 只要有一个输入为0,其它输入无关
D. 全部输入均为0
17. 逻辑式A+AB+ABC+ABCD=
A. A
B. AB
C. ABC
D. ABCD
18. 扭环形计数器的有效循环中
A. 任一状态中只有一个触发器为1
B. 任一状态中只有一个触发器为0
C. 状态转换时只有一个触发器翻转
D. 状态转换时只有一个触发器状态不变
19. Moore型时序电路任何时候的输出
A. 只和当时的输入有关
B. 与当时的输入和电路的状态均有关
C. 只和当时电路的状态有关
D. 与当时的输入和电路的状态均无关
20. 用反馈移位寄存器设计“1110010”串行序列发生器,最少需要触发器的个数是
A. 2个
B. 3个
C. 5个
D. 7个。

相关文档
最新文档