基于FPGA极性自适应IRIG-B(AC)码解调器设计与实现
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
基于FPGA极性自适应IRIG-B(AC)码解调器设计与实现田洪伟;范文涛
【期刊名称】《自动化技术与应用》
【年(卷),期】2018(037)002
【摘要】时码钟是靶场测控系统中的重要组成部分,为全系统数据提供统一的时间基准,一旦授时出现问题,将会给数据处理带来很大问题.为了保障时码钟稳定、正确授时,某型遥测装备时码钟设计使用了一种极性自适应IRIG-B(AC)码解调器,在FPGA中增加AC码秒时刻点稳定性判决逻辑,经过实践验证,该型时码钟解调器解决了因外部钟源和信道的影响导致装备终端输入信号质量变差带来的影响.
【总页数】3页(P69-71)
【作者】田洪伟;范文涛
【作者单位】中国人民解放军91245部队,辽宁葫芦岛125001;中国人民解放军91245部队,辽宁葫芦岛125001
【正文语种】中文
【中图分类】TN763
【相关文献】
1.基于FPGA和数字法的IRIG-B(AC)码的解码设计 [J], 张贵军
2.基于FPGA的IRIG-B(AC)时间码解码器的设计 [J], 贾磊;崔永俊;杨兵;王晋伟
3.基于FPGA的IRIG-B(DC)码的解码方案的设计与实现 [J], 王丽敏;胡永辉;侯雷;刘军良
4.基于CPLD的IRIG-B(AC)时间码解调器研制 [J], 王留全;霍建华
5.基于FPGA的IRIG-B码产生器设计与实现 [J], 冯胜民;陈娟花;王国林;陈思兵因版权原因,仅展示原文概要,查看原文内容请购买。