mentor简单入门

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

库的建立
1、名词说明。

1) 元件称为part.。

一个元件只有做好part,才能在原理图中放置device。

2)元件里面的符号称为symbol。

比如说一个元件分成几个部分来画的话,就可以说一个part里面含有几
个symbol。

3)cell是元器件的PCB封装。

其他软件上称为PCBFOOTPRINT.。

4)padstacks 焊盘信息
5)
2、symbol的建立
1)打开Library Manager
2)file中的new和open是对应于库文件。

在此列中我们打开中心库,库文件后缀名为.lmc
3)我们可以看到库文件里面包含的内容如下:
该库文件包含有parts、cell、symbol和padstack。

4)首先我们建立一个symbol的partition。

在symbol这个分类里面,我们建立一个partition,作用跟文件
夹差不多,可以用来区分不同类型的symbol。

5)建立symbol。

在partition上面右键点击出来,如下图:
import symbols可以放入我们已经做好的symbol。

这里我们来做一个new symbol,出来一个new symbol 的对话框:
填入symbol的名称。

6)这个时候调用了Design captures symbol editor这个程序。

7)先用rectangle和line画出symbol的框和引脚的引线,如下图:
引脚的引线最低得隔开2个格子,以备后面的pin name和pin number的显示8)由于line不具备电气特性,因此我们加pin的时候得把pin加在line的外侧,
双击pin,输入pin Number和pin name。

9)调整pin name和pin number的位置,如下图
10)增加文字U,其属性为ref designator
11)我们建立这样的两个symbol
12)建立一个part ,在part里面的一个partition上面右键点击new part
13)出现part editor
14)选中需要编辑的part,如testpart,点击右下角的pin mapping
15)出现pin mapping 对话框
16)因为这个part分成2个框图,我们需要加入2个symbol
17)点击左上角的import symbol,选择相应的symbol,把两个include勾选框勾选上,输入框里面填
入1,这个slot就是说这个part里面含有几个这样的symbol
18)插入第二个symbol,这个时候要把create勾选框勾上,其他的设置同上。

(不包括cell部分,这个后面再续)
19)再把refercence des prefix上填入相应的器件标示符,保存
这个时候一个part就做好了
2、原理图的输入(design capture)
1)首先建立一个new project,project――>new,依照提示建立一个新的project。

(注意,Use CES for…
这个选项不要勾选。

2)file――>new,建立一个新的原理图。

3)project――>setting,设置中心库。

选择我们已有的中心库,如下图:
4)这时候我们就可以放置device了。

如果一个元器件分成多部分的话,可以在place device对话框
中的右上角select symbol选择相应的部分
5)原理图的页面框图在symbol里面。

在view――>select filter中unselectable symbol勾上就可以选
中boader。

(原理图的框图)
6)设置元器件的标号方法:选中所有元器件后点击text图标,
Prefix表示前缀,postfix表示后缀,value为基本,delta为增量。

比如:prefix U, Value 3, Delta –1, postfix T,.选中的器件为2个,这两个器件定义为U3T, U1T。

7)net的定义:选中net,同元器件的标示一样,只是在type中为net name。

定义单个net的时候,
直接双击net就ok了。

8)原理图中的off page在选择wire工具后,右键会出现该选项
3、网表文件的产生
1)打开tools工具栏显示。

上面出现compile CDB图标。

点击它就ok了。

2)12
4、bom的产生
1) tools——>other utilities,选择里面的CBD to BOM
5、其他
1) capture中曾经用过的“net”名,即使删掉,也不可以再使用;
二、pcb中pcb文件的建立和网表调入:
1、pcb文件建立:file →new →根据job management wizard来建立;
2、调入网表:
●打开新建的pcb文件,运行forword annotion(或者运行design capture中的PCB integration);
●edit →place →part :在“unplaced”前打勾→选中所有元器件→点击“》”图
标把所有元器件放到“active”框中→apply →左键拖动点击→元件件
以及网络连接都到pcb中了;
●改动了原理图之后调入网表:
在capture中先保存→verify →compile CDB →package design (tools中)
→pcb integration(project中),要执行forword annotation →在pcb中用
上述方法把元器件加到pcb文件中;
3、修改pcb层数:
setup →setup parameters :general →layers →number of physical 中数字改
为希望的层数(如“2”)→点击右面的“remap layers”图标→在弹出框中点
击“ok”→点击右下角的“apply”→完成设置;
4、修改pcb尺寸:在draw mode下拖动原有的板框即可,或者选中框→右键→编辑框属性→修改尺寸,draw mode切换方式如下:
注:1、红色框是pcb框,淡兰色框是布局、布线区;
2、将尺寸设置为mm:setup →setup parameters→general →右侧→选;
expedition pcb中“placement”层中的R××、U××并非丝印,丝印在“silk top generated”层中看,要改也在该层中改;
使用多个设计工具时,如想让它们关连,要在design capture中设置transmit mode,
必须transmit permition,方法:点击工具栏的transmit图标使之处于下图状态;
、project intergration(“CAD,CAE”图标中亦有)中的forward annotation指原理图
到pcb的一种关连;Back annotation 指pcb到原理图的一种关连;
通过PCB生成Bom
1、output->report writer,第一个选项
2、选择TCOMP TPARTNUMBER中的Tcomp.RefDesignator, Tcomp.X, Tcomp.Y, Tcomp.Side,
Tpartnumber.Partnumber.
3、Run sql,-> creat a text file
一、memtor 原理图的绘制:
1、建立一个project:
打开Design capture → project → new → 指定project名和project路径→ 新建一个project → project/settings:
●Central library:指定该project的库文件路径并选择库的类型;
●Design:指定各种设计文件存放路径,最下面一行“Absorb instanse data into
⋯⋯”处于选中(打勾)状态,执行“Forward Annotation”时CDB会重
新生成(否则需要cdb complier生成cdb);如果block很多时,不要选;
●File locations:配置文件管理;
●Libraries:指定Central library后,不用管这里;
2、file → new →选择“schematic”:新建一个原理图;
3、改变原理图尺寸大小:
● Place →symbol →选择border →选择期望的尺寸→放在坐标(0,0)处;
●view → select filter → 点击“select all”→点击原理图中原有的边框→选中并
删除→ sel ect filter中点击“reset”(把不可选的东西去掉);
说明:编辑原理图设计时间、版本等信息也要先选中再编辑;
4、设置库属性和pcb的一些特性(一定要在进行设计前完成):
Library manage → edit → property verification → 选择原理仿真、热仿真等;
Library manage →setup →setup parameters →(一般只能看)
5、画原理图:
● project →global signals:定义电源网络(net);
● Verify →compile CDB →package design →进入expendition pcb
二、pcb中pcb文件的建立和网表调入:
1、pcb文件建立:file →new →根据job management wizard来建立;
2、调入网表:
●打开新建的pcb文件,运行forword annotion(或者运行design capture中的PCB integration);
●edit →place →part :在“unplaced”前打勾→选中所有元器件→点击“》”图
标把所有元器件放到“active”框中→ apply →左键拖动点击→ 元件件
以及网络连接都到pcb中了;
●改动了原理图之后调入网表:
在capture中先保存→verify →compile CDB →package design (tools中)
→ pcb integration(project中),要执行forword annotation → 在pcb中用
上述方法把元器件加到pcb文件中;
3、修改pcb层数:
setup →setup parameters :general →layers →number of physical 中数字改
为希望的层数(如“2”)→点击右面的“remap layers”图标→ 在弹出框中点
击“ok” → 点击右下角的“apply” → 完成设置;
4、修改pcb尺寸:在draw mode下拖动原有的板框即可,或者选中框→ 右键→ 编辑框属性→ 修改尺寸,draw mode切换方式如下:
注:1、红色框是pcb框,淡兰色框是布局、布线区;
2、将尺寸设置为mm:setup →setup parameters→general → 右侧→ 选;
Expendition pcb 中常用操作
1、选择重叠的不同层的元器件等:左键点住+tab;
2、布线:点击工具栏的“route mode”图标(见下图),在器件引脚处点住左键拖动
一小段即可(“esc”结束布线、双击切换布线层、单击后可以拐弯);
印制线位置调整:在“Route mode”下选中印制线拖动即可;
3、设置最小移动距离等:setup→edit control→grids→palcement related 第二行改数字;
4、自动布线:
进入“route mode”→印制线全选(点住左键画个大框)→del :删除印制线;
route →auto route →设置→点击下面的“route”按钮即可;
5、自动放置测试点:
route →test piont →auto assign → 在相应net 右面required下设置需要的个数→点
击“place”按钮即可;
注:要在setup →setup parameters→general 右下角“test piont settings”中设置好
测试点的类型等;cell是测试点类型,test选择测试点放在哪一面,ref des
中填写自动命名测试点的前缀;
6、铺设地线层:
route →planes →place shape →画一个框→在drawing mode下选中该框,点击右
键编辑其属性:定义框的网络属性(选择一个net),定义框在哪一层;
route →planes →processor →在弹出框中定义“铺设(hatch)”方式→ok
●左面:定义同一net 名的焊盘和过孔的连接方式;
●右面:定义clearance(一般25 th);
●右下角的工具框:定义印制线hatch 的宽度和方式;
禁布铜皮:edit →place →plane obstruct →画一个框即可;hatch时自动让开;
注意1:setup →setup parameters →planes中可以定义某一层为某个net 的planes,
设定planes的net只要把希望的net选入“included nets”中即可(当心:只
可以选择一个net);不定义“planes层”照样可以“hatch” ;
注意2:只在“All on”和“display schemes”pcb显示方式下才可以看到铺设的
铜皮;
7、删除所有的铜皮和导线:都在route下拉菜单下;
8、布置泪滴:route →teardrops →设置参数→ apply ;
删除泪滴:edit →add to select set → teardrops →按“delete”即可删除;
如果不行,再edit →unfix →按“delete”
注意:如果pcb空间不够,就不会生成泪滴;
9、pcb开槽:“draw mode”下画一个闭合的框,定义其属性为drill drawing ( through )
即可;要在view →display control →general 中设置drill drawing层的显示颜色,
否则会看不到;
Analog design 使用
mentor的原理图仿真不需要设计仿真模型,只要按照正常设计来画原理图即可
(用于生成网表、调入pcb文件);用于仿真时,只要根据设计选择不同的“source”
和“load”,同时设置连接位置(net)就可以了(比pspice、saber要高级);
仿真时先打开“project”,然后设置仿真“setup”文件(需要new、save等,
“.vas”文件);仿真“setup”文件包括:source和load的选择和分配、仿真类型选择
(进行哪些仿真)、仿真计算哪些输出(monitor)、算法设置等;设置好“setup”文
件(.vas)要保存才可以仿真;
1、画好原理图,进行一些编译工作(“compile CDB即可”);
2、设置输入信号以及信号参考点:
进入project →global signals,先指定仿真时的电压参考:选择一个net,“suply
attri bute”设为“gnd”,仿真时即把该点作为参考电平;指定仿真输入
点:选择一个net,其电源属性里选择“positive”或“negtive”;
注意:仿真setup文件中“source”中用到的net都要在“global signals 中设定属
性”);所有电平参考也要在其中设定“gnd”属性。

3、进入“analog design”:
a、project →open:打开设计文件(.prj);
b、file →new:新建一个“setup”文件(.vas);
c、setup →sou rce :为电路输入选择合适的“source”;
d、setup →monitor:选择仿真对象(net);
e、setup下拉菜单下选择仿真类型,并完成设置;
f、保存“setup”文件;
g、run →simulation →设置仿真输出显示信息→点击“ok”;
h、仿真完成后在自动打开的波形显示器中edit →wave form→选择、确定即可;
4、一些小窍门:
a、仿真电路可以管脚悬空,只要定义网络名称即可;
b、
一些常识
1、库管理中,cell 是封装库;
2、使用多个设计工具时,如想让它们关连,要在design capture中设置transmit mode,必须transmit permition,方法:点击工具栏的transmit图标使之处于下图状态;
3、电源net要放到globals file中,并assign supply=×××;否则仿真时不能识别;不同sheet中相同的net要么在globals file中指明,要么在不同的sheet中用connect相
连;进入:project →global signals;
4、project intergration(“CAD,CAE”图标中亦有)中的forward annotation指原理图
到pcb的一种关连;Back annotation 指pcb到原理图的一种关连;
5、expedition pcb中“placement”层中的R××、U××并非丝印,丝印在“silk top generated”层中看,要改也在该层中改;
6、IS analysis:Interconnect Synthesis (IS )
7、capture中曾经用过的“net”名,即使删掉,也不可以再使用;
各种工具使用的文件的后缀名
1、Design capture:
项目名: .prj
原理图文件: .sbk
Central library:.Lmc
2、Analog design:
调入 .vas 文件
3、signal vision:
调入 .svn的netlist文件
4、expendition pcb:
Import ascii :.hkp
Edif netlist:.edf
pcb设计文件:.pcb
Variants manage:.vad(默认在根目录下)
Gerber tool:.gdo
Pcb 工具的一些快捷键
c change
d delete
f find
h highlight
m move
p place
r rotate
u unhighlight
x execute (a named command)
z zoom
a all
b board
c coordinate
d draw object
f fiducial
g grid
h highlighted
j jumper
l layer
n net
p pin
r ref-des
s selected
t testpoint
v via
w width - used so frequently it should be considered an object in this context.
x snap point (represented on the display as an "x").
c change
d delete
f find
h highlight
m move
p place
r rotate
u unhighlight
x execute (a named command)
z zoom
a all
b board
c coordinate
d draw object
f fiducial
g grid
h highlighted
j jumper
l layer
n net
p pin
r ref-des
s selected
t testpoint
v via
w width - used so frequently it should be considered an object in this
context.
x snap point (represented on the display as an "x").
Mentor 说明书(最领先的线路板工具)
时间: 2005-03-21 11:10:27 | [<<] [>>]
--------------------------------------------------------------------------------
概述
Mentor Expedition PCB 的生成主要由三个过程组成:其一是原理图的生成,其二是根据已
经生成的原理图产生一个PCB 模板文件,第三步是在PCB 模板文件的基础上进行布局和布线。

当然,在这个过程中始终贯穿始终的是Expedition 中心库的操作。

下面就对这三个过程的操作步骤进行简要的说明。

原理图的产生
无论是原理图还是PCB 的设计,都是由Project 进行管理的,它指定了设计文件所在位置。

所以,首先要生成一个新的Project 文件。

产生新的Project
Note : Mentor Design Capture 是原理图输入工具。

要新产生一个Project 文件,我们可以利用Design Capture 提供的向导过程来实现。

首先要执行Design Capture。

进入Design Capture 后,执行Project->New 会自动出现Project
生成向导,只要一步一步跟随该向导过程即可完成Project 的生成。

原理图文件的生成
Project 生成后,下一步就是要在该Project 中添加原理图设计文件。

此时我们可以执行File
菜单下的New 命令,系统会弹出设计文件类型选择对话框,此时可以选择Schematic 类型,OK 之后即生成一个空的原理图设计文件,该文件在存盘后才会加入到Project 中。

Workspace 浏览器用
于设计文件及其层次的管理
和检查。

Project 库的设置
库数据是按目录方式
进行存放的,并由Central
Library (中心库)进行集中的
管理。

原理图中的符号都是
从中心库内的符号库中提取
的,每一个Project 都要与
一个中心库相关联。

所以首
先我们必须先为原理图设计
指定一个库,然后才能从库
中提出原理图符号。

要设定中心库,我们
可以在Design Capture 中执行Project 菜单下的Settings 命令,并在Central
Library 栏中给Project 指定一个中心库。

Mentor 提供了vbcore 这个系统中心库,我们的设计可以将中心库路径指向vbcore,当然也可以指向一个新的中心库。

中心库指定完毕后,我们就可以从中
心库中提出符号并放入原理图中。

原理图符号的放置
原理图中有两种放置符
号的方法。

其一是用Place
Symbol 命令,这时会有
Symbol Menu 对话框出现,你
可以从库的列表中选择一个原
理图符号放入原理图中。

另外一种方法是用Place
->Device 来放置原理图符号,
它不同于Place->Symbol 。


先要在Place->Device 对话框
中选择一个符号库分区,此时
下方会出现当前库中所包含的
数据。

选择一个Part umber ,
按下Place 按钮即可在原理图中放置符号。

除此而外,它还将Part Database(元件数据库)中的属性
标注在符号上。

CDB 网表的生成
Workspace 浏览器
原理图生成对话框
原理图输入完成后,可以执行工具菜单下的Compiling CDB 来生成PCB 设计需要的CDB 网
表。

至此,原理图设
计全部完成。

从已生成的原理图设计生成PCB
模板文件
原理图设计完成后,网表已经生成。

这时我们就可以从CDB 网表出发生成PCB
模板文件,文件生成过程由Job
Management Wizard 命令完成。

( 位于Start menu -> program ->
Mentor2000 -> Expedition PCB 下)
在Welcome 对话框中,选择Create 命
令,按Next 键继续。

在Create 对话框中,必须在Source
Project 栏中给出指定的Project 的全路径,按
Next 键继续。

在下来的Create 对话框中的New PCB
Design 栏中,可以指定一个PCB 设计文件
的全路径及PCB 设计模板。

指定完之后,在接下来的Create 对话框中的默认设置会选中Compile CDB 和Forward Annotation,这时你可以按Start or Continue
Process 键来执行上述所选中的两个操作,
也可以按下Finish 按钮来跳过这两个操作,并将
Forward Annotation 操作留到PCB 中执行。

最后,在Summary 对话框中会显示Wizard 操作的一些信息,关闭对话框之后整个过程就完成了。

PCB 设计
第二步完成之后,系统已经生成了PCB 模板文件,这时可在此模板的基础上进一步完成PCB 设计。

从原理图读取数据---- Forward Annotation
首先,打开已生成的PCB 文件,可执行Expedition PCB ( Program -> Mentor 2000
-> Expedition PCB ),进入PCB 环境后,用File -> open 命令
来打开该PCB 文件。

此时系统有
可能会提示要进行Forward Annotation ,以便将PCB 设计、
CDB 数据库及中心库进行正确连接。

在回答Yes 之后,系统会打开PCB 模板文件,并出现
Project Integration 对话框,此
时框内设置都已默认,如无改动可直接执行Forward
Annotate 。

当库中或原理图中出现错误时,系统会报告Forward Annotate
Failed ,此时你可执行File 菜单下的File viewer 来查看错误信
息。

当库和原理图皆无错时,系
统会报告Forward Annotation has completed successfully。


认并关闭Project Integration 之后即进入布局、布线。

Setup parameters ( PCB 参数的设置)
在布局和布线之前,必须设置
Setup parameters。

在PCB 中,从Setup 菜单下执行
Setup parameters,系统会弹出Setup
Parameters 设置框。

首先,切换到General ? 浮T?lt;BR>此处可设置当前PCB 设计的层数,其步
骤如下:
1、在Number of Phsical Layers 输入栏中指定设计层数。

2、单击Remap Layers…进行层数的重新设置,确认之后即完成层数设置。

在Planes 栏中设置信号层或是敷铜层。

其设置方法如下:
1、在Plane Assignments 列表中选择指定层。

2、在指定层的Layer Description 中指定当前层的类型。

(Signal 还是Plane)
3、若指定层是敷铜层,则下方Excluded Nets 栏中会显示所有信号,从中选择一个或多个要
做为敷铜的信号,并将其置于右方的Included Nets 栏中。

当然多敷铜信号之间要指定间距。

在Vias 栏中要为当前设计指定一个布线中默认的过孔。

在Layer stackup 栏中,可以根据加工工艺给当前设计指定板的堆迭定义,用户可以
用这些设置进行板级的信号完整性分析。

通常会给出这些参数的默认值。

在Buried Resistors,Test Points,Rise Time 栏中可设定PCB 板是否允许埋入电
阻,以及测试点通常的一些设置,可以默认它。

Display Control (显示控制)
显示控制对话框共有三部分。

Place & Route (布局、布线设置)
1、Enabled Placement Layers 指定允许布局的器件层,并默认顶层,
底层都能放置器件。

2、Trace 和Pads 是板上走线、焊盘显示与否的一对总控开关。

3、下部是各层走线和焊盘的显示控制,它可决定指定层中的走线和焊盘是
否显示,及其显示
颜色。

General 的设置
其显示控制和前面一样,也分为是否显示和颜色的选择。

Parts 的设置
是关于元件显示方面的设置,也分为是否显示和颜色的选择。

PCB 参数和显示设置完成之后,就可以进行板框和布线框的设置
Board Outline and Route Border 板边框和布线框的设置
PCB 模板文件默认有矩形板边框和布线框。

如果要自己定制板边框和布线框,可以选择绘
图状态,并对现有板边框和布线框进行修改或直接执行Edit Place Board Outline。

通常布线框比板边框要内缩一些,当然布线框亦可以是板边框。

放置布线框的命令是
Edit Place Router Border。

绘图模式
板框和布线框设置完后,接着要为布局和布线设置控制参数
Edit Control 设置( Setup -> Edit Control )
该设置共分七栏。

我们主要对四部分进行设置。

Generl (通用设置)
这里我们应该关注的是Enable
Routing & direction bias 。

Enable Layer 设定允许走线的层。

Bias 设定走线方向。

若某一层为敷铜层则显示为nP ( n 为层数)。

Routes 设置
Routes 部分是对走线方式的设置,通常可以默认。

Vias 部分是对设计中加入过孔的控制。

Pad Entry 设置
这里可以指定走线接入指定焊盘的方式及是否允许在指定焊盘下打孔。

Grids 设置
Placement related grids 设定元件及跳线器布局或移动所采用的格点精度。

Routed related grids 设定走线、过孔及绘图的最小格点精度。

通常在布局布线前应对元件、跳线器、过孔和绘图设定一组适合的格点精度,布线精度应
设为0 (无网格布线)。

Net classes and clearnces 设置( 网络类及间距的设置)
在布线之前,应大致对PCB 网
线进行分类,如无特殊要求全部网线默
认属于Default 类。

通常PCB 设计要求

源、地线以粗线方式走线,时钟要进行
等延迟走线,所以相同规则的网线可以
归于一类,即网络类( Net Class )。

在Net Classes 部分,我们可以
用New 按钮来为当前设计新生成一个

络类,并在其右边的Attributes 栏中为
这个网络类指定一个布线时所用的过孔。

同时我们还可在Width & Impedance by layer 部分为该网络类在每一层上指定一布线的线宽规则。

Clearance 部分
General Clearance Rules 设定了一些系统默认的间距规则,如器件间间距等。

这些间距
设置通常会被覆盖。

在Clearance Rules for Net Classes 中可以为所定义的网络类指定一组布线间距规则。

Net Classes to Net Classes Rules 允许设计人员指定不同网络类在特定层上遵守的布线
间距规则。

Net Properties 设置
在Net Classes and
Clearance 中我们定义了网络类,
它是一组具有相同设计规则的网
线的总称。

Net Properties 则
为网络类指定具体的网线,即将具
体的网线加入到网络类中去。

单击每一条网线的属性,从
下拉列表中选择指定网络类的类名,Apply 之后就将该网线加入到指定的网络类中去了。

当然,这里也可以为网线设置一些其它的属性,例如布线最大长度或最大延迟,差分对
走线以及最大允许的窜扰值等。

下面我们就可以进行布局
器件布局
Mentor 不允许随意从封装库中提取封装并放在板上,而必
须和原理图设计一致。

在板边框放置完之后,可以通过执行Place 菜单下的Place
Parts and Cells…来放置
器件封装,这时系统会自动进入布局环境,并出现Place Parts
and Cells 对话框,这里有两
种方法放置器件,一种是直接在PCB 设计中放入器件,另一种是
通过和原理图的交互来进行放置。

这里我们对直接放置进行说明。

选择Unplaced 选项并在
Criterion 中选择Ref Des 来显示未放置的器件。

通过Include All 或Include Selected 键可将器件放入
Active 栏中,处于Active
栏中的器件才可以放入PCB 板中。

Active Layer:允许布局的器件层
Active angle:当前器件放置时的旋转角度
Action:放置还是从板上删除器件(Place、UnPlace 或是Find)
Method;手工放置还是依次放置(Manual 或Sequence)
在Active 中选择器件后,按Apply 键即可在板框内放置器件。

器件全部放置到板上之后,可以选择器件进行移动,旋转等操作。

Route (布线)
单击Route Mode 按钮即可进入布线模式。

Expedition 中布线可分为(Interactive Route)交互式布线和(Auto Route )自动布线。


互式布线包含Plow(单根走线),Multi-Plow(组线走线),Route(简单走线),Tune(匹配走线)。

通常对一些电源、地线以及有些特殊要求的走线要先用交互式走线,然后对剩余的网线用自
动走线。

敷铜层及敷铜
布线模式
Plow
Multi-Plow Route Tune
AutoRoute
产生敷铜区域
从菜单中选择Route Planes Place shape,系统会自
动进入绘图状态并出现Properties 对话框,这时你已处于放置敷铜
区域的状态。

在Layer 栏中选择所要放置敷铜区域的层,Net 栏指定了敷
铜的网线属性,Hatch Type 为填充模式。

设置完之后,就可以在PCB 板上用绘图方法来画出敷铜区域。

当然,在绘制敷铜区域时,系
统会自动加亮所属网线、过孔和焊盘,在多敷铜区域进行分割时可以以加亮的走线、过孔和焊盘为依据。

敷铜处理
敷铜区域放置后,我们可以执行Route Planes Processor 来进行区域敷铜。

具体设置请参照Help。

设置完成并确认之后,系统就绘自动进行敷铜。

Post Processing (后处理)
后处理可以产生加工印制板所需的光绘数据(Gerber)以及钻孔数据。

丝印数据的产生
执行Output -> Silkscreen
Generator…会出现一个对话框,其中你可
以选择生成顶层或底层丝印数据,并且在
Top side silkscreen for selected cell types
和Bottom side silkscreen for
selected cell types 中选择所要生成丝印
的数据类型。

通常我们为顶层生成丝印数据,丝印
类型可以包括silkscreen Reference
Designator Top(顶层参考标号),
silkscreen Outline Top (顶层器件边框)以及Board Outline(板边框)。

设置完成后,OK 即可生成丝印数据。

这个数据以后要包含在光绘数据中。

钻孔数据
执行Output->Nc Drill…就会出现Nc Drill
Generation…对话框,OK 后系统会自动生成钻孔数
据。

光绘数据的产生
执行Output -> Gerber…就会出现Gerber Output 对话框。

Parameters 栏用于指
定所要生成光绘数据的文件,
Contents 栏用于确定每一个
文件所
包含的内容。

按下Process
Checked Output Files 后即可
生成光绘数据。

Central Library 即中心库的操作
Expedition 的所有库数据都是由中心库进行管理的。

它把整个库按Symbol、Part Database Cell 和IBIS 进行分区管理,其管理层次如下:
中心库符号库符号库1
符号库2
Part Database 库分区Part Database 库1
Part Database 库2
Cell 库分区Cell 库1
Cell 库2
Cell 库n
IBIS 库分区
Symbol 库文件名后缀:slb
Part Database 库文件名后缀:pdb
Cell 库文件名后缀:cel
Ibis 库文件名后缀:ibs
既然中心库管理Expediton 的库数据,那么如何新生成一个用户自己的中心库呢?
中心库的产生
1、调用Library Manager
执行Start -> Programs
Mentor2000 Library Manager
2、在Library Manager 中执行File
New,系统会弹出Select a new
central Library 对
话框,选择一个已有的空目录作为中
心库的目录。

3、确认后即在空目录中生成中心库的
层次目录。

中心库的设置
1、执行Edit Property Verification
这其中的设置通常情况下可以不动,它主要是决定设计类型的。

例如:PCB 设计,
Part Database Library Symbol Cell
Ibis Model PadStacks Layout Template
Analog 设计或系统设计。

2、执行Edit Partition Editor
该命令以分类形式显示
当前各分区的库文件及所含库
数据的大小。

你可以通过系统
提供的New Partition 命令来为
当前中心库产生新的库文件(包
括符号库,封装库,元件数据
库及
Ibis 模型库),也可以删除库文
件。

中心库编辑器
一旦为中心库生成好各类型的库文件,就可以通过库编辑器来为这些库文件产生新的库数据
并对已有库数据作出修改。

符号库编辑器
执行Library Manager 中
的Symbol Editor,系统会进入
原理图符号编辑器。

此时你要选择符号库文
件以便向其中加入新的符号。

执行File Open,在
Partition Open 输入栏中用下拉
列表选择一个符号库文件,确
认后出现
该库文件所含符号库的数据列表,双击符号名后即可打开该符号进行编辑。

符号库文件已经打开了,我们可以为其新产生一个符号。

此时,可以执行File New
Symbol ,系统会弹出Symbol New 对话框,选择符号类型并键入符号名后即进入符号编辑
状态。

Expedition 中符号是由Pin(管脚)和图形组成的,图形显示了符号的轮廓,管脚与外部信号
进行连接。

所以,可以用绘图工具画出符号的轮廓,并在适合的位置加入管脚。

绘图可以用Place
Line ,
Place Rectangle 等命令进行,放置管脚要用Place Pin 。

管脚放置后要加入属性,其属性有"Pin name" (管脚名),"Pin number" (管脚号)及"Pin Sequence" (管脚序号,用于模拟电路设计)。

要为管脚加入属性,我们可以双击管脚,这时系统会弹出该管脚的属性框,在Text
栏中,下拉Type 列表,从中选出"Pin Name",同时在Value 栏中为管脚指定一个管脚名,
同理可加入"Pin number"及"Pin Sequence"对于管脚而言,"Pin name"必须指定管脚名,而"Pin number" 及"Pin Sequence"可以指定,也可以不指定。

图形及管脚都放置完后,就要为整个符号加入属
性。

此时,你可以双击空白处,系统会弹
出Properties 对话框,在Text 栏中按照管脚加入属性
的方法为符号加入如下属性:"Part Name","Part
label","Ref Designator","Instance Name"。

其中
"Part Name","Part number","Ref Designator"及
"Instance Name"是必须的,此时你可以指定"Part
Name","Part number"的具体值,而"Instance Name"
则是当符号放入原理图中时系统自动分配," Ref
Designator"是做Project Integration 时由PCB 反标注
的。

相关文档
最新文档